JPS6229951B2 - - Google Patents

Info

Publication number
JPS6229951B2
JPS6229951B2 JP52038406A JP3840677A JPS6229951B2 JP S6229951 B2 JPS6229951 B2 JP S6229951B2 JP 52038406 A JP52038406 A JP 52038406A JP 3840677 A JP3840677 A JP 3840677A JP S6229951 B2 JPS6229951 B2 JP S6229951B2
Authority
JP
Japan
Prior art keywords
circuit
carrier
synchronous detection
tuning
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52038406A
Other languages
English (en)
Other versions
JPS53123650A (en
Inventor
Masayuki Motomya
Masaharu Tokuhara
Yoshihiro Yamamoto
Hiromi Kawakami
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP3840677A priority Critical patent/JPS53123650A/ja
Priority to CA299,419A priority patent/CA1108250A/en
Priority to GB11809/78A priority patent/GB1576684A/en
Priority to US05/891,279 priority patent/US4163196A/en
Priority to FR7809944A priority patent/FR2386934B1/fr
Priority to NL7803577A priority patent/NL7803577A/xx
Priority to DE19782814522 priority patent/DE2814522A1/de
Publication of JPS53123650A publication Critical patent/JPS53123650A/ja
Publication of JPS6229951B2 publication Critical patent/JPS6229951B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/02Details
    • H03D1/04Modifications of demodulators to reduce interference by undesired signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Description

【発明の詳細な説明】 本発明はテレビジヨン信号中の映像信号を復調
するに好適な復調回路に関する。
この様な復調回路としては、第1図に示す様な
ものがある。即ち、第1図に於いて、入力端子1
には映像中間周波数信号(以下IF信号と称す
る。)を供給する。そしてこのIF信号を映像中間
周波数増幅回路2(以下IF増幅回路と称す。)の
入力として供給し、このIF増幅回路2の出力
(以下出力IF信号と称す。)をIF信号中のキヤリ
ア(58.75MHz)をとり出す同調回路3及びこの
同調回路3の出力の出力レベルの変動を除去し、
一定振幅のキヤリアを得る為のリミツタ回路4に
供給する。之等同調回路3及びリミツタ回路4は
キヤリア再生回路5を構成する。そしてこのリミ
ツタ回路4の出力としてのキヤリアを同期検波回
路6のスイツチングキヤリアとして供給する。一
方、この同期検波回路6の入力として出力IF信
号を供給するものである。この同期検波回路6の
入力として供給する出力IF信号(以下主信号と
称す。)中のキヤリアの位相とスイツチングキヤ
リアの位相は一致していなければならない。この
為、リミツタ回路4によるスイツチングキヤリア
の位相の遅れ(これを―dθとする。)を同調回
路3により補正をする。
第2図に同調回路3の周波数特性(実線)、位
相特性(破線)を示す。一方の縦軸には同調回路
3の出力レベルの上昇を示し、他方の縦軸には同
調回路3の出力の入力に対する位相の進み量(こ
れを+記号で示す。)、位相の遅れ量(これを―記
号で示す。)を示す。
ここで同調回路3の中心周波数は同調素子とし
てのコイル3a、コンデンサ3bを調節して、キ
ヤリアの周波数58.75MHzより高く選びその出力
の位相の進み+dθを確保しなければならない。
この為、同調回路3のQが大きく、その周波数特
性が急峻な立ち上がりをもつている場合には、同
調回路3の出力レベルはリミツタ回路4のリミツ
トレベルに達せず、リミツタ回路4の出力として
出力レベルの一定なスイツチングキヤリアが得ら
れず、良好な同期検波を行えない虞があつた。
又一般にこの同調回路3にはIF信号中の音声
周波数(54.25MHz)をトラツプするトラツプ回
路が設けられている。第3図に示すものは、トラ
ツプ機能を有する同調素子で、コイル3c、コン
デンサ3dからなる並列回路とコイル3eとコン
デンサ3fからなる並列回路との直列回路から構
成される。
この時の同調回路3の周波数特性及び位相特性
を第4図に示す。
この第4図に示す周波数特性は音声周波数
(54.25MHz)に対するトラツプ特性の為、58.75M
Hz近傍に於いて、第2図に於ける場合より更に急
峻な立ち上がりとなる。この為、前述の様なリミ
ツタ回路4の出力として出力レベルの一定なスイ
ツチングキヤリアを得られない虞は大となる。
本発明は斯る点に鑑み、主信号の位相を遅らせ
ることにより、主信号中のキヤリアの位相とスイ
ツチングキヤリアの位相を一致させようとするも
のである。
以下図面を参照しながら本発明の一実施例を説
明しよう。
第5図に於いては、IF増幅回路2の差動出力
中の一方の出力をNPN形トランジスタ7のベー
スに他方の出力をNPN形トランジスタ8のベー
スに供給する。之等トランジスタ7及び8のコレ
クタを電源端子に接続し、トランジスタ7のエミ
ツタを抵抗器9及び10によつて構成される直列
回路を介して接地すると共に、トランジスタ8の
エミツタを抵抗器11及び12によつて構成され
る直列回路を介して接地する。
そしてトランジスタ7及び8のエミツタを同調
回路3の一方及び他の差動入力端子に接続する。
そしてこの同調回路3の差動出力をリミツタ回路
4の差動入力として供給し、このリミツタ回路4
の差動出力をスイツチングキヤリアとして同期検
波回路6に供給する。
一方抵抗器9及び10の接続中点を同期検波回
路6の一方の差動入力端子に接続する。この信号
系路をラインl1とする。又抵抗器11及び12の
接続中点を同期検波回路6の他方の差動入力端子
に接続する。この信号系路をラインl2とする。ラ
インl1と接地間には浮遊容量13が存在し、ライ
ンl2と接地間には浮遊容量14が存在する。そし
てラインl1とラインl2間には同期検波回路6の入
力容量を主とした浮遊容量15が存在する。
この様に構成された本発明の動作を説明する。
第5図に於いては同調回路3はキヤリア再生回路
5の遅れを補正することがないので同調回路3の
周波数特性はその中心周波数58.75MHzとなるよ
うに選ぶことができる。この為同調回路3の増巾
率は充分大とすることができる。又主信号の信号
経路、ラインl1、ラインl2について述べるが、こ
こで抵抗器9と浮遊容量13からなる低域通過フ
イルタL1、抵抗器11及び浮遊容量14からな
る低域通過フイルタL2、抵抗器9、浮遊容量1
5及び抵抗器11からなる低域通過フイルタL3
は主信号の位相をdθ遅らせる。この為、同期検
波回路6に供給される主信号中のキヤリアの位相
とスイツチングキヤリアの位相は一致する。そし
てこの同期検波回路6の出力端子から復調出力を
得ることができる。
本発明は上述の様に主信号の位相を補正し、キ
ヤリア再生回路5内の同調回路3により位相補正
を行うことがないので同調回路3の増幅率は充分
大とすることができ、リミツタ回路4にはその入
力としてリミツトレベル以下のレベルの信号が供
給される虞がない。この為一定レベルのスイツチ
ングキヤリアを得ることができ良好な同期検波を
行うことができる。
尚、第5図に於いて浮遊容量13及び14のキ
ヤパシタンスは浮遊容量15のキヤパシタンスに
比べ充分に小さいから、低域通過フイルタL1
L2は低域通過フイルタL3に比べ主信号の位相の
変化に対し無視できる。この為第6図に示す様に
抵抗器9,11を省略し、トランジスタ7のエミ
ツタを抵抗器16を介して同期検波回路6の一方
の差動入力端子に、トランジスタ8のエミツタを
抵抗器17を介して同期検波回路6の他方の差動
入力端子に接続してもよい。この場合、抵抗器1
6及び17とコンデンサ15により低域通過フイ
ルタが構成され、主信号の位相を遅らせて、位相
補正をすることができる。
【図面の簡単な説明】
第1図は従来の復調回路を示す構成図、第2図
は第1図中の同調回路の動作を説明する図、第3
図は第2図に於ける同調回路を構成する同調素子
の他の例を示す接続図、第4図は第3図に示す同
調素子を有する同調回路3の動作を説明する図、
第5図は本発明の一実施例を示す構成図、第6図
は本発明の他の実施例を示す構成図である。 3は同調回路、4はリミツタ回路、5はキヤリ
ア再生回路、6は同期検波回路である。

Claims (1)

  1. 【特許請求の範囲】 1 映像中間周波数増幅回路から得られる1対の
    差動振幅変調信号を夫々エミツタフオロアを介し
    て同調回路とリミツタ回路からなるキヤリア再生
    回路に供給し、 該キヤリア再生回路より得られる上記1対の差
    動振幅変調信号のキヤリア成分を同期検波回路に
    供給すると共に、 上記エミツタフオロアから得られる上記1対の
    差動振幅変調信号を夫々抵抗器と浮遊容量からな
    る低域通過フイルタを介して上記キヤリア成分と
    の位相差を補償し、上記同期検波回路に供給する
    ようにした復調回路。
JP3840677A 1977-04-04 1977-04-04 Demodulator circuit Granted JPS53123650A (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP3840677A JPS53123650A (en) 1977-04-04 1977-04-04 Demodulator circuit
CA299,419A CA1108250A (en) 1977-04-04 1978-03-21 Demodulating apparatus with phase shift compenstion
GB11809/78A GB1576684A (en) 1977-04-04 1978-03-23 Demodulating apparatus
US05/891,279 US4163196A (en) 1977-04-04 1978-03-29 Demodulating apparatus with phase shift compensation
FR7809944A FR2386934B1 (fr) 1977-04-04 1978-04-04 Dispositif de demodulation
NL7803577A NL7803577A (nl) 1977-04-04 1978-04-04 Demodulatieschakeling.
DE19782814522 DE2814522A1 (de) 1977-04-04 1978-04-04 Demodulations-schaltungsanordnung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3840677A JPS53123650A (en) 1977-04-04 1977-04-04 Demodulator circuit

Publications (2)

Publication Number Publication Date
JPS53123650A JPS53123650A (en) 1978-10-28
JPS6229951B2 true JPS6229951B2 (ja) 1987-06-29

Family

ID=12524407

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3840677A Granted JPS53123650A (en) 1977-04-04 1977-04-04 Demodulator circuit

Country Status (7)

Country Link
US (1) US4163196A (ja)
JP (1) JPS53123650A (ja)
CA (1) CA1108250A (ja)
DE (1) DE2814522A1 (ja)
FR (1) FR2386934B1 (ja)
GB (1) GB1576684A (ja)
NL (1) NL7803577A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4307347A (en) * 1979-06-28 1981-12-22 Rca Corporation Envelope detector using balanced mixer
JPS5715578A (en) * 1980-07-03 1982-01-26 Sony Corp Carrier wave pickup circut
JPS5761309A (en) * 1980-09-30 1982-04-13 Matsushita Electric Ind Co Ltd Video detecting circuit
CH652215A5 (de) * 1981-05-18 1985-10-31 Novasina Ag Verfahren und schaltungsanordnung zur messung der impedanz eines sensors.
GB8223113D0 (en) * 1982-08-12 1994-03-09 Secr Defence Signal processing
US4513323A (en) * 1982-11-30 1985-04-23 Rca Corporation Buzz reduction for intercarrier type television sound detection
DE58909505D1 (de) * 1988-06-08 1996-01-04 Philips Patentverwaltung Synchrondemodulator.
JP2018011181A (ja) 2016-07-13 2018-01-18 株式会社村田製作所 検波回路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2227902A (en) * 1937-06-18 1941-01-07 Siemens Ag Carrier frequency signal system
US3603890A (en) * 1969-02-20 1971-09-07 Signetics Corp Amplitude demodulator using a phase locked loop
DE2221892C2 (de) * 1972-05-04 1979-12-20 Siemens Ag, 1000 Berlin U. 8000 Muenchen Schaltungsanordnung zur Trägerriickgewinnung bei TF-Video- und Datenübertragungssystemen
JPS5722252B2 (ja) * 1973-09-28 1982-05-12
JPS5911282B2 (ja) * 1975-08-19 1984-03-14 ソニー株式会社 同期検波回路

Also Published As

Publication number Publication date
JPS53123650A (en) 1978-10-28
NL7803577A (nl) 1978-10-06
FR2386934B1 (fr) 1988-12-23
GB1576684A (en) 1980-10-15
CA1108250A (en) 1981-09-01
US4163196A (en) 1979-07-31
FR2386934A1 (fr) 1978-11-03
DE2814522A1 (de) 1978-10-12
DE2814522C2 (ja) 1989-12-14

Similar Documents

Publication Publication Date Title
EP0393717B1 (en) Active filter circuit
US4020500A (en) Controlled oscillator
KR970007869B1 (ko) 동기 비디오 검출기용 제어발진기
JPS6229951B2 (ja)
EP0003393A1 (en) Chroma demodulator circuit for SECAM television signals
CA1181823A (en) Impedance transformation network for a saw filter
JPH043154B2 (ja)
CA1038076A (en) Noise compensation in a t.v. receiver
JPH07121095B2 (ja) 音声中間周波信号検波装置
US4544943A (en) Stabilized color television subcarrier regenerator circuit
US4535296A (en) FM-Demodulator with ladder filter delay line and multiplier
US4095255A (en) Controlled oscillator with increased immunity to parasitic capacitance
CA1151289A (en) Signal separation networks
KR810001255B1 (ko) 복조회로
US5596298A (en) Bus aligned quadrature FM detector
US4484222A (en) Intermediate frequency circuit with solid state trap
JPS6123849Y2 (ja)
JPS6093803A (ja) 奇数次高調波発生器
US4370676A (en) Carrier regenerating circuit for a synchronous detector
JPS587720Y2 (ja) Aft回路
JP3097679U (ja) 中間周波回路
US3586981A (en) Carrier signal triggered oscillator and demodulator circuit
JP3184376B2 (ja) 周波数自動調整回路
JPS6336742Y2 (ja)
JP3037411B2 (ja) Ic回路内のアナログ回路部分の整合方法