JPS62239614A - 半導体しや断装置 - Google Patents
半導体しや断装置Info
- Publication number
- JPS62239614A JPS62239614A JP8103886A JP8103886A JPS62239614A JP S62239614 A JPS62239614 A JP S62239614A JP 8103886 A JP8103886 A JP 8103886A JP 8103886 A JP8103886 A JP 8103886A JP S62239614 A JPS62239614 A JP S62239614A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor
- semiconductor switch
- load
- input signal
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 49
- 230000006698 induction Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 8
- 230000000694 effects Effects 0.000 description 2
- 239000000203 mixture Substances 0.000 description 1
Landscapes
- Power Conversion In General (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、電気回路の開閉を行なう半導体しゃ断装置
に関するものである。
に関するものである。
第2図(A)は例えば電気学会誌102巻9号(P32
〜P59)に開示された従来の半導体しゃ断装置を使用
した電気回路の回路図であり、図をこおいて(1)は電
源例えば交流電源、(2)は負荷、(i)と(6B)は
それぞれ交流電源(1)と負荷(2)を接続するための
サイリスタであり、これらサイリスタ(3A)と(3B
)を逆並列接続することによってノーマルオフの半導体
スイッチ(5)すなわち従来の半導体しゃ断装置が構成
される。半導体スイッチ(3)は点弧回路(図示されな
い)からサイリスタ(5A)、(1)のゲートにオンゲ
ート入力信号が入力され、かつアノード−カソード間に
顆電圧がかかると、閉路する。第2図(B)は第2図(
A)に示した電気回路の動作説明用波形図であり、波形
(a)は交流電源(1)の電圧を示し、波形(1))は
サイリスタ(3A)と(3B)へのオンゲート入力信号
を示し、波形(c)は半導体しゃ断装置へのしゃ断指令
信号を示し、そして波形(d)は負荷(2)の電圧を示
す。
〜P59)に開示された従来の半導体しゃ断装置を使用
した電気回路の回路図であり、図をこおいて(1)は電
源例えば交流電源、(2)は負荷、(i)と(6B)は
それぞれ交流電源(1)と負荷(2)を接続するための
サイリスタであり、これらサイリスタ(3A)と(3B
)を逆並列接続することによってノーマルオフの半導体
スイッチ(5)すなわち従来の半導体しゃ断装置が構成
される。半導体スイッチ(3)は点弧回路(図示されな
い)からサイリスタ(5A)、(1)のゲートにオンゲ
ート入力信号が入力され、かつアノード−カソード間に
顆電圧がかかると、閉路する。第2図(B)は第2図(
A)に示した電気回路の動作説明用波形図であり、波形
(a)は交流電源(1)の電圧を示し、波形(1))は
サイリスタ(3A)と(3B)へのオンゲート入力信号
を示し、波形(c)は半導体しゃ断装置へのしゃ断指令
信号を示し、そして波形(d)は負荷(2)の電圧を示
す。
従来の半導体しゃ断装置は上述したように構成されてお
り、第2図(A)に示された電気回路を閉路する場合に
は第2図(B)の電源電圧(a)のうち順電圧がサイリ
スタ(1)、(5B)のアノード−カソード間にかかっ
ている状態において、サイリスタ(3A)。
り、第2図(A)に示された電気回路を閉路する場合に
は第2図(B)の電源電圧(a)のうち順電圧がサイリ
スタ(1)、(5B)のアノード−カソード間にかかっ
ている状態において、サイリスタ(3A)。
(3B)に連続してオンゲート入力信号が印加されて半
導体スイッチ(5)が導通ずると、負荷(2)に電圧(
d)が供給される。また、上述の電気回路を開路(しゃ
断)する際には、しゃ断指令信号(C)が発令されてゲ
ート入力信号(b)の印加が停止されると、負荷電圧(
d)が供給されなくなる。即ち上述の電気回路がしゃ断
される。
導体スイッチ(5)が導通ずると、負荷(2)に電圧(
d)が供給される。また、上述の電気回路を開路(しゃ
断)する際には、しゃ断指令信号(C)が発令されてゲ
ート入力信号(b)の印加が停止されると、負荷電圧(
d)が供給されなくなる。即ち上述の電気回路がしゃ断
される。
従来の半導体しゃ断装置では、交流電源(りと負荷(2
)を接続している間、半導体スイッチ(3)にオンゲー
ト入力信号(1))を印加し続ける必要があるので、信
頼性をそこなうという問題点およびゲート回路(図示し
ない)のパワーを浪費するという問題点があった。
)を接続している間、半導体スイッチ(3)にオンゲー
ト入力信号(1))を印加し続ける必要があるので、信
頼性をそこなうという問題点およびゲート回路(図示し
ない)のパワーを浪費するという問題点があった。
この発明は、上記のような問題点を解決するためになさ
れたもので、信頼性が向上されるとともにゲート回路の
パワーを大幅に低減し、ゲート回路の構成を簡略化でき
る半導体しゃ断装置を得ることを目的とする。
れたもので、信頼性が向上されるとともにゲート回路の
パワーを大幅に低減し、ゲート回路の構成を簡略化でき
る半導体しゃ断装置を得ることを目的とする。
この発明に係る半導体しゃ断装置は、半導体スイッチを
ノーマルオフの半導体スイッチからノーマルオンの半導
体スイッチに置き換えかつこの半導体スイッチと直列に
電気回路の接続を切り離す断路器を設けたものである。
ノーマルオフの半導体スイッチからノーマルオンの半導
体スイッチに置き換えかつこの半導体スイッチと直列に
電気回路の接続を切り離す断路器を設けたものである。
゛この発明においては、電気回路を開路するときに、半
導体スイッチと直列に接続された断路器が開路されるま
での間、半導体スイッチにオフゲート入力信号を供給す
るようにしている。
導体スイッチと直列に接続された断路器が開路されるま
での間、半導体スイッチにオフゲート入力信号を供給す
るようにしている。
第1図(A)はこの発明の一実施例を示す回路図であり
、(1)及び(2)は上記従来装置と全く同一のもので
ある。(4A)と(4B)は静電誘導サイリスタであり
、これらの静電誘導サイリスタ(4A)と(4B)を逆
並列接続することによってノーマルオンの半導体スイッ
チ(4)が構成される。(5)は電気信号によって開路
される断路器であり、半導体スイッチ(4)と直列接続
されて半導体しゃ断装置(6)を構成する。
、(1)及び(2)は上記従来装置と全く同一のもので
ある。(4A)と(4B)は静電誘導サイリスタであり
、これらの静電誘導サイリスタ(4A)と(4B)を逆
並列接続することによってノーマルオンの半導体スイッ
チ(4)が構成される。(5)は電気信号によって開路
される断路器であり、半導体スイッチ(4)と直列接続
されて半導体しゃ断装置(6)を構成する。
第1図(B)は第1図(A)に示した電気回路の動作説
明用波形図であり、(a) 、 (c) 、 (e)は
それぞれ第2図(B)の(a) 、 (C) 、 (d
)と同一であり、波形(1))は静電誘導サイリスタ(
4A)と(4B)へのオフゲート入力信号を示し、そし
て波形(d)は断路器の開閉状態を示す。
明用波形図であり、(a) 、 (c) 、 (e)は
それぞれ第2図(B)の(a) 、 (C) 、 (d
)と同一であり、波形(1))は静電誘導サイリスタ(
4A)と(4B)へのオフゲート入力信号を示し、そし
て波形(d)は断路器の開閉状態を示す。
上記のように構成された半導体しゃ断装置において、交
流電源(1)と負荷(2)を半導体しゃ断装置(6)で
接続する場合には、断路器(5)を閉じるだけで喪い。
流電源(1)と負荷(2)を半導体しゃ断装置(6)で
接続する場合には、断路器(5)を閉じるだけで喪い。
それは半導体スイッチ(4)がノーマルオンで、オンゲ
ート入力信号〔第2図(A)の(b)〕を印加する必要
がないからである。次に交流電源(1)と負荷(2)を
半導体しゃ断装置(6)でしゃ断する場合には、しゃ断
指令信号(C)に基づいて半導体スイッチ(4)にオフ
ゲート入力信号(b)が供給されると共に、断路器(5
)に開放指令が与えられる。断路器(5)が開いた(第
1図(B)の(d) )後で、オフゲート入力信号価)
の供給が停止されるようにする。したがって、しゃ断時
には、しゃ断指令信号(c)発生後、断路器(5)が開
路するまでの間オフゲート入力信号(b)を半導体スイ
ッチ(4)に与えれば良い。断路器(5)が開路すると
負荷電圧(e)が供給されなくなり、交流電源(1)と
負荷(2)は完全に切り離される。
ート入力信号〔第2図(A)の(b)〕を印加する必要
がないからである。次に交流電源(1)と負荷(2)を
半導体しゃ断装置(6)でしゃ断する場合には、しゃ断
指令信号(C)に基づいて半導体スイッチ(4)にオフ
ゲート入力信号(b)が供給されると共に、断路器(5
)に開放指令が与えられる。断路器(5)が開いた(第
1図(B)の(d) )後で、オフゲート入力信号価)
の供給が停止されるようにする。したがって、しゃ断時
には、しゃ断指令信号(c)発生後、断路器(5)が開
路するまでの間オフゲート入力信号(b)を半導体スイ
ッチ(4)に与えれば良い。断路器(5)が開路すると
負荷電圧(e)が供給されなくなり、交流電源(1)と
負荷(2)は完全に切り離される。
なお、上述の実施例では交流回路のための半導体しゃ断
装置について説明したが、これは直流回路にも適用でき
ることは言うまでもない。又、高電圧・大電流への用途
にこの発明を実施するためには、ノーマルオンの半導体
スイッチの電圧耐量及び電流耐量に制限があるため、こ
れらの半導体スイッチを直並列混合して接続し、スナバ
−回路を用いる。
装置について説明したが、これは直流回路にも適用でき
ることは言うまでもない。又、高電圧・大電流への用途
にこの発明を実施するためには、ノーマルオンの半導体
スイッチの電圧耐量及び電流耐量に制限があるため、こ
れらの半導体スイッチを直並列混合して接続し、スナバ
−回路を用いる。
この発明は、電源と負荷の間に断路器とノーマルオンの
半導体スイッチを直列に接続したので、半導体スイッチ
を開路する時だけ断路器が切れるまでの間、オフゲート
入力信号を出力すればよく、ゲート回路のパワーを大幅
に節減することができ、ゲート回路の簡略化がはかれる
とともに、半導体しゃ断装置の運用信頼性が向上すると
いう効果を有する。
半導体スイッチを直列に接続したので、半導体スイッチ
を開路する時だけ断路器が切れるまでの間、オフゲート
入力信号を出力すればよく、ゲート回路のパワーを大幅
に節減することができ、ゲート回路の簡略化がはかれる
とともに、半導体しゃ断装置の運用信頼性が向上すると
いう効果を有する。
第1図(A)はこの発明の一実施例を使用した電気回路
を示す図、第1図(B)は第1図(A)に示した電気回
路の動作説明用波形図、第2図(A)は従来の半導体し
ゃ断装置を使用した電気回路を示す回路図、第2図(B
)は第2図(A)に示した電気回路の動作説明用波形図
である。 図において、(1)は交流電源、(2)は負荷、(4)
はノーマルオンの半導体スイッチ、(4A)と(4B)
は静電誘導サイリスタ、(5)は断路器、(6)は半導
体しゃ断装置である。 なお、各図中、同一符号は同−又は相当部分を示す。
を示す図、第1図(B)は第1図(A)に示した電気回
路の動作説明用波形図、第2図(A)は従来の半導体し
ゃ断装置を使用した電気回路を示す回路図、第2図(B
)は第2図(A)に示した電気回路の動作説明用波形図
である。 図において、(1)は交流電源、(2)は負荷、(4)
はノーマルオンの半導体スイッチ、(4A)と(4B)
は静電誘導サイリスタ、(5)は断路器、(6)は半導
体しゃ断装置である。 なお、各図中、同一符号は同−又は相当部分を示す。
Claims (3)
- (1)ノーマルオンの半導体スイッチと、この半導体ス
イッチと直列に接続された断路器とを備えたことを特徴
とする半導体しや断装置。 - (2)ノーマルオンの半導体スイッチは、逆並列接続さ
れた静電誘導サイリスタであることを特徴とする特許請
求の範囲第1項記載の半導体しや断装置。 - (3)開路動作時、断路器が開路するまでの間、ノーマ
ルオンの半導体スイッチを開路させるためのオフゲート
入力信号を供給することを特徴とする特許請求の範囲第
1項または第2項記載の半導体しや断装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8103886A JPS62239614A (ja) | 1986-04-10 | 1986-04-10 | 半導体しや断装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8103886A JPS62239614A (ja) | 1986-04-10 | 1986-04-10 | 半導体しや断装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62239614A true JPS62239614A (ja) | 1987-10-20 |
Family
ID=13735278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8103886A Pending JPS62239614A (ja) | 1986-04-10 | 1986-04-10 | 半導体しや断装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62239614A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016110958A1 (ja) * | 2015-01-07 | 2016-07-14 | 東芝三菱電機産業システム株式会社 | 静止型開閉器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4817693U (ja) * | 1971-07-06 | 1973-02-28 | ||
JPS52144757A (en) * | 1976-05-27 | 1977-12-02 | Mitsubishi Electric Corp | Dc switch |
-
1986
- 1986-04-10 JP JP8103886A patent/JPS62239614A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4817693U (ja) * | 1971-07-06 | 1973-02-28 | ||
JPS52144757A (en) * | 1976-05-27 | 1977-12-02 | Mitsubishi Electric Corp | Dc switch |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016110958A1 (ja) * | 2015-01-07 | 2016-07-14 | 東芝三菱電機産業システム株式会社 | 静止型開閉器 |
JPWO2016110958A1 (ja) * | 2015-01-07 | 2017-10-05 | 東芝三菱電機産業システム株式会社 | 静止型開閉器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6075684A (en) | Method and arrangement for direct current circuit interruption | |
US6952335B2 (en) | Solid-state DC circuit breaker | |
US5793586A (en) | Hybrid high direct current circuit interrupter | |
US9948089B2 (en) | DC circuit breaker device | |
KR101720112B1 (ko) | 선로 전류를 차단 또는 제한하는 장치 및 그의 제어 방법 | |
Peng et al. | Current commutation in a medium voltage hybrid DC circuit breaker using 15 kV vacuum switch and SiC devices | |
CN110808572A (zh) | 开关装置 | |
JPH11234894A (ja) | 半導体素子併用遮断器 | |
CN113795995B (zh) | 用于共享混合式转换开关的系统和方法 | |
CN109950866B (zh) | 电流切断器 | |
US3401303A (en) | Circuit closing and interrupting apparatus | |
CN113257597A (zh) | 一种基于复合换流方式的混合式直流断路器及其控制方法 | |
CN209844635U (zh) | 一种智能冗余电源转换装置 | |
US7405496B2 (en) | Transfer circuit topology for redundant power generator regulators and inverting DC drives | |
JPH0429315B2 (ja) | ||
JPS62239614A (ja) | 半導体しや断装置 | |
Venkataramanan et al. | A hybrid 4-quadrant switch for ac power conversion | |
EP3981063B1 (en) | Modified half-bridge submodule for multi-level voltage sourced converter with dc fault suppression capability | |
JP2000090788A (ja) | 限流装置及び限流遮断装置 | |
US11049677B2 (en) | Inverse current injection-type direct current blocking device and method using vacuum gap switch | |
JPH1031924A (ja) | 複合型スイッチング装置 | |
JP7165317B1 (ja) | 直流電流開閉装置 | |
EP4439605A1 (en) | Method of performing circuit opening and closing operation, computer program, control system and power system | |
SU843100A1 (ru) | Переключатель питани | |
CN116417294A (zh) | 接触器及其控制方法 |