JPS62221219A - Logic circuit - Google Patents
Logic circuitInfo
- Publication number
- JPS62221219A JPS62221219A JP61062009A JP6200986A JPS62221219A JP S62221219 A JPS62221219 A JP S62221219A JP 61062009 A JP61062009 A JP 61062009A JP 6200986 A JP6200986 A JP 6200986A JP S62221219 A JPS62221219 A JP S62221219A
- Authority
- JP
- Japan
- Prior art keywords
- output
- controlled
- circuit
- whose conduction
- mos transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 5
- 238000004364 calculation method Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 101150030193 Nanp gene Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000004043 responsiveness Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/0944—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
- H03K19/09448—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET in combination with bipolar transistors [BIMOS]
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
[発明の目的]
(産業上の利用分野)
この発明は、CMOSトランジスタとバイポーラトラン
ジスタを用いて、高速で電流駆動能力を向上した論理回
路に関する。DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Industrial Application Field) The present invention relates to a logic circuit that uses CMOS transistors and bipolar transistors and has improved current drive capability at high speed.
(従来の技術)
第6図は0MO8からなる論理回路、ここでは2人力N
AND回路を示している。この2人力NAND回路は、
NAND演算部1と2つの直列に接続されたインバータ
回路3.5とから構成されている。(Prior art) Figure 6 shows a logic circuit consisting of 0MO8, here two-man power N
An AND circuit is shown. This two-person NAND circuit is
It is composed of a NAND operation section 1 and two inverter circuits 3.5 connected in series.
NAND演算部1は、電圧源VDDとグランドとの間に
直列に接続されたPチャンネル型MOSトランジスタ(
以下rPMO8Jと呼ぶ)7とNチャンネル型MOSト
ランジスタく以下rNM○S」と呼ぶ)9.11と、電
圧源VDDとグランドとの間に直列に接続されたPMO
313とNMO815,17とから構成されており、入
力端子A、Bに与えられる入力信号のNAND論理演q
を行なうものである。インバータ回路3.5は、NAN
D演算部1と出力端子Cとの間に直列に接続され、イン
バータ回路5はNΔND回路の出力段を構成しており、
NAND演算部1で行なわれた演算結果を増幅して出力
端子Cから供給するものである。The NAND operation unit 1 includes a P-channel MOS transistor (
A PMO connected in series between the N-channel MOS transistor (hereinafter referred to as rNM○S) 9.11 and the voltage source VDD and the ground.
313 and NMO815, 17, and performs NAND logic operation q of input signals given to input terminals A and B.
This is what we do. Inverter circuit 3.5 is NAN
The inverter circuit 5 is connected in series between the D calculation unit 1 and the output terminal C, and constitutes the output stage of the NΔAND circuit.
The arithmetic result performed by the NAND arithmetic unit 1 is amplified and supplied from the output terminal C.
このように、NANp回路を0MO8のみで構成した場
合には、0MO8の特長が生かされて消費電力が低減さ
れることになる。しかしながら、MOSトランジスタは
その伝達コンダクタンスがバイポーラトランジスタに比
べて小さいため、電流駆動能力が小さくなり、負荷容量
が大きくなると高速動作が困難であった。In this way, when the NANp circuit is configured with only 0MO8s, the features of 0MO8s are utilized to reduce power consumption. However, since the transfer conductance of the MOS transistor is smaller than that of a bipolar transistor, the current driving capability of the MOS transistor is reduced, and high-speed operation is difficult when the load capacitance becomes large.
そこで、この対策として、負荷容量の大きさに応じて出
力段のMOSトランジスタを大型化することにより電流
駆動能力を高めて、高速動作を行なうようにしている。Therefore, as a countermeasure to this problem, the current drive capability is increased by increasing the size of the MOS transistor in the output stage according to the size of the load capacitance, thereby achieving high-speed operation.
しかしながら、このような対策では、回路が大型化する
ことになり、特に集積化による回路の小型化という観点
からは逆行することになる。However, such a measure would result in an increase in the size of the circuit, which would go against the grain, especially from the viewpoint of miniaturization of the circuit through integration.
また、上記のNAND回路をバイポーラトランジスタの
みで構成した場合には、電流駆動能力は高められること
になるが、定常状態時においても回路中に電流が流れる
ことになり、消費電力が増大するという問題があった。Furthermore, if the above-mentioned NAND circuit is configured with only bipolar transistors, the current drive capability will be increased, but current will flow through the circuit even in a steady state, resulting in an increase in power consumption. was there.
(発明が解決しようとする問題点)
以上説明したように、論理回路を0MO8のみを用いて
構成することで、消費電力は低減されることになるが、
回路を小型化して大ぎな電流駆動能力を得ることは困難
となる。一方、論理回路をバイポーラトランジスタのみ
を用いて構成した場合には、電流駆動能力は高められる
ことになるが、消費電力の増大を招くことになり、いず
れの構成においても、回路構成を大型化することなく電
流駆動能力を高めるとともに消費電力を低減することは
できない。(Problems to be Solved by the Invention) As explained above, power consumption is reduced by configuring the logic circuit using only 0MO8, but
It becomes difficult to miniaturize the circuit and obtain a large current drive capability. On the other hand, if the logic circuit is constructed using only bipolar transistors, the current drive capability will be increased, but power consumption will increase, and in either configuration, the circuit configuration will become larger. It is not possible to increase current drive capability and reduce power consumption without this.
そこで、この発明は、回路構成を大型化することなく電
流駆動能力を向上させるとともに低消費電力の論理回路
を提供することを目的とする。SUMMARY OF THE INVENTION Therefore, an object of the present invention is to provide a logic circuit that improves current drive capability without increasing the size of the circuit configuration and consumes less power.
[発明の構成]
(問題点を解決するための手段)
第1の発明の論理回路は、0MO8により構成されて複
数の入力信号の論理演算を行なう論理演算部と、この論
理演算部の出力信号を反転さける反転回路と、異なる電
源間に直列に接続されて配置され、前記反転回路の出力
信号により導通制御される第1のバイポーラトランジス
タ及び前記論理演算部の出力信号により導通制御される
第1のN型MO8トランジスタと、出力端子と電源問と
の間に介在されて、前記第1のバイポーラトランジスタ
のエミッタ電位により導通制御される第2のN型MOS
トランジスタと、前記出力端子と電源間に直列に接続さ
れて配置され、前記反転回路の出力信号により導通制御
される第3のN型MOSトランジスタ及び前記論理演算
部の出力信号により導通制御される第4のN型MOSト
ランジスタと、異なる電源間に直列に接続されて配置さ
れ、前記論理演算部の出力信号により導通制御される第
2のバイポーラトランジスタ及び前記第3のN型MO3
l−ランジスタのソース電位により導通制御される第3
のバイポーラトランジスタとからなり、両バイポーラト
ランジスタの直列接続点を前記出力端子としてこの出力
端子に入力信号の論理演算結果を出力する出力部とから
構成される。[Structure of the Invention] (Means for Solving the Problems) The logic circuit of the first invention includes a logic operation section that is configured with 0MO8 and performs logic operations on a plurality of input signals, and an output signal of the logic operation section. a first bipolar transistor connected in series between different power supplies and whose conduction is controlled by the output signal of the inversion circuit; and a first bipolar transistor whose conduction is controlled by the output signal of the logic operation section. a second N-type MO8 transistor interposed between the output terminal and the power source and whose conduction is controlled by the emitter potential of the first bipolar transistor;
a third N-type MOS transistor that is connected in series between the output terminal and the power supply and whose conduction is controlled by the output signal of the inverting circuit; and a third N-type MOS transistor whose conduction is controlled by the output signal of the logic operation section. 4 N-type MOS transistors, a second bipolar transistor that is connected in series between different power supplies and whose conduction is controlled by the output signal of the logic operation section, and the third N-type MO3.
The third transistor whose conduction is controlled by the source potential of the l-transistor
bipolar transistors, and an output section that uses the series connection point of both bipolar transistors as the output terminal and outputs the logical operation result of the input signal to the output terminal.
第2の発明の論理回路は、0MO3により構成されて複
数の入力信号の論理演輝を行なう論理演算部と、この論
理演算部の出力信号を反転させる反転回路と、異なる電
源間に直列に接続されて配置され、前記論理演算部の出
力信号により導通制御される第1のバイポーラトランジ
スタ及び前記反転回路の出力信号により導通制御される
第1のN型MOSトランジスタと、出力端子と電源間と
の間に介在されて、前記第1のバイポーラトランジスタ
のエミッタ電位により導通制御される第2のN型MO3
トランジスタと、前記出力端子と電源間に直列に接続さ
れて配置され、前記反転回路の出力信号により導通制御
される第3のN型MOSトランジスタ及び前記論理演算
部の出力信号により導通制御される第4のN型MOSト
ランジスタと、異なる電源間に直列に接続されて配置さ
れ、前記反転回路の出力信号により導通制御される第2
のバイポーラトランジスタ及び前記第4のN型MOSト
ランジスタのソース電位により導通制御される第3のバ
イポーラトランジスタとからなり、両バイポーラトラン
ジスタの直列接続点を前記出力端子としてこの出力端子
に入力信号の論理演算結果を出力する出力部とから構成
される。The logic circuit of the second invention includes a logic operation section that is configured with 0MO3 and performs logical operations on a plurality of input signals, an inversion circuit that inverts the output signal of this logic operation section, and a series connection between different power supplies. a first bipolar transistor whose conduction is controlled by the output signal of the logic operation section, a first N-type MOS transistor whose conduction is controlled by the output signal of the inversion circuit, and a connection between the output terminal and the power supply; a second N-type MO3 interposed therebetween, whose conduction is controlled by the emitter potential of the first bipolar transistor;
a third N-type MOS transistor that is connected in series between the output terminal and the power supply and whose conduction is controlled by the output signal of the inverting circuit; and a third N-type MOS transistor whose conduction is controlled by the output signal of the logic operation section. A second N-type MOS transistor connected in series between the four N-type MOS transistors and different power supplies, and whose conduction is controlled by the output signal of the inverting circuit.
and a third bipolar transistor whose conduction is controlled by the source potential of the fourth N-type MOS transistor, and the series connection point of both bipolar transistors is used as the output terminal, and the logical operation of the input signal is performed on this output terminal. It consists of an output section that outputs the results.
(作用)
第1の発明及び第2の発明においては、異なる電源間に
直列に接続されて配置されたバイポー゛ ラトランジ
スタを、0MO8からなる論理演算部及び、この論理演
算部により駆動される回路により導通制御させて、入力
信号の論理演算を行なうようにした。(Function) In the first invention and the second invention, bipolar transistors connected in series between different power supplies are connected to a logic operation section consisting of 0MO8 and a circuit driven by this logic operation section. conduction control and perform logical operations on input signals.
(実施例) 以下図面を用いてこの発明の詳細な説明J゛る。(Example) A detailed description of the invention is provided below using the drawings.
第1図はこの発明の第1の実施例に係る論理回路の構成
を示すものである。こ、の論理回路はNAND回路であ
り、NAND演算部21.出力部23、出力制御部25
とから構成されている。FIG. 1 shows the configuration of a logic circuit according to a first embodiment of the present invention. This logic circuit is a NAND circuit, and the NAND operation section 21. Output section 23, output control section 25
It is composed of.
NAND演算部21は、PMO827,29とNMO8
31,33とを有している。PMO827,29はそれ
ぞれのゲート端子が入力保護用の抵抗Rを介して入力端
子IN1及び入力端子IN2に接続され、それぞれのソ
ース端子が電圧源vDDに接続されており、お互いのド
レイン端子が接続されている。NMO831,33はそ
れぞれのゲート端子が入力保護用の抵抗Rを介して入力
端子IN1及び入力端子IN2に接続され、お互いに直
列に接続されて、PMO827のドレイン端子とグラン
ドとの間に配置されている。NAND演算部21は、入
力端子IN1.IN2に与えられる入力信号のNAND
論理演算を行ない、その論理演算結果を出力端35に供
給する。The NAND operation unit 21 includes PMO827, 29 and NMO8
31 and 33. The gate terminals of the PMOs 827 and 29 are connected to the input terminals IN1 and IN2 via the input protection resistor R, the source terminals of each are connected to the voltage source vDD, and the drain terminals of each PMO827 and 29 are connected to each other. ing. The gate terminals of NMO831 and 33 are connected to input terminal IN1 and input terminal IN2 via a resistor R for input protection, and they are connected in series with each other and are arranged between the drain terminal of PMO827 and ground. There is. The NAND calculation unit 21 has input terminals IN1. NAND of input signals given to IN2
A logical operation is performed and the result of the logical operation is supplied to the output terminal 35.
出力部23はトーテムポール型に接続された2つのNP
N型バイポーラトランジスタ(以下[NPNJと呼ぶ)
37.39を有している。NPN37はそのベース端子
がNAND演算部21の出力端35に接続され、コレク
タ端子が電圧源VDDに接続されており、エミッタ端子
が負荷容量(図示せず)が接続される出力端子OUTに
接続されている。NPN39はそのコレクタ端子が出力
端子OUTに接続され、エミッタ端子がグランドに接続
されている。The output section 23 has two NPs connected in a totem pole shape.
N-type bipolar transistor (hereinafter referred to as NPNJ)
37.39. The NPN 37 has its base terminal connected to the output terminal 35 of the NAND operation section 21, its collector terminal connected to the voltage source VDD, and its emitter terminal connected to the output terminal OUT to which a load capacitor (not shown) is connected. ing. The collector terminal of the NPN 39 is connected to the output terminal OUT, and the emitter terminal is connected to the ground.
出力制御部25はインバータ回路41とNPN43と4
つのNMO845,47,49,51とを有している。The output control section 25 includes an inverter circuit 41, an NPN 43, and 4
It has three NMOs 845, 47, 49, and 51.
インバータ回路41は、電圧源VDDとグランドとの間
に直列に接続されて配置され、それぞれのゲート端子が
出力端35に接続された9MO353とNMO855と
から構成されている。The inverter circuit 41 includes a 9MO 353 and an NMO 855, which are connected in series between the voltage source VDD and the ground, and whose respective gate terminals are connected to the output end 35.
NPN/I3はそのベース端子がPMO853のドレイ
ン端子に接続され、コレクタ端子が電圧源VDDに接続
されている。NMO845はそのゲート端子が出力端3
5に接続され、トレイン端子がN P N 43のエミ
ッタ端子に接続されており、ソース端子がグランドに接
続されている。NMO847はそのゲート端子がNPN
43のエミッタ端子に接続され、ドレイン端子が出力端
子OUTに接続されており、ソース端子がグランドに接
続されている。NPN/I3 has its base terminal connected to the drain terminal of PMO 853, and its collector terminal connected to voltage source VDD. NMO845 has its gate terminal as output terminal 3
5, the train terminal is connected to the emitter terminal of N P N 43, and the source terminal is connected to ground. The gate terminal of NMO847 is NPN.
43, its drain terminal is connected to the output terminal OUT, and its source terminal is connected to ground.
なお、NMO847は出力端子OUTからグランドに電
流を流し込むことにより、出力端子OUTがロウレベル
状態において、出力端子OUTをグランド電位とするた
めに用いられる。NMO847はかならず大型化しなく
てはならないものではなく用途によってかわるIoLを
とるために大きくはするが機能としてはあくまで定常時
に出力をGNDレベルにするためである。Note that the NMO 847 is used to set the output terminal OUT to the ground potential when the output terminal OUT is in a low level state by flowing a current from the output terminal OUT to the ground. The NMO847 does not necessarily have to be large in size, but is made large in order to obtain an IoL that varies depending on the application, but its function is only to bring the output to the GND level during normal operation.
NMO349はそのゲート端子がNPN43のベース端
子に接続され、ドレイン端子は出力端子OUTに接続さ
れており、ソース端子はNPN39のベース端子に接続
されている。NMO851はそのゲート端子が出力端3
5に接続され、トレイン端子がNPN39のベース端子
に接続されており、ソース端子がグランドに接続されて
いる。The NMO 349 has its gate terminal connected to the base terminal of the NPN 43, its drain terminal connected to the output terminal OUT, and its source terminal connected to the base terminal of the NPN 39. The gate terminal of NMO851 is output terminal 3.
5, the train terminal is connected to the base terminal of the NPN 39, and the source terminal is connected to the ground.
、 出力制御部25は上述したように116成されて
おり、出力端35から与えられる信号に基づいて、NP
N39及びNMO347を導通制御させるものである。, the output control section 25 is composed of 116 as described above, and based on the signal given from the output terminal 35, the NP
This controls the conduction of N39 and NMO347.
以上説明したように、この第1の実施例のNAND回路
は構成されており、次にこの第1の実施例の作用を説明
する。As explained above, the NAND circuit of this first embodiment is constructed, and the operation of this first embodiment will now be explained.
まずはじめに、入力端子INI及び入力端子IN2にハ
イレベルの入力信号が与えられると、PMO827,2
9は非導通状態に、NMO831゜33は導通状態にな
る。このため、出力端35はロウレベル状態となりNP
N37は非導通状態になるとともに、NMO345,5
1も非導通状態となる。また、インバータ回路41を構
成づる9MO353は導通状態に、NMO855は非導
通状態となる。このため、NPN43はそのベース端子
がハイレベル状態となり、NPN43は導通状態となり
、NMO347も導通状態となる。さらに、NMO84
9もそのゲート端子がハイレベル状態となり、NMO8
49は導通状態となる。First of all, when a high level input signal is applied to the input terminals INI and IN2, the PMO827, 2
9 becomes non-conductive, and NMO 831°33 becomes conductive. Therefore, the output terminal 35 becomes a low level state and the NP
N37 becomes non-conductive and NMO345,5
1 also becomes non-conductive. Further, the 9MO 353 constituting the inverter circuit 41 becomes conductive, and the NMO 855 becomes non-conductive. Therefore, the base terminal of the NPN 43 becomes a high level state, the NPN 43 becomes conductive, and the NMO 347 also becomes conductive. Furthermore, NMO84
9 also has its gate terminal in a high level state, and NMO8
49 becomes conductive.
このため、出力端子OUTに接続される負荷容量からN
PN39のベース端子に電流が流れ込み、NPN39は
導通状態となる。Therefore, from the load capacitance connected to the output terminal OUT, N
A current flows into the base terminal of PN39, and NPN39 becomes conductive.
したがって、負荷容量からNPN39及びNMO847
を介してグランドに電流が流れ込み、出力+高子OUT
の電位はグランド電位まで低下して、出力端子OUTは
ロウレベル状態となる。すなわち、入力端子INI及び
入力端子IN2にハイレベルの入力信号が与えられると
、出力端子OUTに(Jロウレベルの信号が出力される
ことになる。Therefore, from the load capacity, NPN39 and NMO847
Current flows into the ground via the output + Takako OUT
The potential of the output terminal OUT falls to the ground potential, and the output terminal OUT becomes a low level state. That is, when a high level input signal is applied to the input terminal INI and the input terminal IN2, a (J low level signal is outputted to the output terminal OUT).
次に、入力端子IN1あるいは入力端子IN2のいずれ
か一方に、ロウレベルの入力信号が与えられると、PM
O327,29のいずれか一方が導通状態に、NMO8
31,33のいずれか一方が非導通状態になり、出力端
35はハイレベル状態となる。Next, when a low level input signal is applied to either input terminal IN1 or input terminal IN2, PM
Either one of O327, 29 becomes conductive, NMO8
Either one of 31 and 33 becomes non-conductive, and the output terminal 35 becomes a high level state.
このため、PMO853は非導通状態に、NM○S55
は導通状態になり、NPN43.NMO849は非導通
状f服となる。一方、出力端35がハイレベル状態にな
るので、NPN37は導通状1ぶとなる。さらに、NM
O845,51は導通状態となり、これにより、NMO
847のゲート端子及びNPN39のベース端子がロウ
レベル状態となり、NMO847及びNPN39は非導
通状態となる。Therefore, PMO853 becomes non-conductive, and NM○S55
becomes conductive, and NPN43. NMO849 becomes a non-conducting layer. On the other hand, since the output terminal 35 becomes a high level state, the NPN 37 becomes conductive. Furthermore, N.M.
O845,51 becomes conductive, which causes NMO
The gate terminal of NMO 847 and the base terminal of NPN 39 become low level, and NMO 847 and NPN 39 become non-conductive.
したがって、電圧源VDDからNPN37を介して出力
端子OUTに接続される負荷容量に電流が流れ込み、出
力端子OUTの電位は電源電位の近傍まで上昇して、出
力端子OUTはハイレベル状態となる。すなわち、入力
端子INIあるいは入力端子IN2のどららか一方にロ
ウレベル状態の入力信号が与えられると、出力端子OU
Tにはハイレベルの信号が出力される。ゆえに、このよ
うな回路構成においては、NAND演算が行なわれるこ
とになる。Therefore, current flows from the voltage source VDD to the load capacitor connected to the output terminal OUT via the NPN 37, the potential of the output terminal OUT rises to near the power supply potential, and the output terminal OUT becomes a high level state. That is, when a low level input signal is applied to either the input terminal INI or the input terminal IN2, the output terminal OU
A high level signal is output to T. Therefore, in such a circuit configuration, a NAND operation is performed.
第2図は第1図はに示したNAND回路の入力信号に対
する出力信号の応答性のシミュレーション結果を示すも
のである。同図において、T1(T+ は入力信号がそ
の入力振幅の1/2の電位に立ち上がってから、出力信
号がその出力振幅の1/2の電位に立ち下がるまでの時
間)は、3゜Q n5ec、であり、T2 (T2は
入力信号がその入力振幅の1/2の電位に立ち下がって
から、出力信号がその出力振幅の1/2の電位に立ち上
がるまでの時間)は、3 、5 n5ec、となり、N
ANDAND演算処理に行なわれることになる。FIG. 2 shows a simulation result of the responsiveness of the output signal to the input signal of the NAND circuit shown in FIG. 1. In the same figure, T1 (T+ is the time from when the input signal rises to a potential of 1/2 of its input amplitude until the output signal falls to a potential of 1/2 of its output amplitude) is 3°Q n5ec , and T2 (T2 is the time from when the input signal falls to a potential of 1/2 of its input amplitude until the output signal rises to a potential of 1/2 of its output amplitude) is 3,5 n5ec , and N
AND operation processing will be performed.
第3図及び第4図は、第1図に示したNAND回路の電
流駆動能力を示すものである。第3図はVOLに対する
IOLの特性を示したものであり。3 and 4 show the current drive capability of the NAND circuit shown in FIG. 1. FIG. 3 shows the characteristics of IOL with respect to VOL.
同図から、VOLが0.5Vにおける1ot−は25m
Aとなる。また、第4図はVO)Iに対するIOHの特
性を示したものであり、vol(が2゜8■におけるi
oト+は100mAとなり、IOL。From the same figure, 1ot- when VOL is 0.5V is 25m
It becomes A. In addition, Figure 4 shows the characteristics of IOH with respect to VO)I, and when vol(is 2°8■),
oto+ becomes 100mA, and the IOL.
IOHとも十分な値を19ることかでき、もって、高い
電流駆動能力を実現することができる。さらに、このよ
う回路構成における定常状態時には、回路中には電流が
流れることはないので、消費電力を低減することもでき
る。Both IOH and IOH can be set to a sufficient value of 19, thereby achieving high current drive capability. Furthermore, since no current flows in the circuit during a steady state in such a circuit configuration, power consumption can also be reduced.
第5図はこの発明の第2の実施例に係る論理回路の構成
を示すものであり、この論理回路はAND演算処理を行
なうAND回路である。FIG. 5 shows the configuration of a logic circuit according to a second embodiment of the present invention, and this logic circuit is an AND circuit that performs AND operation processing.
この実施例の特徴とするところは、第1図に示したNA
ND回路に対して、NAND演算部21の出力@35と
、出力部23を構成するNPN37のベース端子との間
に、0MO3により構成されるインバータ回路53を介
在させ、出力端35とNPN43のベース端子とを直接
接続して、入力信号のAND演算処理を行なうようにし
たことにある。このような構成とすることにより、第1
図に示したNAND回路からこのNAND回路と同様な
結果を有するAND回路を容易に実現することができる
。なお、第1図と同符号のものは同一芸能を有するもの
であり、その説明は省略した。The feature of this embodiment is that the NA shown in FIG.
For the ND circuit, an inverter circuit 53 constituted by 0MO3 is interposed between the output @35 of the NAND operation section 21 and the base terminal of the NPN37 constituting the output section 23, and the This is because the terminals are directly connected to perform AND operation processing of the input signals. With this configuration, the first
From the NAND circuit shown in the figure, an AND circuit having the same result as this NAND circuit can be easily realized. Components with the same reference numerals as those in FIG. 1 have the same performing arts, and their explanations will be omitted.
[発明の効果コ
以上説明したように、この発明によれば、出力段をバイ
ポーラトランジスタにより構成して、このバイポーラト
ランジスタを、0MO8により構成される論理演算部が
行なう論理演算に基づいて導通制御して、入力信号の論
理演算処理を行なうようにしたので、構成を大型化する
ことなく、高い電流駆動能力を有し、低消a電力で高速
に論理演算を行なう論理回路を提供することができる。[Effects of the Invention] As explained above, according to the present invention, the output stage is composed of bipolar transistors, and the conduction of the bipolar transistors is controlled based on the logic operation performed by the logic operation section composed of 0MO8. Therefore, it is possible to provide a logic circuit that has high current drive capability and performs logical operations at high speed with low power consumption without increasing the size of the configuration. .
第1図はこの発明の第1の実施例に係る論理回路の構成
図、第2図は第1図の応答性を示す図、第3図及び第4
図は第1図の電流駆動能力を示す図、第5図はこの発明
の第2の実施例に係る論理回路の構成図、第6図は従来
の論理回路の一例を示す構成図である。
(図の主要な部分を表わす符号の説明)21・・・NA
ND演筒部
23・・・出力部
25・・・出力制御部FIG. 1 is a block diagram of a logic circuit according to a first embodiment of the present invention, FIG. 2 is a diagram showing the response of FIG. 1, and FIGS.
5 is a diagram showing the current drive capability of FIG. 1, FIG. 5 is a block diagram of a logic circuit according to a second embodiment of the present invention, and FIG. 6 is a diagram showing an example of a conventional logic circuit. (Explanation of symbols representing main parts of the figure) 21...NA
ND cylinder section 23...output section 25...output control section
Claims (2)
演算を行なう論理演算部と、この論理演算部の出力信号
を反転させる反転回路と、異なる電源間に直列に接続さ
れて配置され、前記反転回路の出力信号により導通制御
される第1のバイポーラトランジスタ及び前記論理演算
部の出力信号により導通制御される第1のN型MOSト
ランジスタと、出力端子と電源間との間に介在されて、
前記第1のバイポーラトランジスタのエミッタ電位によ
り導通制御される第2のN型MOSトランジスタと、前
記出力端子と電源間に直列に接続されて配置され、前記
反転回路の出力信号により導通制御される第3のN型M
OSトランジスタ及び前記論理演算部の出力信号により
導通制御される第4のN型MOSトランジスタと、異な
る電源間に直列に接続されて配置され、前記論理演算部
の出力信号により導通制御される第2のバイポーラトラ
ンジスタ及び前記第3のN型MOSトランジスタのソー
ス電位により導通制御される第3のバイポーラトランジ
スタとからなり、両バイポーラトランジスタの直列接続
点を前記出力端子としてこの出力端子に入力信号の論理
演算結果を出力する出力部とを有することを特徴とする
論理回路。(1) A logic operation section configured of CMOS and performing logic operations on a plurality of input signals, an inversion circuit that inverts the output signal of this logic operation section, and an inverting circuit that is connected in series between different power supplies, and interposed between a first bipolar transistor whose conduction is controlled by the output signal of the circuit and a first N-type MOS transistor whose conduction is controlled by the output signal of the logic operation section, and the output terminal and the power supply;
a second N-type MOS transistor whose conduction is controlled by the emitter potential of the first bipolar transistor; and a second N-type MOS transistor which is connected in series between the output terminal and the power supply and whose conduction is controlled by the output signal of the inverting circuit. 3 N type M
an OS transistor and a fourth N-type MOS transistor whose conduction is controlled by the output signal of the logic operation section; and a second N-type MOS transistor which is connected in series between different power supplies and whose conduction is controlled by the output signal of the logic operation section. and a third bipolar transistor whose conduction is controlled by the source potential of the third N-type MOS transistor, and the series connection point of both bipolar transistors is used as the output terminal, and the logical operation of the input signal is performed on this output terminal. 1. A logic circuit comprising: an output section that outputs a result.
演算を行なう論理演算部と、この論理演算部の出力信号
を反転させる反転回路と、異なる電源間に直列に接続さ
れて配置され、前記論理演算部の出力信号により導通制
御される第1のバイポーラトランジスタ及び前記反転回
路の出力信号により導通制御される第1のN型MOSト
ランジスタと、出力端子と電源間との間に介在されて、
前記第1のバイポーラトランジスタのエミッタ電位によ
り導通制御される第2のN型MOSトランジスタと、前
記出力端子と電源間に直列に接続されて配置され、前記
反転回路の出力信号により導通制御される第3のN型M
OSトランジスタ及び前記論理演算部の出力信号により
導通制御される第4のN型MOSトランジスタと、異な
る電源間に直列に接続されて配置され、前記反転回路の
出力信号により導通制御される第2のバイポーラトラン
ジスタ及び前記第4のN型MOSトランジスタのソース
電位により導通制御される第3のバイポーラトランジス
タとからなり、両バイポーラトランジスタの直列接続点
を前記出力端子としてこの出力端子に入力信号の論理演
算結果を出力する出力部とを有することを特徴とする論
理回路。(2) A logic operation section configured of CMOS and performing logic operations on a plurality of input signals, an inverting circuit for inverting the output signal of this logic operation section, and an inverting circuit connected in series between different power supplies, interposed between a first bipolar transistor whose conduction is controlled by the output signal of the arithmetic unit and a first N-type MOS transistor whose conduction is controlled by the output signal of the inversion circuit, and the output terminal and the power supply;
a second N-type MOS transistor whose conduction is controlled by the emitter potential of the first bipolar transistor; and a second N-type MOS transistor which is connected in series between the output terminal and the power supply and whose conduction is controlled by the output signal of the inverting circuit. 3 N type M
a fourth N-type MOS transistor whose conduction is controlled by the output signal of the OS transistor and the logic operation section; and a second N-type MOS transistor which is connected in series between different power supplies and whose conduction is controlled by the output signal of the inversion circuit. It consists of a bipolar transistor and a third bipolar transistor whose conduction is controlled by the source potential of the fourth N-type MOS transistor, and the series connection point of both bipolar transistors is used as the output terminal, and the logical operation result of the input signal is output to this output terminal. A logic circuit characterized by having an output section that outputs.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61062009A JPS62221219A (en) | 1986-03-22 | 1986-03-22 | Logic circuit |
KR1019870002600A KR900003070B1 (en) | 1986-03-22 | 1987-03-21 | Logic circuit |
EP87104268A EP0239059B1 (en) | 1986-03-22 | 1987-03-23 | Logical circuit |
DE8787104268T DE3779784T2 (en) | 1986-03-22 | 1987-03-23 | LOGICAL CIRCUIT. |
US07/029,194 US4733110A (en) | 1986-03-22 | 1987-03-23 | BICMOS logical circuits |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61062009A JPS62221219A (en) | 1986-03-22 | 1986-03-22 | Logic circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62221219A true JPS62221219A (en) | 1987-09-29 |
Family
ID=13187725
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61062009A Pending JPS62221219A (en) | 1986-03-22 | 1986-03-22 | Logic circuit |
Country Status (5)
Country | Link |
---|---|
US (1) | US4733110A (en) |
EP (1) | EP0239059B1 (en) |
JP (1) | JPS62221219A (en) |
KR (1) | KR900003070B1 (en) |
DE (1) | DE3779784T2 (en) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6382122A (en) * | 1986-09-26 | 1988-04-12 | Toshiba Corp | Logic circuit |
JPS63164612A (en) * | 1986-12-26 | 1988-07-08 | Hitachi Ltd | Arithmetic circuit |
JPS63193720A (en) * | 1987-02-06 | 1988-08-11 | Toshiba Corp | Logic circuit |
JPS63209220A (en) * | 1987-02-26 | 1988-08-30 | Toshiba Corp | Inverter circuit |
JPH0611111B2 (en) * | 1987-03-27 | 1994-02-09 | 株式会社東芝 | BiMOS logic circuit |
JP2593894B2 (en) * | 1987-11-16 | 1997-03-26 | 富士通株式会社 | Semiconductor storage device |
JPH01129451A (en) * | 1987-11-16 | 1989-05-22 | Fujitsu Ltd | Semiconductor device |
US5030860A (en) * | 1988-02-16 | 1991-07-09 | Texas Instruments Incorporated | Darlington BiCMOS driver circuit |
US4794280A (en) * | 1988-02-16 | 1988-12-27 | Texas Instruments Incorporated | Darlington bicmos driver circuit |
US4883979A (en) * | 1988-02-16 | 1989-11-28 | Texas Instruments Incorporated | Darlington BiCMOS driver circuit |
US4871928A (en) * | 1988-08-23 | 1989-10-03 | Motorola Inc. | BICMOS driver circuit with complementary outputs |
US4956567A (en) * | 1989-02-13 | 1990-09-11 | Texas Instruments Incorporated | Temperature compensated bias circuit |
JPH02214219A (en) * | 1989-02-14 | 1990-08-27 | Nec Corp | Bipolar mos tri-state output buffer |
DE3909282A1 (en) * | 1989-03-21 | 1990-10-11 | Fraunhofer Ges Forschung | FET TTL interface circuit |
DE3941840A1 (en) * | 1989-03-21 | 1991-01-24 | Fraunhofer Ges Forschung | Electronic interface circuit for FEt and bipolar transistors - uses clamping FET saturation of bipolar transistor |
US5030856A (en) * | 1989-05-04 | 1991-07-09 | International Business Machines Corporation | Receiver and level converter circuit with dual feedback |
DE69026534T2 (en) * | 1989-05-15 | 1996-09-12 | Texas Instruments Inc | BICMOS high performance circuit with full output voltage swing |
JPH02303216A (en) * | 1989-05-17 | 1990-12-17 | Fujitsu Ltd | Semiconductor integrated circuit |
JPH0683058B2 (en) * | 1989-10-06 | 1994-10-19 | 株式会社東芝 | Output circuit |
US5022010A (en) * | 1989-10-30 | 1991-06-04 | International Business Machines Corporation | Word decoder for a memory array |
EP0426597B1 (en) * | 1989-10-30 | 1995-11-08 | International Business Machines Corporation | Bit decode scheme for memory arrays |
JPH03169273A (en) * | 1989-11-22 | 1991-07-22 | Mitsubishi Electric Corp | Drive circuit for switching device |
US5250856A (en) * | 1989-12-28 | 1993-10-05 | North American Philips Corp. | Differential input buffer-inverters and gates |
JP2740769B2 (en) * | 1990-08-23 | 1998-04-15 | 株式会社東芝 | Variable frequency divider |
DE69126832T2 (en) * | 1990-08-29 | 1997-11-20 | Nippon Electric Co | BiCMOS logic circuit |
US5132567A (en) * | 1991-04-18 | 1992-07-21 | International Business Machines Corporation | Low threshold BiCMOS circuit |
US5191240A (en) * | 1991-06-05 | 1993-03-02 | International Business Machines Corporation | Bicmos driver circuits with improved low output level |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5911034A (en) * | 1982-07-12 | 1984-01-20 | Hitachi Ltd | Semiconductor integrated circuit device |
JPS59205828A (en) * | 1983-05-10 | 1984-11-21 | Nec Corp | Output circuit |
JPS6090427A (en) * | 1983-10-24 | 1985-05-21 | Nec Corp | Output circuit |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4253033A (en) * | 1979-04-27 | 1981-02-24 | National Semiconductor Corporation | Wide bandwidth CMOS class A amplifier |
US4301383A (en) * | 1979-10-05 | 1981-11-17 | Harris Corporation | Complementary IGFET buffer with improved bipolar output |
KR910008521B1 (en) * | 1983-01-31 | 1991-10-18 | 가부시기가이샤 히다찌세이사꾸쇼 | Semiconductor integrated circuit |
JPH0693626B2 (en) * | 1983-07-25 | 1994-11-16 | 株式会社日立製作所 | Semiconductor integrated circuit device |
JPS60177723A (en) * | 1984-02-24 | 1985-09-11 | Hitachi Ltd | Output circuit |
JPH06103837B2 (en) * | 1985-03-29 | 1994-12-14 | 株式会社東芝 | Tri-state output circuit |
JPS625722A (en) * | 1985-07-01 | 1987-01-12 | Toshiba Corp | Inverter circuit |
US4678940A (en) * | 1986-01-08 | 1987-07-07 | Advanced Micro Devices, Inc. | TTL compatible merged bipolar/CMOS output buffer circuits |
-
1986
- 1986-03-22 JP JP61062009A patent/JPS62221219A/en active Pending
-
1987
- 1987-03-21 KR KR1019870002600A patent/KR900003070B1/en not_active IP Right Cessation
- 1987-03-23 US US07/029,194 patent/US4733110A/en not_active Expired - Lifetime
- 1987-03-23 EP EP87104268A patent/EP0239059B1/en not_active Expired - Lifetime
- 1987-03-23 DE DE8787104268T patent/DE3779784T2/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5911034A (en) * | 1982-07-12 | 1984-01-20 | Hitachi Ltd | Semiconductor integrated circuit device |
JPS59205828A (en) * | 1983-05-10 | 1984-11-21 | Nec Corp | Output circuit |
JPS6090427A (en) * | 1983-10-24 | 1985-05-21 | Nec Corp | Output circuit |
Also Published As
Publication number | Publication date |
---|---|
DE3779784D1 (en) | 1992-07-23 |
US4733110A (en) | 1988-03-22 |
EP0239059B1 (en) | 1992-06-17 |
DE3779784T2 (en) | 1992-12-24 |
KR870009553A (en) | 1987-10-27 |
EP0239059A2 (en) | 1987-09-30 |
EP0239059A3 (en) | 1988-02-03 |
KR900003070B1 (en) | 1990-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62221219A (en) | Logic circuit | |
US4883988A (en) | Current mirror switching circuit | |
GB2156614A (en) | A switching circuit | |
JPS625723A (en) | Semiconductor device | |
JPS62132424A (en) | Logic gate circuit | |
US4749886A (en) | Reduced parallel EXCLUSIVE or and EXCLUSIVE NOR gate | |
US4725982A (en) | Tri-state buffer circuit | |
JPH03262317A (en) | Flip-flop circuit | |
JPH03158018A (en) | Input circuit | |
US4435656A (en) | Phase inverter circuit | |
US5426382A (en) | Complementary logic recovered energy circuit | |
JPS63245015A (en) | Tri-state output circuit | |
JPS63142719A (en) | Complementary type mos integrated circuit with three states | |
JPH0355912A (en) | Hysteresis circuit | |
JPS6231217A (en) | Composite type logic circuit | |
US5229658A (en) | Switching circuit | |
JPH03190421A (en) | Tri-state buffer circuit | |
JP3086977B2 (en) | Semiconductor integrated circuit device | |
JP3073064B2 (en) | Multi-input logic circuit and semiconductor memory | |
JPH04317212A (en) | Latch circuit and flip-flop circuit appropriate for low voltage operation and microprocessor using them | |
JP2595074B2 (en) | Semiconductor integrated circuit device | |
JP2774165B2 (en) | Semiconductor integrated circuit | |
JP3008426B2 (en) | BiCMOS gate circuit | |
JPH0377537B2 (en) | ||
JPS63245124A (en) | Transmission type logic circuit |