JPS62135947A - デ−タ処理装置 - Google Patents

デ−タ処理装置

Info

Publication number
JPS62135947A
JPS62135947A JP60276597A JP27659785A JPS62135947A JP S62135947 A JPS62135947 A JP S62135947A JP 60276597 A JP60276597 A JP 60276597A JP 27659785 A JP27659785 A JP 27659785A JP S62135947 A JPS62135947 A JP S62135947A
Authority
JP
Japan
Prior art keywords
program
time zone
time
processor
volatile memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60276597A
Other languages
English (en)
Inventor
Hideyo Takasu
高須 英世
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60276597A priority Critical patent/JPS62135947A/ja
Publication of JPS62135947A publication Critical patent/JPS62135947A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 「産業上の利用分野」 この発明はプログラム制御方式のデータ処理装置に関し
、特にそのプログラムロードの機構に係わる。
「従来の技術」 従来、この種の装置では電源投入時ローダプログラムに
より無条件に補助記憶装置からプログラムのロードが実
行されるため、電源を投入すればいつでも装置を使用す
ることができた。
「発明が解決しようとする問題点」 」二連した従来のデータ処理装置は、電源さえ投入すれ
ばいつでもデータ処理装置を利用できるようになってい
るため、データ処理装置の使用を禁11−シたい時間帯
を設ける場合、七のデータ処理装置への電源供給を中止
するといったような面倒な処置・方策が必要であった。
「問題点を解決するための手段」 この発明のデータ処理装置では、複数のプログラムを格
納した補助記憶装置と、その補助記憶装置のプログラム
がロードされる揮発性メモリど、現在の時刻(日t」、
曜[1、i;IJ刻)がプログラムにより読み取られる
時計機117.IJと、プログラムのロードを禁止する
時間帯を指定するlRJ間帯間作情報くとも1個格納し
た読み敗り・1;1き込み可能な不揮発性メモリと、前
記lS間帯情報と現在の時刻とからプログラムのロード
の実行/不実行の制御を含むローダプログラムを格納し
たROM(読み出し専用メモリ)とを有している。
「実施例」 次にこの発明について図面を参照して説明する。
第1図はこの発明の一実施例を示すデータ処理装置の構
成を示したブロック図であり、また第2図はそのデータ
処理装置のローダプログラムの概略実行フローチャー1
・を示す。
第1図においてデータ処理装置1はプロセッサ2、RO
M3.揮発性メモリ4、不揮発性メモリ5、時計機構6
、アダプタ7並びに補助記憶装置8とから成り、プロセ
ッサ2.ROM3、揮発性メモリ4、不揮発性メモリ5
、時計機構6、アダプタ7は共通のバス9により互に接
続されている。
またROM3にはローダプログラムが不揮発性メモリ5
にはプログラムロードを禁止する時間帯を指定した時間
帯情報がそれぞれ格納されている。
データ処理装置1の電源が投入されるとプロセッサ2の
制御は、所定の初期処理完了後ローダプログラムに渡る
。このローダプログラムは時計機rf116から現在の
時刻を読み敗ること、不揮発性メモリ5から時間帯情報
を読み取ること、アダプタ7を経由して補助記憶装置8
から所定のプログラムを読み取り、揮発性メモリ4ヘロ
ードすることができる。
第2図に示すように、ローダプログラムはプログラム制
御が渡って来ると時計機構6より現在の時刻t nを読
み取る(ステップS+)。次に不揮発性メモリ5より時
間帯情報T1〜Tmを読み取る(ステップS2)。その
後ステップS3で読み取った現在の時刻t。と時間帯情
報内の時間帯T1から時間帯Tln迄のm個の時間帯と
を比較し、現在の時刻1nが01個の時間帯のいずれか
一つにでも含まれている場合はプログラムロード否と判
断し、ステップS4へ移り、何れにも含まれていない場
合はプログラムロード可と判断しステップS5へ移る。
この実施例では各時間帯は第3図に示すようにり、1.
m、0.+112゜ml。の時刻清報から成り h、、
 : m、、が指定すべき時間帯の開始時刻、hl。二
m12が時間帯の終了時刻を表わしている。
ステップS5では補助記憶装置8からのプログラムロー
ド処理を行い、処理後EXIT(])へ移り通常の処理
へ入る。一方、ステップS4ではブaグラムロード不可
の通知を操作者へ行い、EXIT(2)へ移りその後の
処理へ入る。
「発明の効果」 以上説明したようにこの発明は不揮発性メモリへプログ
ラムのロードを禁止する時間帯を予め設定しておくこと
により、データ処理装置利用可能時間帯外でのデータ処
理装置の利用を、曲の設備の用意あるいは特別な管理手
段を必要とせずにデータ処理装置単独にかつ容易に禁止
できる効果がある。
【図面の簡単な説明】
第1図はこの発明によるデータ処理装置の実施例を示す
ブロック図、第2図はローダプログラムの概略実行動作
を示すフローチャート、第3図は不揮発性メモリ5の時
間帯情報の記憶例を示す図である。 1:データ処理装置、2:プロセッサ、3:ROM、4
:揮発性メモリ、5:不揮発性メモリ1、6:時計機構
、7:アダプタ、8:補助記憶装置、9:共通バス。

Claims (1)

    【特許請求の範囲】
  1. (1)複数のプログラムを格納する補助記憶装置と、そ
    の補助記憶装置よりプログラムがロードされる揮発性メ
    モリと、 プログラムの指令により現在の時刻を読み取ることので
    きる時計機構と、 プログラムのロードを禁止する時間帯を指定した時間帯
    情報を少くとも1個格納した不揮発性メモリと、 前記時計機構より現在の時刻を読み取り、前記不揮発性
    メモリより時間帯情報を読み取り、その現在の時刻が前
    記時間帯情報で指定される時間帯にあれば前記補助記憶
    装置からのプログラムのロードを実行し、時間帯になけ
    ればプログラムのロードを実行しない制御を含むローダ
    プログラムを格納したROMとから成るデータ処理装置
JP60276597A 1985-12-09 1985-12-09 デ−タ処理装置 Pending JPS62135947A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60276597A JPS62135947A (ja) 1985-12-09 1985-12-09 デ−タ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60276597A JPS62135947A (ja) 1985-12-09 1985-12-09 デ−タ処理装置

Publications (1)

Publication Number Publication Date
JPS62135947A true JPS62135947A (ja) 1987-06-18

Family

ID=17571662

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60276597A Pending JPS62135947A (ja) 1985-12-09 1985-12-09 デ−タ処理装置

Country Status (1)

Country Link
JP (1) JPS62135947A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004062798A (ja) * 2002-07-31 2004-02-26 Hitachi Ltd 移動端末および移動端末の制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004062798A (ja) * 2002-07-31 2004-02-26 Hitachi Ltd 移動端末および移動端末の制御方法

Similar Documents

Publication Publication Date Title
JPH11316686A (ja) コンピュ―タシステムのbiosデ―タ格納装置及びその駆動方法
EP0060893A1 (en) Loading system for a numerical control unit
JPH08263282A (ja) Romプログラム処理装置のための分岐制御システム
US4870573A (en) Microcomputer capable of testing execution of a program with no branch
JPH06275084A (ja) 不揮発性半導体記憶装置及びそれを用いたデータ処理装置
JPS62135947A (ja) デ−タ処理装置
JPH0333926A (ja) ワンチップマイクロコンピュータ
JPS6116352A (ja) 情報処理装置
JPS61288262A (ja) マルチプロセツサシステム
JP2004318403A (ja) 電子制御装置
JPH1153174A (ja) 計算機及びプログラム実行方法
JP2003509769A (ja) 静的記憶装置内のマイクロ命令を修正するための方法及び装置
JPH11305807A (ja) プログラマブルコントローラ
JPS59184947A (ja) プログラムの記憶方式
JPS6014329A (ja) プログラム制御方式
JPS60246441A (ja) マイクロコンピユ−タ
JPS5945552A (ja) 不揮発性記憶素子の空番地処理方法
JPS62251832A (ja) 電子計算機システム
JPH0219949A (ja) 初期プログラムロード方式
JPS595931B2 (ja) 演算処理システムのアドレス停止方式
JPS63282853A (ja) 情報処理装置
JPS62226357A (ja) イニシアル・プログラム・ロ−ド方式
EP1131707B1 (en) Data processing apparatus with non-volatile memory for both program and data
JPS62221736A (ja) 仮想計算機システムの制御方法
JPH02212965A (ja) プログラムロード方式