JPS6181224U - - Google Patents
Info
- Publication number
- JPS6181224U JPS6181224U JP16439084U JP16439084U JPS6181224U JP S6181224 U JPS6181224 U JP S6181224U JP 16439084 U JP16439084 U JP 16439084U JP 16439084 U JP16439084 U JP 16439084U JP S6181224 U JPS6181224 U JP S6181224U
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- resistor
- diode
- transistors
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Description
第1図はこの考案のスイツチ回路の一実施例を
示す図、第2図は従来のスイツチ回路を示す図で
ある。 図において、1はトランジスタ、2は信号入力
端子、3は制御端子、4は出力信号端子、5は抵
抗器、6は電源、7はダイオード、8は抵抗器で
ある。なお、図中同一あるいは相当部分には同一
符号を付して示してある。
示す図、第2図は従来のスイツチ回路を示す図で
ある。 図において、1はトランジスタ、2は信号入力
端子、3は制御端子、4は出力信号端子、5は抵
抗器、6は電源、7はダイオード、8は抵抗器で
ある。なお、図中同一あるいは相当部分には同一
符号を付して示してある。
Claims (1)
- コレクタを第1の電源に接続した第1のトラン
ジスタのエミツタと第2のトランジスタのコレク
タとを接続した組トランジスタを複数組用い、第
2のトランジスタのエミツタを相互に接続し、そ
のエミツタから第2の電源へ抵抗器を介して接続
し、またダイオードと抵抗器の直列回路を第1の
電源に接続し、各組トランジスタの第1のトラン
ジスタのベースを制御端子とし、第2のトランジ
スタのベースを信号入力端子とし、ダイオードと
抵抗器の接続点を出力端子とすることを特徴とす
るスイツチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16439084U JPS6181224U (ja) | 1984-10-30 | 1984-10-30 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16439084U JPS6181224U (ja) | 1984-10-30 | 1984-10-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6181224U true JPS6181224U (ja) | 1986-05-29 |
Family
ID=30722252
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16439084U Pending JPS6181224U (ja) | 1984-10-30 | 1984-10-30 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6181224U (ja) |
-
1984
- 1984-10-30 JP JP16439084U patent/JPS6181224U/ja active Pending