JPS61156311U - - Google Patents
Info
- Publication number
- JPS61156311U JPS61156311U JP3879485U JP3879485U JPS61156311U JP S61156311 U JPS61156311 U JP S61156311U JP 3879485 U JP3879485 U JP 3879485U JP 3879485 U JP3879485 U JP 3879485U JP S61156311 U JPS61156311 U JP S61156311U
- Authority
- JP
- Japan
- Prior art keywords
- lead
- resistor
- transistor
- connect
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Amplifiers (AREA)
Description
第1図は本考案の実施例を示す回路図、第2図
は従来のエミツタ接地増幅器を示す回路図。 E:電源、Tr1,Tr2:トランジスタ、R
1,R2,R3,R4:抵抗、ei:入力電圧、
eo:出力電圧。
は従来のエミツタ接地増幅器を示す回路図。 E:電源、Tr1,Tr2:トランジスタ、R
1,R2,R3,R4:抵抗、ei:入力電圧、
eo:出力電圧。
Claims (1)
- バイアス電源に第一の抵抗の一方のリードとト
ランジスタのコレクタを接続し、この抵抗の他方
のリードとトランジスタのベースを接続し、第2
の抵抗の一方のリードを前記トランジスタのベー
スに接続してこのトランジスタのエミツタと第3
の抵抗の一方のリードを接続し、第2の抵抗の他
方のリードと第3の抵抗の他方のリードを接続し
、この接続点を増幅器の出力端へ負荷抵抗として
接続することを特徴とする増幅器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3879485U JPS61156311U (ja) | 1985-03-20 | 1985-03-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3879485U JPS61156311U (ja) | 1985-03-20 | 1985-03-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61156311U true JPS61156311U (ja) | 1986-09-27 |
Family
ID=30546129
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3879485U Pending JPS61156311U (ja) | 1985-03-20 | 1985-03-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61156311U (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5451359A (en) * | 1977-09-30 | 1979-04-23 | Toshiba Corp | Correcting circuit for fet characteristics |
-
1985
- 1985-03-20 JP JP3879485U patent/JPS61156311U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5451359A (en) * | 1977-09-30 | 1979-04-23 | Toshiba Corp | Correcting circuit for fet characteristics |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61156311U (ja) | ||
JPS61149429U (ja) | ||
JPS6442612U (ja) | ||
JPS62146311U (ja) | ||
JPH0273827U (ja) | ||
JPS611930U (ja) | Ecl回路 | |
JPS62125015U (ja) | ||
JPS61143321U (ja) | ||
JPS6142132U (ja) | 信号切換・混合装置 | |
JPS61107225U (ja) | ||
JPS621434U (ja) | ||
JPS6165524U (ja) | ||
JPS60170819U (ja) | 高耐圧定電圧電源回路 | |
JPS6295324U (ja) | ||
JPS6444723U (ja) | ||
JPS6355616U (ja) | ||
JPS61111215U (ja) | ||
JPS63171073U (ja) | ||
JPS5925814U (ja) | 低周波増幅回路 | |
JPS60153016U (ja) | 電圧電流変換回路 | |
JPS61171310U (ja) | ||
JPS6277914U (ja) | ||
JPS61107015U (ja) | ||
JPS59140516U (ja) | 増幅器の保護回路 | |
JPS6232636U (ja) |