JPH0273827U - - Google Patents
Info
- Publication number
- JPH0273827U JPH0273827U JP15386088U JP15386088U JPH0273827U JP H0273827 U JPH0273827 U JP H0273827U JP 15386088 U JP15386088 U JP 15386088U JP 15386088 U JP15386088 U JP 15386088U JP H0273827 U JPH0273827 U JP H0273827U
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- resistor
- emitter
- base
- voltage dividing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000087 stabilizing effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案によるCML回路の実施例を示
す回路図、第2図は従来のCML回路の回路図で
ある。 1……第1のトランジスタ、2……第3のトラ
ンジスタ、3……第4のトランジスタ、4……第
2のトランジスタ、5……第5のトランジスタ、
6……第7のトランジスタ、7……第6のトラン
ジスタ、9……第1のベース抵抗、11……第3
のベース抵抗、13……第4のベース抵抗、19
……第2のベース抵抗、20,21……バイパス
コンデンサ、24……第6のベース抵抗、26…
…第2のエミツタ抵抗、27……第5のベース抵
抗、28……第1のエミツタ抵抗。
す回路図、第2図は従来のCML回路の回路図で
ある。 1……第1のトランジスタ、2……第3のトラ
ンジスタ、3……第4のトランジスタ、4……第
2のトランジスタ、5……第5のトランジスタ、
6……第7のトランジスタ、7……第6のトラン
ジスタ、9……第1のベース抵抗、11……第3
のベース抵抗、13……第4のベース抵抗、19
……第2のベース抵抗、20,21……バイパス
コンデンサ、24……第6のベース抵抗、26…
…第2のエミツタ抵抗、27……第5のベース抵
抗、28……第1のエミツタ抵抗。
Claims (1)
- ベースが第1のベース抵抗を介して信号入力端
に接続されたエミツタホロワ形式の第1のトラン
ジスタと、ベースが第2のベース抵抗を介して分
圧抵抗の分圧点に接続されたエミツタホロワ形式
の第2のトランジスタと、ベースが第3のベース
抵抗を介して前記第1のトランジスタのエミツタ
に接続されたエミツタ接地形式の第3のトランジ
スタと、ベースが第4のベース抵抗を介して前記
第2のトランジスタのエミツタに接続され、コレ
クタが信号出力端に接続された第4のトランジス
タと、前記第3と第4のトランジスタのエミツタ
接続点と電源間に挿入され、定電流回路を形成す
る第5のトランジスタとから構成されたCML回
路において、前記第2のベース抵抗と分圧抵抗の
分圧点の間に、リフアレンス電圧安定化回路を挿
入し、前記リフアレンス電圧安定化回路はベース
が前記分圧点に第5のベース抵抗を介して接続さ
れ、コレクタが第1のコレクタ抵抗に、エミツタ
が第1のエミツタ抵抗にそれぞれ接続された第6
のトランジスタと、ベースが第6のベース抵抗を
介して接続され、エミツタが第2のエミツタ抵抗
および前記第2のベース抵抗の一端に接続された
エミツタホロワ形式の第7のトランジスタとから
構成したことを特徴とするCML回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15386088U JPH0273827U (ja) | 1988-11-25 | 1988-11-25 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15386088U JPH0273827U (ja) | 1988-11-25 | 1988-11-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0273827U true JPH0273827U (ja) | 1990-06-06 |
Family
ID=31430074
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15386088U Pending JPH0273827U (ja) | 1988-11-25 | 1988-11-25 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0273827U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7609084B2 (en) | 2007-03-07 | 2009-10-27 | Nec Corporation | Output level stabilization circuit and CML circuit using the same |
-
1988
- 1988-11-25 JP JP15386088U patent/JPH0273827U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7609084B2 (en) | 2007-03-07 | 2009-10-27 | Nec Corporation | Output level stabilization circuit and CML circuit using the same |