JPS6178349U - - Google Patents

Info

Publication number
JPS6178349U
JPS6178349U JP16146684U JP16146684U JPS6178349U JP S6178349 U JPS6178349 U JP S6178349U JP 16146684 U JP16146684 U JP 16146684U JP 16146684 U JP16146684 U JP 16146684U JP S6178349 U JPS6178349 U JP S6178349U
Authority
JP
Japan
Prior art keywords
address
setter
data
signal
interrupt
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16146684U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP16146684U priority Critical patent/JPS6178349U/ja
Publication of JPS6178349U publication Critical patent/JPS6178349U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【図面の簡単な説明】
図は本考案の一実施例によるウオンテツドトラ
ツパの構成を示すブロツク図である。 20…ウオンテツドトラツパ、22…バツフア
、24…アドレス比較器、26…アドレス設定器
、28…データ比較器、30…データ設定器、3
2…コントロール比較器、34…コントロール設
定器、36…割込み発生回路、38…割込みアド
レス設定器、40…記憶部、42…出力部。

Claims (1)

    【実用新案登録請求の範囲】
  1. 任意のアドレスを設定できるアドレス設定器と
    、任意のデータを設定できるデータ設定器と、任
    意のコントロール信号状態を設定できるコントロ
    ール設定器と、システムバスのアドレス信号と上
    記アドレス設定器の設定信号とが一致したとき出
    力を発するアドレス比較器と、システムバスのデ
    ータ信号と上記データ設定器の設定信号とが一致
    または不一致のとき出力を発するデータ比較器と
    、システムバスのコントロール信号が上記コント
    ロール設定器の設定信号と一致したときに出力を
    発するコントロール比較器と、これら3つの比較
    器の出力信号に基づいてシステムのCPUに割込
    みをかける割込み発生手段と、任意の割込みアド
    レスを設定できる割込みアドレス設定器と、割込
    み発生時のシステムバスの内容を一時記憶して外
    部に出力する記憶手段とを備えたウオンテツドト
    ラツパ。
JP16146684U 1984-10-25 1984-10-25 Pending JPS6178349U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16146684U JPS6178349U (ja) 1984-10-25 1984-10-25

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16146684U JPS6178349U (ja) 1984-10-25 1984-10-25

Publications (1)

Publication Number Publication Date
JPS6178349U true JPS6178349U (ja) 1986-05-26

Family

ID=30719374

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16146684U Pending JPS6178349U (ja) 1984-10-25 1984-10-25

Country Status (1)

Country Link
JP (1) JPS6178349U (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50116149A (ja) * 1974-02-25 1975-09-11
JPS5487145A (en) * 1977-12-23 1979-07-11 Fujitsu Ltd Display system for data comparison and agreement
JPS5692650A (en) * 1979-12-25 1981-07-27 Fujitsu Ltd Memory bus monitor circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50116149A (ja) * 1974-02-25 1975-09-11
JPS5487145A (en) * 1977-12-23 1979-07-11 Fujitsu Ltd Display system for data comparison and agreement
JPS5692650A (en) * 1979-12-25 1981-07-27 Fujitsu Ltd Memory bus monitor circuit

Similar Documents

Publication Publication Date Title
JPS6178349U (ja)
JPS5917197U (ja) ロボツトの過振動検出装置
JPH01120251U (ja)
JPS62195863U (ja)
JPS63168549U (ja)
JPS62112742U (ja)
JPH03123292U (ja)
JPH0289545U (ja)
JPH0194997U (ja)
JPS6251428U (ja)
JPS6087050U (ja) デ−タ転送制御装置
JPS59153596U (ja) 記憶装置
JPS6392907U (ja)
JPS647352U (ja)
JPS6095654U (ja) デ−タ転送制御装置
JPS5918530U (ja) 保護継電器の整定装置
JPS6421452U (ja)
JPS58155041U (ja) Busモニタ−装置
JPH0274759U (ja)
JPS5851352U (ja) アナログ入力コントロ−ラ
JPS60116544U (ja) プロセス入出力装置
JPS62199868U (ja)
JPH01102937U (ja)
JPH0187401U (ja)
JPS6010307U (ja) プロセス制御装置