JPS6175639U - - Google Patents

Info

Publication number
JPS6175639U
JPS6175639U JP15909284U JP15909284U JPS6175639U JP S6175639 U JPS6175639 U JP S6175639U JP 15909284 U JP15909284 U JP 15909284U JP 15909284 U JP15909284 U JP 15909284U JP S6175639 U JPS6175639 U JP S6175639U
Authority
JP
Japan
Prior art keywords
frequency
programmable counter
oscillator
voltage
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15909284U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15909284U priority Critical patent/JPS6175639U/ja
Publication of JPS6175639U publication Critical patent/JPS6175639U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)

Description

【図面の簡単な説明】
図はこの考案による周波数可変発振器のブロツ
ク図である。 2……電圧制御発振器、6……プログラマブル
カウンタ、8……位相比較器、10……基準周波
数発振器、12……低域通過フイルタ、18,2
0……読出専用メモリ、22……12チヤンネル
選局用IC(読出部)。

Claims (1)

    【実用新案登録請求の範囲】
  1. 制御電圧に応じて発振周波数が変化する電圧制
    御発振器と、この電圧制御発振器の発振出力をプ
    ログラムされた分周数に応じて分周するプログラ
    マブルカウンタと、基準周波数信号を発生する基
    準発振器と、上記プログラマブルカウンタの分周
    信号の位相と上記基準周波数信号の位相とを比較
    する位相比較器と、この位相比較器の出力に基づ
    いて上記電圧制御発振器に供給する上記制御電圧
    を生成する低域通過フイルタと、上記プログラマ
    ブルカウンタにプログラムするそれぞれ異なる複
    数の分周数を書き込んだ読出専用メモリと、この
    読出専用メモリから上記各分周数のうち1つを選
    択して上記プログラマブルカウンタに読出す読出
    部とを備える周波数可変発振器。
JP15909284U 1984-10-19 1984-10-19 Pending JPS6175639U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15909284U JPS6175639U (ja) 1984-10-19 1984-10-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15909284U JPS6175639U (ja) 1984-10-19 1984-10-19

Publications (1)

Publication Number Publication Date
JPS6175639U true JPS6175639U (ja) 1986-05-21

Family

ID=30717054

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15909284U Pending JPS6175639U (ja) 1984-10-19 1984-10-19

Country Status (1)

Country Link
JP (1) JPS6175639U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7508897B2 (en) 2004-06-15 2009-03-24 Sharp Kabushiki Kaisha PLL circuit and high-frequency receiving device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53145511A (en) * 1977-05-25 1978-12-18 Matsushita Electric Ind Co Ltd Digital tuning control circuit
JPS58182328A (ja) * 1982-04-20 1983-10-25 Toshiba Corp シンセサイザ受信機の受信周波数制御装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53145511A (en) * 1977-05-25 1978-12-18 Matsushita Electric Ind Co Ltd Digital tuning control circuit
JPS58182328A (ja) * 1982-04-20 1983-10-25 Toshiba Corp シンセサイザ受信機の受信周波数制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7508897B2 (en) 2004-06-15 2009-03-24 Sharp Kabushiki Kaisha PLL circuit and high-frequency receiving device

Similar Documents

Publication Publication Date Title
JPS6175639U (ja)
JPS5843043U (ja) 周波数シンセサイザ−
JP2578951B2 (ja) アンテナ同調制御回路
JPS6316726U (ja)
JPS6359431U (ja)
JPH01180696U (ja)
JPS6190328U (ja)
JPH0236215U (ja)
JP2590460Y2 (ja) Pll周波数シンセサイザ基準信号変調方式
JPS62159030U (ja)
JPH03115955U (ja)
JPH0181037U (ja)
JPS5959038U (ja) 周波数シンセサイザ
JPH01142228U (ja)
JPS6249336U (ja)
JPS6198190A (ja) Pwm波形発生装置
JPH01142227U (ja)
JPH01105227U (ja)
JPS6370715U (ja)
JPH0316738U (ja)
JPH01162791U (ja)
JPH02112029U (ja)
JPS6352316U (ja)
JPS58114623U (ja) 選局装置
JPS6242339U (ja)