JPS6370715U - - Google Patents

Info

Publication number
JPS6370715U
JPS6370715U JP16404586U JP16404586U JPS6370715U JP S6370715 U JPS6370715 U JP S6370715U JP 16404586 U JP16404586 U JP 16404586U JP 16404586 U JP16404586 U JP 16404586U JP S6370715 U JPS6370715 U JP S6370715U
Authority
JP
Japan
Prior art keywords
signal
frequency
modulation
controlled oscillator
voltage controlled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP16404586U
Other languages
English (en)
Other versions
JPH0453048Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP16404586U priority Critical patent/JPH0453048Y2/ja
Publication of JPS6370715U publication Critical patent/JPS6370715U/ja
Application granted granted Critical
Publication of JPH0453048Y2 publication Critical patent/JPH0453048Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例を示したブロツク図
、第2図は本考案の他の実施例を示したブロツク
図、第3図は第2図実施例の各部の信号波形図、
第4図は従来例を示したブロツク図、第5図は第
4図従来例の各部の信号波形図、第6図は他の従
来例を示したブロツク図である。 1…基準周波数発振器、2,6…位相比較器、
3,7…ループフイルタ、4,8…電圧制御発振
器、5,9…可変分周器、10…変調レベル切替
え回路、21…変調入力端子、22,25…デー
タ信号入力端子、23…クロツク信号入力端子、
24…ストローブ信号入力端子、26,27…切
替え制御信号入力端子、30,31…位相同期回
路。

Claims (1)

  1. 【実用新案登録請求の範囲】 (1) 入力電圧に応じて発振周波数を変化する電
    圧制御発振器と、複数のパルスで成るデータ信号
    と該データ信号の後に入力するストローブ信号と
    で分周比が指定され該指定された分周比で前記電
    圧制御発振器の出力を分周する可変分周器と、所
    定周波数で発振する発振器の出力と前記可変分周
    器の出力を比較し双方の位相差に応じた信号電圧
    を前記電圧制御発振器に出力する比較手段とで構
    成される位相同期回路と;前記ストローブ信号の
    後に入力する制御信号に応じて変調信号の信号レ
    ベルを変更して出力する変調信号出力手段とを備
    え;該変調信号出力手段の変調信号を前記電圧制
    御発振器に出力して該変調信号に応じて周波数変
    調がなされる周波数シンセサイザにおいて、 前記データ信号の信号線と前記制御信号の信号
    線とを共通の信号線にすることを特徴とする周波
    数シンセサイザ。 (2) 前記位相同期回路を複数個設けて成り、各
    位相同期回路毎に入力するデータ信号と前記制御
    信号との信号線を共通の信号線にすることを特徴
    とする特許請求の範囲第1項記載の周波数シンセ
    サイザ。
JP16404586U 1986-10-24 1986-10-24 Expired JPH0453048Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16404586U JPH0453048Y2 (ja) 1986-10-24 1986-10-24

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16404586U JPH0453048Y2 (ja) 1986-10-24 1986-10-24

Publications (2)

Publication Number Publication Date
JPS6370715U true JPS6370715U (ja) 1988-05-12
JPH0453048Y2 JPH0453048Y2 (ja) 1992-12-14

Family

ID=31092801

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16404586U Expired JPH0453048Y2 (ja) 1986-10-24 1986-10-24

Country Status (1)

Country Link
JP (1) JPH0453048Y2 (ja)

Also Published As

Publication number Publication date
JPH0453048Y2 (ja) 1992-12-14

Similar Documents

Publication Publication Date Title
JPS6370715U (ja)
JPH0834589B2 (ja) サンプリングクロック発生回路
JPS62139138U (ja)
JPH03758Y2 (ja)
JPS62171228A (ja) デジタルpll回路
JPH01142227U (ja)
JPS6327477Y2 (ja)
JPS6316726U (ja)
JPH0167829U (ja)
JPH0228144U (ja)
JPH0434027U (ja)
JPS59104636U (ja) 周波数シンセサイザ
JPH0181037U (ja)
JPH03107828U (ja)
JPS5959038U (ja) 周波数シンセサイザ
JPH0691372B2 (ja) 変調器
JPS6352316U (ja)
JPH03117945U (ja)
JPH0275846U (ja)
JPS6047325U (ja) Pll周波数シンセサイザチュ−ナ
JPS6150346U (ja)
JPS58152035U (ja) 位相同期ル−プ
JPH0235538U (ja)
JPS60145721U (ja) 変調回路
JPH0216621U (ja)