JPS6168305U - - Google Patents
Info
- Publication number
- JPS6168305U JPS6168305U JP15318684U JP15318684U JPS6168305U JP S6168305 U JPS6168305 U JP S6168305U JP 15318684 U JP15318684 U JP 15318684U JP 15318684 U JP15318684 U JP 15318684U JP S6168305 U JPS6168305 U JP S6168305U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- switch
- switch circuit
- amplifier
- switched
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
Description
図はこの考案の信号処理回路の実施例を示す回
路図である。 4A,4B…増幅器、12…第1のスイツチ回
路、24…第1のスイツチ、30…周波数補正を
行うフイルタ回路、42…第2のスイツチ回路、
48,50…第2のスイツチ。
路図である。 4A,4B…増幅器、12…第1のスイツチ回
路、24…第1のスイツチ、30…周波数補正を
行うフイルタ回路、42…第2のスイツチ回路、
48,50…第2のスイツチ。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 2以上の信号系統ごとに設置されて動作電
流の供給または遮断によつて動作状態が切り換え
られる2以上の増幅器と、第1の切換入力に基づ
き前記増幅器中の1または2以上を選択して動作
電流を供給する第1のスイツチ回路と、前記増幅
器の出力側に設置されてその出力に対し所定の周
波数補正を付与すべきフイルタ回路と、このフイ
ルタ回路と前記増幅器との間に設置されて第1の
スイツチ回路で動作状態に切り換えられた増幅器
の出力に第2の切換入力に基づき前記フイルタ回
路による周波数補正を付与するか否かを選択する
第2のスイツチ回路とから構成したことを特徴と
する信号処理回路。 (2) 前記第1のスイツチ回路は基準バイアス電
圧に対して第1の切換入力による電圧レベルに応
じて差動電流を発生する差動回路で構成し、この
差動回路を構成する能動素子中の前記増幅器に動
作電流を供給しない側の能動素子に第2の切換入
力で開閉するスイツチを設置し、このスイツチの
開閉に基づいてスイツチングされるスイツチング
素子で前記第2のスイツチ回路を構成したことを
特徴とする実用新案登録請求の範囲第1項に記載
の信号処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984153186U JPH0528596Y2 (ja) | 1984-10-12 | 1984-10-12 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984153186U JPH0528596Y2 (ja) | 1984-10-12 | 1984-10-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6168305U true JPS6168305U (ja) | 1986-05-10 |
JPH0528596Y2 JPH0528596Y2 (ja) | 1993-07-22 |
Family
ID=30711222
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1984153186U Expired - Lifetime JPH0528596Y2 (ja) | 1984-10-12 | 1984-10-12 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0528596Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5466826U (ja) * | 1977-10-21 | 1979-05-12 | ||
JPS58107722A (ja) * | 1981-12-22 | 1983-06-27 | Nec Corp | 電子切換回路 |
-
1984
- 1984-10-12 JP JP1984153186U patent/JPH0528596Y2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5466826U (ja) * | 1977-10-21 | 1979-05-12 | ||
JPS58107722A (ja) * | 1981-12-22 | 1983-06-27 | Nec Corp | 電子切換回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0528596Y2 (ja) | 1993-07-22 |