JPS6151543U - - Google Patents

Info

Publication number
JPS6151543U
JPS6151543U JP12516685U JP12516685U JPS6151543U JP S6151543 U JPS6151543 U JP S6151543U JP 12516685 U JP12516685 U JP 12516685U JP 12516685 U JP12516685 U JP 12516685U JP S6151543 U JPS6151543 U JP S6151543U
Authority
JP
Japan
Prior art keywords
signal
input
pcm
polarity
pcm signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12516685U
Other languages
English (en)
Other versions
JPS6126978Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12516685U priority Critical patent/JPS6126978Y2/ja
Publication of JPS6151543U publication Critical patent/JPS6151543U/ja
Application granted granted Critical
Publication of JPS6126978Y2 publication Critical patent/JPS6126978Y2/ja
Expired legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図は本考案による装置の動作原理を示すブ
ロツク図、第2図は本考案によるPCM信号加減
算装置の第一の実施例を示すブロツク図、第3図
は本考案によるPCM信号加減算装置の第二の実
施例を示すブロツク図である。 10,11…入力端子、20…出力端子、30
,50,51,510…メモリ、52,520…
論理回路、53…オア回路、54…否定回路、6
0…比較回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. 非線形PCM信号を演算する装置において、入
    力PCM信号の絶対値のすべての組み合わせにつ
    いての加算結果を記録した第一のデイジタルメモ
    リと、入力PCM信号の絶対値のすべての組み合
    わせについての減算結果を記録した第二のデイジ
    タルメモリを設け、入力PCM信号の極性ビツト
    が同一の場合は第一のメモリの内容を入力PCM
    信号をそのアドレスとして読み出すことにより出
    力を得、入力PCM信号の極性ビツトが異なる場
    合は第二のメモリの内容を入力PCM信号をその
    アドレスとして読み出すことにより演算結果の絶
    対値部分を得、演算結果の極性ビツトは入力PC
    M信号の極性ビツトの比較結果と絶対値の比較結
    果との組み合わせ論理回路から得るごとき構成と
    なし、演算が加算の場合は、PCM信号をそのま
    ま入力信号とし、演算が減算の場合は、予め被減
    算PCM信号の極性を反転して入力信号とするこ
    とを特徴とするPCM信号加減算装置。
JP12516685U 1985-08-16 1985-08-16 Expired JPS6126978Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12516685U JPS6126978Y2 (ja) 1985-08-16 1985-08-16

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12516685U JPS6126978Y2 (ja) 1985-08-16 1985-08-16

Publications (2)

Publication Number Publication Date
JPS6151543U true JPS6151543U (ja) 1986-04-07
JPS6126978Y2 JPS6126978Y2 (ja) 1986-08-12

Family

ID=30683850

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12516685U Expired JPS6126978Y2 (ja) 1985-08-16 1985-08-16

Country Status (1)

Country Link
JP (1) JPS6126978Y2 (ja)

Also Published As

Publication number Publication date
JPS6126978Y2 (ja) 1986-08-12

Similar Documents

Publication Publication Date Title
JPS6151543U (ja)
JPS6151542U (ja)
JPS6353139U (ja)
JPS6140038U (ja) 位相比較器
JPS6136524U (ja) ロ−タリエンコ−ダの位置検出装置
JPS625765U (ja)
JPS61103744U (ja)
JPS6214536U (ja)
JPS58124895U (ja) アラ−ム信号保持回路
JPS5847945U (ja) 要求信号処理回路
JPH0277747U (ja)
JPS6092326U (ja) 数値入力装置
JPH0399368U (ja)
JPS6119859U (ja) 診断回路
JPS6353138U (ja)
JPS6066111U (ja) プツシユプル電力増幅器
JPS6010334U (ja) 誤操作防止確認回路
JPS5823432U (ja) 雑音抑圧回路
JPS6266397U (ja)
JPS5827777U (ja) 遅延時間測定回路
JPS6133149U (ja) 誤り情報除去装置
JPS6135440U (ja) クロツク整形回路
JPS5828600U (ja) パルスモ−タ−の分配回路
JPS58179540U (ja) ウインドコンパレ−タ
JPS5984697U (ja) 演算回路