JPS6135440U - クロツク整形回路 - Google Patents
クロツク整形回路Info
- Publication number
- JPS6135440U JPS6135440U JP11904284U JP11904284U JPS6135440U JP S6135440 U JPS6135440 U JP S6135440U JP 11904284 U JP11904284 U JP 11904284U JP 11904284 U JP11904284 U JP 11904284U JP S6135440 U JPS6135440 U JP S6135440U
- Authority
- JP
- Japan
- Prior art keywords
- clock
- circuit
- shaping circuit
- clock signal
- voltage difference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Electric Clocks (AREA)
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のクロツク整形回路の構成例を示すブロッ
ク図ミ第2図はこの考案によるクロック整形回路の一実
施例の構成を示すブロック図、第3図は第2図に示した
実施例の動作を説明する為の図である。 11:クロツク発振器、12:論理回路、13,15:
バツファ、14:インバータ、16:オペアンプ。
ク図ミ第2図はこの考案によるクロック整形回路の一実
施例の構成を示すブロック図、第3図は第2図に示した
実施例の動作を説明する為の図である。 11:クロツク発振器、12:論理回路、13,15:
バツファ、14:インバータ、16:オペアンプ。
Claims (1)
- 【実用新案登録請求の範囲】 クロツク発振器からのクロック信号のレベルを変換する
と共にデジタル信号に整形して論理回路に供給する為の
クロツク整形回路において、A 上記クロツク発振器か
らのクロツク信号を所定のレベルに変漬するためのレベ
ル変換回路と、 B そのレベル変換回路からのクロツク信号を極性反転
するためのインパータと、 C そのインバータにより極性反転されたクロック信号
の平均電圧値と上記レベル変換回路からのクロツク信号
の平均電圧値との差の電圧を検出する手段と、 − D その差の電圧が零になるように、その差の電圧に基
づいて上記レベル変換回路を制御するためのフィードバ
ック回路と、 を有することを特徴とするクロツク整形回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11904284U JPS6135440U (ja) | 1984-07-31 | 1984-07-31 | クロツク整形回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11904284U JPS6135440U (ja) | 1984-07-31 | 1984-07-31 | クロツク整形回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6135440U true JPS6135440U (ja) | 1986-03-04 |
Family
ID=30677922
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP11904284U Pending JPS6135440U (ja) | 1984-07-31 | 1984-07-31 | クロツク整形回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6135440U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2023096334A (ja) * | 2021-12-27 | 2023-07-07 | セイコーエプソン株式会社 | 回路装置、発振器及び製造方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS55145414A (en) * | 1979-04-27 | 1980-11-13 | Rca Corp | Signal processing system |
| JPS56156053A (en) * | 1980-05-02 | 1981-12-02 | Fujitsu Ten Ltd | Waveform shaping circuit |
-
1984
- 1984-07-31 JP JP11904284U patent/JPS6135440U/ja active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS55145414A (en) * | 1979-04-27 | 1980-11-13 | Rca Corp | Signal processing system |
| JPS56156053A (en) * | 1980-05-02 | 1981-12-02 | Fujitsu Ten Ltd | Waveform shaping circuit |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2023096334A (ja) * | 2021-12-27 | 2023-07-07 | セイコーエプソン株式会社 | 回路装置、発振器及び製造方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6135440U (ja) | クロツク整形回路 | |
| JPS59144931U (ja) | ラツチドコンパレ−タ | |
| JPS60127033U (ja) | 論理回路の出力回路 | |
| JPS58186608U (ja) | 発振回路 | |
| JPS5816564U (ja) | ヒステリシス回路 | |
| JPS5882039U (ja) | 位相比較回路 | |
| JPS59192741U (ja) | Cmi符号クロツク抽出回路 | |
| JPS6085443U (ja) | コ−デツク回路 | |
| JPS6138571U (ja) | 信号の極性弁別回路 | |
| JPS6142623U (ja) | リセツト回路 | |
| JPS5886571U (ja) | 方向判別回路 | |
| JPS59174741U (ja) | デイジタル集積回路 | |
| JPS587217U (ja) | マスタ−クロツク発生回路 | |
| JPS60129724U (ja) | デイジタル電圧入力回路 | |
| JPS59118036U (ja) | デ−タ入力回路 | |
| JPS58161334U (ja) | 単安定マルチバイブレ−タ | |
| JPS6082845U (ja) | デイジタル温度補償水晶発振器のノイズ低減回路 | |
| JPS6059632U (ja) | 位相比較器 | |
| JPS5834458U (ja) | ウインドパルス形成回路 | |
| JPS5988923U (ja) | 差動アンプ | |
| JPS5830331U (ja) | 発振回路 | |
| JPS5847945U (ja) | 要求信号処理回路 | |
| JPS58538U (ja) | デ−タ速度変換回路 | |
| JPS58144929U (ja) | Pllシンセサイザチユ−ナ | |
| JPS5893046U (ja) | 半導体論理回路 |