JPS61502090A - 分散形パケット交換装置 - Google Patents

分散形パケット交換装置

Info

Publication number
JPS61502090A
JPS61502090A JP60501824A JP50182485A JPS61502090A JP S61502090 A JPS61502090 A JP S61502090A JP 60501824 A JP60501824 A JP 60501824A JP 50182485 A JP50182485 A JP 50182485A JP S61502090 A JPS61502090 A JP S61502090A
Authority
JP
Japan
Prior art keywords
packet
control
switching
channel
time division
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60501824A
Other languages
English (en)
Other versions
JPH0652906B2 (ja
Inventor
ベツクナー,マーク ウイリアム
デイヴイス,ジエームス アルヴイン
ガウスマン,エリツク ジヨン
ロイド ヒラー,トーマス
オルソン,フイリツプ ダナ
ヴアン ダイン,ギルバート オーガスト
Original Assignee
アメリカン テレフオン アンド テレグラフ カムパニ−
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アメリカン テレフオン アンド テレグラフ カムパニ− filed Critical アメリカン テレフオン アンド テレグラフ カムパニ−
Publication of JPS61502090A publication Critical patent/JPS61502090A/ja
Publication of JPH0652906B2 publication Critical patent/JPH0652906B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 分散形パケット交換装置 本発明は各々が複数のユーザ端末に接続された複数の交換モジュールを含む交換 方式に関する。各々はユーザ端末の間で回線交換された通信チャネルを提供する ためにアクセス線を通して関連した複数のユーザ端末に接続できるタイムスロッ ト入替装置と;モジュール間の回線交換通信のための交換モジュールのタイムス ロット入替装置の相互接続のための時分割多重スイッチを含んでいる。
實J1え避 パーソナルコンピュータ、その他のデータ処理設備が家庭でも、オフィスでも広 汎に使用されるようになったため、広汎に音声とデータの伝送・交換の機能を提 供する必要が生じてきた。これによって、音声とデータのサービスが同一の伝送 および交換設備を通して提供されるような、ネットワークユーザの間のエンド・ エンドのディジタル接続性を提供する交換通信ネットワークである統合サービス ディジタル!1(ISDN)の概念が開発されて来た。
音声とデータのトラヒックが異なる特性を持っているために、□音声は比較的長 時間にわたって一方向性であり、雑音に強いが、遅延の変動に弱く、データはバ ースト性で誤りに弱いが中程度の遅延、遅延の変動には強いが、−二つの基本的 に異なる交換技術が伝統的に適用されて来ている0回線交換では、ユーザの間の 交換接続は呼の期間の関与用されるようになっており、これが現代の交換された 音声通信ネットワークの基本となっている。
これに対してパケット交換では多数の呼からのデータパケットが単一の高速の線 を共用し、パケットに含まれる論理チャネル番号に従って高速回線が交換される が、種〜の公衆データネツトワ−りに実現されて来た。
音声とデータの要求を共に持つ顧客を取扱うために最も一般に使用される方法は 、二つのタイプのトラヒックに対して別々のネットワークと別々のアクセスライ ンを使用する方法である。音声アクセス回線も、データアクセス回線も、典型的 にはわずかの時間しか使用されないから、この方法で生ずる装置の重複は無駄で あり、設備を共用できる場合に比べて金がかかることになる。ある種の利用可能 な装置では音声とデータの両方を同一のアクセス線に多重化している。しかしア クセス線が多重化されたとしても、極めて異なるフォーマットで伝送される音声 とデータの各々は、各々その適切な宛先に交換されなければならない。このよう な交換を行なうためのひとつの方法は、完全に別々のパケット交換機と回線交換 機を用いることである。しかしこの方法もまた不必要な重複である。ライン回路 から内側では、2つの情報タイプは2つの別々の装置によって取扱れる。この方 法を使用する主な理由は、これらの二つの極めて異なるタイプ(およびフォーマ ット)を持つトラヒックを能率よく統合された形で取扱うことが困難であるとい うことである。
この問題に対する他のアプローチは交換システムの中に集中化されたパケット交 換エンティティを設置して、システムユーザからのすべてのバケットトラヒック を集中化した装置に転送することである。しかしそうでなければ音声トラヒック に利用できるような回線交換資源をバケットトラヒックを運ぶために使用すれば 、交換システムの音声呼の容量はバケットトラヒックのレベルに応じた量だけ減 少することになる。さらに、パケット交換サービスを要求するシステムユーザの 数の増加が生ずる可能性が高いことを考えれば、回線交換システムのアーキテク チャの中にこのような集中化されたパケット交換主体を組込むことの初期コスト と複雑さは極めて大きいことになる。
当業者に認識されている問題はl5DN交換システムのユーザにパケット交換サ ービスを提供することの困難、装置の不必要な重複、パケット交換トラヒックが システムの回線交換容量に望ましくない影響を与えることおよびユーザの数が増 大するにつれてシステムのパケット交換容量が増大することの影響である。
又更旦!立 本発明に従えば、この問題は交換モジュールの各々が関連するユーザ端末の間お よび関連するユーザ端末と時分割多重スイッチの間でパケット交換通信チャネル を提供するために、時分割多重スイッチに接続できるパケット交換装置と、モジ ュール間パケット通信のために交換モジュールのパケット交換装置を相互接続す る時分割多重スイッチを含む交換システムによって解決される。
本発明に従う交換システムは各々がユーザ端末の対応するグループに関連した多 数の交換モジエールを含んでいる。交換モジュールはモジュール間接続装置例え ば時分割多重スイッチによって接続されている。交換モジュールの各々は、回線 交換装置例えば、タイムスロ7)入替装置とパケット交換装置を含んでいる。回 線交換装置はモジュール内のトラヒックのための回線交換通信チャネルと、モジ ュール間の回線交換トラヒックのためのモジュール間通信装置に対する同様のチ ャネルを提供する。同様に、パケット交換装置はモジュール内のパケット交換ト ラヒックのためのパケット交換通信チャネルと、モジュール間のパケット交換ト ラヒックのための同様のチャネルを提供する。
本発明の一実施例に従えば、交換モジュールの各々はさらに、パケット交換装置 をタイムスロット入替装置に結合する両方向のデータバスを含む。タイムスロッ ト入替装置はモジュール間のパケットトラヒックを運ぶのに使用する両方向デー タバスと時分割多重スイッチの間の予め定められた通信チャネルを提供する。
一実施例においては、パケット交換装置の各々は多数のパケット交換ノードおよ びプロトコルハンドラを含んでいる。これは受信されたデータビットをパケット に累積し、次にパケットをその宛先に送るので、このように呼ばれる。ノードの 内の予め定められたものは時分割多重スイッチに接続することができ、ノードの あるものは交換モジュールの他のユーザ端末に接続できる。パケット交換装置は さらに交換モジュールのユーザ端末間および交換モジュールのユーザ端末と予め 定められたノードの間で、パケット交換された通信チャネルを提供するためにノ ードを相互接続するパケット相互接続を含んでいる0時分側条重スイッチは異な る交換モジュールのユーザ端末間でパケット交換通信チャネルを提供するために 交換モジュールの予め定められたノードを相互接続する。
一実施例においては、パケット交換ノードはパケット相互接続に対して要求信号 を送信する。パケット相互接続は各々がひとつのノードを規定する選択信号を発 生し、与えられたノードからの要求信号に応答し、与えられたノードを規定する 選択信号を発生し、与えられたノードに対してクリア信号を送信する。与えられ たノードはパケット相互接続からのクリア信号に応動して、それに対してパケッ トを送信する。順序付は装置はノードの各々を順次に付勢して、パケット相互接 続に対して情報を送信する。
一実施例に従えば、交換モジエールの各々の予め定められたノードは、直接接続 のメツシュトポロジーで、他の交換モジュールの各々の予め定められたものは接 続されている。第1の代替実施例においては、交換モジュールのひとつだけの予 め定められたノードがスタートボロジーで他の交換モジュールの予め定められた ノードに接続されている。
本発明の第2の代替実施例では、パケット交換ネットワークが含まれている。ユ ーザ端末に接続できるパケット交換ノードの各々はまたパケット交換ネットワー クに接続できる。さらにパケット交換ノードはタイムスロット入替装置の動作を 制御するのに使用される制御装置に接続されている。パケット相互接続は各ユー ザ端末の各々と交換モジュールの制御装置の間に信号チャネルを提供する。ユー ザ端末に接続できるノードはユーザ端末から受信された信号パケットを交換モジ ュールの制御装置に送信し、ユーザ端末から受信されたデータパケットをパケッ ト交換ネットワークに送信する。
図面の簡単な説明 本発明のより完全な理解は図面に関連して以下の説明を読むことによってより完 全に得られるものである。
第1図乃至第3図は第12図に従って配置され、本発明の原理を図示する分散形 パケット交換装置を含む統合パケット交換回線交換方式の一実施例のブロック図 ; 第4図は第1図乃至第3図のシステムに含まれたディジタルライン装置の詳細な ブロック図; 第5図乃至第11図は第13図に従って配置され、第1図乃至第3図のシステム に含まれるパケット交換装置とプロセッサインターフェースのより詳細なブロッ ク図;第14図は回線交換呼を設定し、次にこれを切断するための第1図乃至第 3図のユーザ端末と交換システムの間の制御メツセージの流れを図示する時間シ ーケンス回;第15図および第16図は第1図乃至第3図のシステムでモジュー ル内のパケット交換呼を設定して、解除するのに関連した通信シーケンスの機能 図; 第17図はモジュール内のパケット交換呼の例に関連した2つのプロトコルハン ドラのルーティング表の内容;第18図はモジュール間のパケット交換呼の例に 関連した4つのプロトコルハンドラのルーティング表の内容;第19図はモジュ ール間のバケットトラヒックのための第1図乃至第3図のシステムの4つの交換 モジュールを相互接続するのに使用される直接接続メンシュトポロジーの図;第 20図は本発明の第1の代替実施例におけるモジュール間バケットトラヒックの ための4つの交換モジュールを相互接続するスタートボロジーの図; 第21図は本発明の第2の代替実施例で必要とされる第1図乃至第3図のシステ ムに加えられる変更のみを示す図;第22図はパケット交換機能を提供するため に第1図乃至第3図に示すように4個の追加の交換モジュールを統合する前の時 分割回線交換機のブロック図; 第23図は第22図のシステムに利用されるタイムスロット入替装置を関連する 制御装置の詳細図; 第24図は第22図のシステムの時分割多重スイッチと通信するために使用され る各タイムスロット入替装置の中に含まれたインターフェース装置の図; 第25図は第22図のタイムスロット入替装置との通信に利用される時分割多重 スイッチのインターフェース装置の図;第26図は第22図のシステムで用いら れるデータワードの形式; 第27図は第22図のシステムでの呼設定のために必要となる通信シーケンスの 機能図; 第28図は第22図のシステムのEビット制御シーケンスの図;第29図は第2 2図のシステムに用いられるEビットチェフク回路の図である。
一般的説明 第1図乃至第3図は第12図に従って配列され、本発明の原理を図示した時分割 交換機の一実施例のブロック図を示す。システムは27個の交換モジュール、例 えば、50】、527と、複数の通常の加入者セット、例えば23乃至26の間 で回線交換された通信チャネルを提供する時分割交換機10を含んでいる。各交 換モジュールはタイムスロット入替装置による回線交換チャネルの設定を含む交 換モジュールの動作を制御する制御装置を含んでいる0例えば、交換モジュール 501はタイムスロット入替装置11の動作を制御する制御装置17を含み、交 換ユニット527はタイムスロー/ ト入替装置12の動作を制御する制御装置 18を含む。交換モジュールの制御装置例えば、17.1日と時分割多重スイッ チ10の動作を制御するのに用いられる中央側wE30は後に詳述する方法で時 分割多重スイッチ10の予め定められた制御チャネルと制御分配装置31を使用 したプロセッサ間通信メカニズムを経由して相互に通信する。例えば制御装置エ フがまず加入者セット23のオフフック条件を検出し、続いて交換モジュール5 01によって取扱われる他の加入者セットのひとつを指定する数字のシーケンス のダイヤルを検出したとすれば、制御装置17と中央制御30は制御メツセージ をやりとりし、中央制御。
17はそのあとで、セット23と24の間の音声呼の間加入者七ット23と 2 4の間で双方向の回線交換通信チャネルの設定を実行する。さらに、加入者セッ ト23が交換モジュ・−ル527によって取扱われる加入者セント、例えば26 を呼べば、制御装置17と18および中央制御30は呼を設定するために制御メ ツセージをやりとりする。中央制御30はタイムスロット入替ユニット11と1 2の間で利用できる時分割多重スイッチ10のチャネルを規定する命令を経路4 9を通して制御メモリー29に書き込む。制御装置17は加入者セット23と利 用できる時分割多重スイッチ10のチャネルの間の回線交換通信チャネルをタイ ムスロット入替装置を通して設定する。同様に、制御装置18は加入者セット2 6と利用できる時分割多重スイッチ10のチャネルの間の回線交換通信チャネル をタイムスロット入替装置によって設定する。交換システムは時−空一時タイブ であり、タイムスロット入替装置11は第1段の時間段であり、さらに空間段の 時分割多重スイッチ10とを含み、さらに第2段の時間段であるタイムス、ロフ ト入替装置12を通して、加入者セント23からの呼は加入者セット26に伝え られる。
本発明のこの実施例に従えば、4個の交換モジュール1000.2000.30 00および4000がシステムに含まれており、例えば、顧客端末、販売用デー タベース、電話交換台の端末あるいはパケットアクセスポートのような複数のユ ーザ端末、例えば、1001.1002.4001および4002に対して回線 交換およびパケット交換のサービスを提供する。第2図および第3図には交換モ ジニール1000および4000だけが詳細に図示されている。各ユーザ端末、 例えば、1001はその関連する交換モジュール、例えば、1000との間で、 Bチャネルと呼ばれる2本の64キロビ、ト/秒のチャネルとDチャネルと呼ば れる1本の16キロビツト/秒のチャネルで情報を送信し、受信する。
本実施例においては1,1本のBチャネルは8000 8ビットチャネル/秒の 速度でディジタル化された音声サンプルを使用するのに用いられ、他方のBチャ ネルは64キロビット/秒の同一の速度でデータを伝送するのに用いられる。( しかし、各Bチャネルを音声あるいはデータトラヒックの一方で使用することも できる。)各Bチャネルはシステムによって別個に回線交換されて、他の端末、 例えば1002.4001.4002あるいは加入者セット、例えば、23乃至 26に接続される。、Dチャネルはユーザ端末とシステムの間でメツセージ信号 の伝達を行なう信号パケットを運ぶためと、ユーザ端末の間でデータパケットを 運ぶための両方の目的で使用される。Dチャネルは他のユーザ端末あるいは交換 モジュール1000の中で回線交換呼およびパケット交換呼の両方の設定を制御 する制御装置1017のいずれかに対して、システムによってパケット交換され る。ユーザ端末と制御装置1017の間でのメツセージ信号は関数形あるいは刺 激形である。
関数形ではその発生と分析にある程度の知能的処理が必要であるが、刺激形はユ ーザ端末における単一の事象、例えば、キーの押下の結果として発生されるが、 あるいはユーザ端末によって実行されるべき交換システムからの基本命令を含ん でいる。
本実施例においては、情報はユーザ端末、例えば、1001と交換モジュール1 000の間で、伝送の各方向ごとに1対の線を用いた4線式ユーザアクセス線1 003を経由して伝送される。
ユーザ線1003は192キロビット/秒の周波数で直列のビットの流れを伝送 し、この内、上述した2つの64キロピント/秒のBチャネルと、ひとつの16 キロビツト/秒のDチャネルに144キロビット/秒が使われ、残りの43キロ ビット/秒はフレーミング、直流平衡、制御および保守を含む多数の機能に使用 される。ユーザインターフェース1003は電信電話国際諮問委員会(CCIT T)でTインターフェースと呼ばれるものである。
本システムでTインターフェースを使用するのは一例にすぎない。
本発明・は同様に他のアクセス法を使用したシステムにも応用できる。
交換モジュール1000においては、ユーザ回線、例えば1003と1004は 2つのディジタルライン装置1101と1102によって終端されている。情報 は複数の32チヤネルの双方向性時分割データバス1201を経由してディジタ ルライン装置1101と1102の各々とタイムスロット入替袋! tottの 間で伝送される。さらに、情報は複数の32チヤネルの双方向データバス120 2を経由してディジタルライン装置1101および1102とパケット交換装置 1400の間で授受される。データバス1201は主にタイムスロット入替ユニ ット1011によって交換モジュール1000が取扱うユーザ端末あるいは時分 割多重スイッチ10のいずれかに対して回線交換されるBチャネル情報を伝送す るのに用いられる。しかし、データバス1201はまたDチャネル情報を伝送す るのにも使用され、これはさらにシステムの初期化のときに予め定められるタイ ムスロット入替装置1011のチャネルを経由してさらに32チヤネルの双方向 データバス1205を通してパケット交換装置1400に伝送される。データバ ス1201上の各チャネルすなわちタイムスロットはひとつのユーザ端末からの 8個のBチャネルビットあるいは4個の異なるユーザ端末からの2個のDチャネ ルビットを含む。データバス1202はDチャネルの情報だけを伝送するのに使 用される。データバス1202および1205上の各チャネルあるいはタイムス ロットは異なるユーザ端末の各々からの2ビツトのDチャネルビットを含む。
本実施例においては、パケット交換装置1400は96個のプロトコルハンドラ 1700−0乃至1700〜95とプロトコルハンドラ1700−0乃至170 0−95とプロセッサインターフェース1300を相互接続するパケット相互接 続1800とを含んでいる。各ユーザ端末、例えば、1001はプロトコルハン ドラ1700−0乃至1700−95のひとつ、特に関連するプロトコルハンド ラに含まれた32個のハイレベルデータリンク制alt (HDLC)回路のひ とつ1406−0 (第8図)に接続されている。本実施例においては、通信リ ンクはプロトコルハンドラのHDLC回路とユーザ端末のHDLC回路(図示せ ず)の間で、システムの初期化時に設定される。これらのリンクは周知のHDL Cプロトコルに従ってHDLCフレーム内のパケットを伝送するのに使用される 。与えられたプロトコルハンドラとデータバス1202と1205上に関連する Dチャネルの接続は6個のファンアウト装置のひとつ、例えば1600−0 ( 第7図)によって行なわれる。
ユーザ端末と関連するプロトコルハンドラの間のDチャネルの通信リンク上を伝 送されるパケットは可変長である。各ユーザ端末、例えば、1001はひとつあ るいはそれ以上の論理チャネルでパケットを送信および受信する。この例に従え ば、論理チャネルLCNIはユーザ端末1001との間で回線交換およびパケッ ト交換呼の両方を設定する信号パケットを伝送するのに使用され、論理チャネル LCN2はユーザ端末1001との間でパケット交換呼の間にデータパケットを 伝送するのに使用される。各パケットの論理チャネル番号はパケットのヘッダの 一部によって規定される。ユーザ端末からのプロトコルハンドラ(ユーザパケッ ト交換ノード)によって受信される各パケットはそのプロトコルハンドラのラン ダムアクセスメモリー(RAM) 、例えば、RAM1470 (第3図)に記 憶される。もし受信されたパケットが信号パケットであれば、すなわち、それが LCNIで受信されれば、これはパケット相互接Vt1800によってプロセッ サインターフェース1300に送られる。もし受信されたパケットがデータパケ ットであれば、すなわち、それが論理チャネルLCNで受信されるならば、もし パケット交換呼が設定されていれば、これはパケット相互接続1800を経由し て宛先ユーザ端末に関連したプロトコルハンドラに送られ、そこから次に送信さ れる。(もしパケット交換呼が同一のプロトコルハンドラに関連した2つのユー ザ端末の間で設定されるならば、データパケットをパケット相互接続1800を 経由して伝送する必要はない、その代り、プロトコルハンドラは単にデータパケ ットを適切なチャネルで宛先のユーザ端末に送る。
ザ端末から完全なパケットを受信し、パケットの宛先、すなわち他のプロトコル ハンドラのひとつかあるいはプロセッサインターフェース1300を判定すれば 、これはパケット相互接Vt1800への導体バス1701−0のひとつの導体 で、ここでは要求信号と呼ばれる論理0の送信要求信号(RTS)を′送信する 。同様に、プロセッサインターフェース1300がプロトコルハンドラのひとつ に対して送信する準備ができたパケットを持っていれば、これは論理0のRTS @号を6導体バス1301の1本の導体に送出する。パケット相互接[1800 はプロトコルハンドラとプロセッサインターフェース1300の各々を付勢して 予め定められた順序で送信を行なう。プロセンサインターフェース1300は交 換モジエール]000によって取扱われるユーザ端末のすべてに対して信号パケ ットを送るから、パケット相互接続1800によって実行されるシーケンスによ って、プロセッサインターフェース1300は個々のプロトコルハンドラの各々 の付勢ごとに16個付勢される。パケット相互接ml 800のシーケンスがプ ロトコルハンドラ1700−0に達したとき、パケット相互接続1800はバス 1701−0上のRTS信号に応動して、プロトコルハンドラ1700−0に対 してバス1701−0上の第2の導体を通して、ここではクリア信号と呼ばれる 論理0のクリア信号クリアツーセンド(CTS)信号を送る。プロトコルハンド ラ1700−0はCTS信号に応動して、それに記憶されたパケットを高速、例 えば、10メ力ピント/秒で、パケット相互接続1800を通してその宛先に送 る。プロトコルハンドラとプロセッサインターフェース1300のすべてはパケ ットを受信することができるが、本実施例においては、パケットヘッダによって 規定された宛先だけが、次に伝送するためにパケットを記憶する。
プロトコルハンドラ1700−0によって完全なパケットが送信されたあとでは じめて、パケット相互接続1aooのシーケンスが再開される。宛先のプロトコ ルハンドラあるいはプロセッサインターフェース1300によってパケットが受 信されたことは、プロトコルハンドラに対して確認パケットを返送することによ って確認される。
パケット交換のために設けられた他の3つの交換モジュールは本質的に交換モジ ュール1000と同様である。交換モジュール4000においては構成要素には 交換モジュール1000の対応する構成要素より正確に3000だけ大きい番号 が付けである。
交換モジュール1000の中のプロトコルハンドラ1700−0乃至1700− 95とプロセッサインターフェース1300および交換モジュール4000の中 のそれに対応する構成要素は、受信されたデータビットをパケットにまとめ、次 にその宛先に向けてパケットを送出するので、ここではパケット交換ノードと呼 ばれる。この実施例では、プロトコルハンドラ1700−Oと1702乃至17 00−95はユーザ端末からDチャネルに接続され、ユーザパケット交換ノード と呼ばれる。プロセッサインターフェース1300は制御装置1o17との間で 制御情報を運ぶように接続されているので、プロセッサインターフェース130 0は制御パケット交換ノードと呼ばれる。各交換モジュール中のひとつのプロト コルハンドラ、例えば交換モジュール1oooのプロトコルハンドラ1700− 1と交換モジュール4000のプロトコルハンドラ4700−1はモジュール間 パケット呼のデータパケットを交換するために用いられ、中間パケット交換ノー ドと呼ばれる。
本実施例においては、データバスの4チヤネルはシステム初期化時にタイムスロ ット入替装置によって、時分割多重スイッチ10の入出力ボート対P55の4つ のチャネル、例えばチャネル109乃至112に接続される。同様にデータバス 42o5上の4チヤネル(第3図)はタイムスロット入替袋!4011によって 入出力ボート対P61のチャネル109乃至112に接続される。制御メモリー 29は時分割多重スイッチ1oのサイクルのチャネル109乃至112の間に入 出力ボート対P55とP61の間で双方向通信路が設定されるべきことを指定す る。これらの予め定められた接続を使用することによって、プロトコルハンドラ 1700−1および4700−1は4つのチャネルすべてを使って256キロビ ノト/秒の速度で一時に1パケツトを送信したり、あるいは64キロビフト/秒 の速度で各々がチャネルの内の一つを使い一時に4パケツトまでを送信したり、 あるいは種々の他の組合わせを用いることができる。(毎秒n×64キロビツト の速度でパ・ケノトを送信するために多数のチャネルが使用されるときには、n X64キロビフト/秒のビットの流れがプロトコルハンドラ1700−]によっ て送信されたのと同一の順序でプロトコルハンドラ4700−により受信される ようにタイムスロット入替装置1011および4011を通して接続を行なわな ければならない、)ユーザ端末1001がプロトコルハンドラ1700−0に接 続されており、ユーザ端末4001がプロトコルハンドラ4700−0に接続さ れていると仮定しよう。パケット交換呼がユーザ端末1001と4001の間に 一度設定されると、データパケットはまずユーザ端末1001からプロトコルハ ンドラ1700−0に対して16キロビツト/秒の速度で伝送され、記憶される 。パケット相互接Vt1800によって付勢されたとき、プロトコルハンドラ1 700−0は次にデータパケットを10メガビット/秒の速度でプロトコルハン ドラ1700−1に送る。
プロトコルハンドラ1700−1はデータパケットをバス1205の予め定めら れたチャネル、タイムスロット入替装置1011時分側条重スイッチ10、タイ ムスロット入替装置4011およびバス4205を通して、例えば256キロビ ツト/秒の速度でプロトコルハンドラ4700−1に送る。パケット相互接m  4800によって付勢されたとき、次にプロトコルハンドラ4700−1はデー タパケットを10メガビット/秒の速度でプロトコルハン、 ドラ4700−0 に送る。最後にプロトコルハンドラ4700−0はデータパケットを16キロビ フト/秒の速度でユーザ端末4001に送る。もちろん、プロトコルハンドラ1 700−0゜1700−1.4700−1および470(1−0の各々のルーテ ィング表には適切な内容を、このようなパケット交換呼設定のプロセスの一部と して入れなければならない。制御装置10]7.4017および中央制御30の 間の制御通信の必要なやりとりを含むプロセスについては以下に詳述する。
詳細な説吸 第22図は時分割回線交換システムのブロック図である。第1図乃至第3図の統 合パケット交換、回線交換システムは、第22図のシステムに4つの追加の交換 モジュール]、 OOO12000゜3000および4000が追加されたもの である。以下の説明は二つの部分から成っている。まず第22図のシステムにつ いて説明する。その説明を基本として次に第1図乃至第3図の本発明の詳細な説 明される。
第22図のシステム 第22図の時分割交換システムは加入者セット23乃至26のような加入者セッ トを相互接続するのに使用され、64の入力ボートと64の出力ポートを持つ時 分割空間分割スイッチを含む。
また27個のタイムスロット入替装置を含み、その中で代表的なタイムスロット 入替装置11および12を特に示している。各々のタイムスロット入替装置11 .12は双方向のタイムスロット入替を含んでいる。さらに各々のタイムスロッ ト入替装置11.12は時分割多重スイッチ10の2つの入力ポートと2つの出 力ポートに接続されている。第22図のシステムにおいては、タイムスロット入 替装置11は時分割多重線13および14を通して時分割多重スイッチの2つの 入力ポートに接続され、時分割多重線15および16を通して2つの出力ポート に接続されている。
以下の説明においては、時分割多重スイッチ10の入力および出力ポートは入出 力ボート対と呼ばれている。与えられた入出力ボート対の入力ポートへのデータ ワード源はまたその対の出力ポートからのデータワードの宛先にもなるためにこ のような用語が用いられるのである。第22図に図示されるように入出力ボート 対P1は時分割多重線13および15に関連している。各々の時分割多重線13 乃至16は、各々が256個の時分的に分離したチャネルを含む125マイクロ 秒のフレームでディジタル情報を伝送する。従って、各タイムスロット入替装置 は、各125マイクロ秒のフレームの間に、512チヤネルまでのディジタル情 報を送信・受信する。
各タイムスロット入替装置は制御装置に一義的に対応しており、その内制御装置 17はタイムスロット入替装置11に関連しており、制御装置18はタイムスロ ット入替装置12に関連している。
さらに、各々のタイムスロット入替装置は複数のライン装置に接続されており、 その内ライン装置19乃至22が第22図で個々の時分割多重線を通して接続さ れているのが図示されている。ライン装置19と20はタイムスロット入替装置 11に接続されており、ライン装W21と22はタイムスロット入替装置12に 接続されている。ライン装置の各々は多数の加入者セントに接続されており、そ の内加入者セット23乃至26が図示されている。
各タイムスロット入替装置に接続されるライン装置の正確な数および各ライン装 置に接続される加入者セットの正確な数は取扱われる加入者の数とこれらの加入 者の発呼率によって決まることになる。各々のライン装置は複数の加入者セット 例えば23乃至26からの周知のタイプのアナログループを終端し、アナログ音 声信号を含む呼情報をディジタルデータワードに変換し、これはそれに関連する タイムスロット入替装置に転送される。さらに各ライン装置は加入者セットから のサービス要求を検出し、これらの加入者セットに対しである種の信号情報を発 生する。それからの音声のサンプルがとられて符号化される特定の加入者セント およびライン装置とそれに接続されたタイムスロット入替装置の間で結果として 得られたコードを伝送するのに用いられる特定の時分割チャネルは、関連するタ イムスロット入替ユニットの制御装置によって決定される。
加入者セット、ライン装置およびタイムスロット入替装置の関係は、相互接続さ れたこのようなグループごとに同一である。従って、以下の説明は直接には加入 者セント23、ライン装置19およびタイムスロット入替装置11に関するもの であるが、これはこのような装置の他のグループのすべてについての関係を示し ているものである。ライン装置19はサービス要求を検出するために、各々の加 入者セントに接続されたラインを走査する。もしこのような要求が検出されれば 、ライン装置19は制御装置17に対して要求を示すメツセージを送り、要求を 生じた加入者セットの番号を知らせる。このメツセージは通信路27を通して制 御値217に対して伝送される。制御装置17はサービス要求にもとづいて必要 な翻訳を行ない、要求した加入者セットと、利用できる装置を識別し、通信路2 7を通して、加入者セット23からタイムスロット入替装置11に対して情報を 伝送するのに、ライン装置19とタイムスロット入替装置11の間で複数のチャ ネルの内のどれを使用するかを規定するメソセージを送信する。このメジセージ に従って、ライン装置19は加入者セット23からのアナログ情報をディジタル データワードに符号化し、結果として得られたデータワードを割当てられたチャ ネルで伝送する。ライン装置19は割当てられたチャネルで加入者セット23に 接続された加入者ループの直流状態、すなわち開路、閉路を送信する。
ライン装置19とタイムスロット入替装置11の間で時分割チャネルが与えられ た加入者セットに割当てられた後で、制御装置17は割当てられたチャネルで伝 送される情報をサンプリングすることによって加入者セットからの信号情報を検 出する。このようなサンプリングの動作は通信路28を経由して実行される。制 御装置17は加入者のチャネルからの信号情報と、他の制御装置例えば18と中 央制御装置30からの信号情報に応動してタイムスロット入替装置11のタイム スロット入替機能を制御する。前述したように、タイムスロット入替装置と時分 割多重スイッチ10の間の時分割多重線は125マイクロ秒のフレームの間に2 56チヤネルを有している。これらのチャネルにはその生起順序に従って、1か ら256までの数字の番号が割当てられている。
与えられたチャネルが125マイクロ秒ごとに利用できるように、チャネルの番 号は繰返す、タイムスロット入替機能はライン装置から受信されたデータワード を取り込み、制御装置17と18の制御によって、データワードをタイムスロッ ト入替装置と時分割多重スイッチ10の間の時分割多重線のチャネルに与える。
時分割多重スイッチ10はタイムスロットの繰返しフレームで動作し、各々の1 25マイクロ秒のフレームは256タイムスロツトから成っている。各タイムス ロットの間で、時分割多重スイッチlOはその64個の入力ポートの任意のもの で受信されたデータワードを制御メモリー29に記憶されたタイムスロット制御 情報に従って、その64個の出力ポートの任意のものに接続する。
時分割多重スイッチlOを通しての接続の構成パターンは、それ自身256タイ ムスロツトごとに繰返し、各タイムスロットには1〜256のシーケンスで数字 の番号が付けである。従って、第1タイムスロツトTSIの間で、時分割多重線 13上のチャネル(1)の情報は時分割多重スイッチlOによって出力ポートP 64にスイッチされ、一方次のタイムスロットTS2の間で、時分割多重&%1 3の次のチャネル(2)の情報は出力ポートP55にスイッチされる。タイムス ロット制御情報は種々の制御装置、例えば、17と18から得られた制御メツセ ージから制御情報を発生する中央側′a30によって制御メモリーに記入される 。
中央制御30と制御装置17および18はタイムスロット入替装置と時分割多重 スイッチ100間の時分割多重線、例えば、13乃至16の制御チャネルと呼ば れる選択されたチャネルを使用して制御メツセージをやりとりする。各制御メツ セージは複数の制御ワードを含み、各制御チャネルは256の時分割チャネルの フレーム当り、ひとつの制御ワードを伝送することができる。
与えられた入出力ボート対に関連した2つの時分割多重線では、同一のチャネル が制御チャネルとして予め定められている。さらに、与えられたチャネルは1対 の時分割多重線のためだけの制御チャネルとして使用される0例えば、もしチャ ネル1が時分割多重線13およびそれに関連した時分割多重線15の制御チャネ ルとして使用されれば、これ以外の時分割多重線がチャネル1を制御チャネルと して使用することはない。制御チャネルと同一の番号を持つ各タイムスロットの 間には、時分割多重スイッチ10はその制御チャネルを占有するデータワードを 出力ポートP64に接続し、また入力ポートP64を上述した制御チャネルに関 連する出力ポートに接続する。以下の例はチャネル1が時分割多重線13および 15の制御チャネルであり、チャネル2が時分割多重線14および16の制御チ ャネルであるときの第22図のシステムの動作例である。タイムスロットTSI の間で、制御メモリー29からの情報は、他の接続と共に、時分割多重線13の チャネル1の制御ワードが出力ポートP64に接続され、入力ポートP64の制 御ワードが時分割多重線15に接続されることを規定する。同様にタイムスロッ トTS2の間では、制御メモリー29からの情報によって、時分割多重線14の チャネル2の制御ワードが出力ポートP64に接続され、入カポ−)P64のチ ャネル2の制御ワードが時分割多重線16に接続されることが規定される。
このように動作しているときには、出力ポートP64は時分割多重スイッチ10 からそれが時分割多重スイッチに送出されたのと同一の番号を持つチャネルのす べての制御情報を受信する。さらに、各制御チャネルはその関連する制御チャネ ルと同一の番号を持つタイムスロットの間に、入力ポートP64から制御ワード を受信するように接続されている。出力ポートP64にスイッチされた制御ワー ドは制御分配装置31に送信され、これは一時的にこれを制御チャネルに関連し た位置に記憶する。制御チャネルと制御分配装置31の記憶位置の関連によって 、記憶された情報の情報源が識別される。
タイムスロット入替装置からの各制御メツセージは、スタートキャラクタ、宛先 部、信号情報部および終了キャラクタを含む。
宛先部は制御メツセージの期待される宛先を一義的に識別する。
制御分配装置31は各制御メツセージの宛先部を解釈して、制御メツセージの適 切な宛先を決定し、メツセージをその宛先の装置に関連した制御チャネルと同一 の番号を持つチャネルで、時分割多重スイッチ10の入力ボートP64に対して 再送する。
上述したように動作しているとき、タイムスロット入替装置11はタイムスロッ ト入替装W12を識別する宛先部を持つ制御メツセージを形成するよう、その繰 返し制御チャネルの間に、制御ワードを送信することによって、タイムスロット 入替ユニット12に対して制御メツセージを送出する。制御分配装置31は制御 ワードを累積し、宛先部を解釈し、タイムスロット入替装置12に関連した制御 チャネルと同一の番号を持ったチャネルの間に、入力ポートP64に対してメツ セージを再送する。制御メツセージの宛先部で、中央側m30を指定することに よって、制御メツセージは中央制御30に対して送信することができる。これが 生じたときには、制御分配装置31はメツセージを時分割多重スイッチ10に戻 すのではなく、通信リンク32を経由して、中央制御30に対してメツセージを 送る。同様に、特定のタイムスロット入替装置を指定した宛先部を持つ制御メツ セージを制御分配装置31に送信することによって、メツセージは中央制御30 からタイムスロット入替装置のひとつに送られる。この伝送もまた通信リンク3 2を用いて実現される。
制御装置、例えば、17および18の各々は関連する制御装置の制御のためのプ ログラムと、制御装置、それに関連するタイムスロット入替装置およびそれに関 連する加入者の主要な機能に関連するデータを記憶するメモリー57 (第23 図)を含んでいる。
メモリー57はサービスクラス、利得と減衰の加入者ごとの限界、市外制限情報 および通常の呼取扱い手順、例えば、着信者保留や共同保留のような情報を記憶 する。与えられメモリー57中容の多くは任意の他の制御装置あるいは中央制御 に関連した記憶位置には記憶されない。しかしながら、これは保守の目的でバル ク記憶(図示せず)に記憶するようにしてもよい。メモリー57中の情報、例え ば、着信加入者保留あるいは共同保留情報は主として他の制御装置によって実行 される機能に関連している。この情報は情報の重複を防止し、このような情報の 集中記憶の不能率を防止するために、加入者に関連して記憶されている。制御分 配装置31を通して伝送される制御チャネルを利用した先に述べた装置は、この 呼に関連した情報を他の制′4′fE装置と中央制御30に送るために利用され る。
先に述べたように、制御装W17はライン装置の各々によって実行される動作の 大部分を制御する。制御装置17の主たる処理主体はメモリー57に記憶された 命令に応動して動作するプロセッサ66(第23図)である。制御装置17はバ ス59を経由してプロセッサ66から命令を受信する制御インターフェース回路 5Gを存し、その命令に応動して通信路27を経由して、ライン装置、例えば、 】9および20と通信する。制御装置17はまた信号プロセッサ65とディジタ ルサービス装置67を含んでいる。
信号プロセッサ65はタイムスロット入替装置11によって受信された各データ ワードの信号部(第26図のビットA乃至G)を受信して分析することによって 、プロセッサ66の実時間負荷要求を軽減する。ディジタルサービス装置67は タイムスロット入替装置11によって受信された各データワードのデータ部(第 26図)を受信してPCM信号に変換された加入者からのトーン信号を受信する 。ディジタルサービス装置67はまたゲート51を通して、ゲート52を通して 時分割多重スイッチに対してPCMの形式でトーン信号を送信するのに用いられ る。制御インターフェース回路56、信号プロセッサ65およびディジタルサー ビス装置67それにライン装置19の動作は当業者には周知である。
第22図のシステムにおいて、ライン装置の内部で使用されるクロック信号はイ ンターフェース装置69(第23図)の中のクロック回復回路84(第24図) によって、制御インターフェース56および通信路27を経由して送信される。
ライン装置の各々は、各々が16ビツトの64デイジタルチヤネルの繰返しのフ レームを送信する。この情報はタイムスロット入替装置11の中のマルチプレッ クス装置60(第23図)に送られる。マルチプレックス回路60は8個のライ ン装置からの出力信号を受信し、これはフォーマット変換されて、125マイク ロ秒のフレームごとに512チヤネルを持つ出力時分割多重線62に送出される 。同様に、デマルチプレックス回路61は時分割多重線63上の各16ビツトの 512チヤネルを受信し、このチャネルは予め定められた配置でライン装W19 のような8個のライン装置に分配される。さらに、マルチプレックス装置60は 情報の入来チャネルを直列から並列に変換し、デマルチプレクサ61はそれが受 信する情報を並列から直列に変換する。時分割多重線62上の与えられたチャネ ルを伝送された情報は、与えられたチャネルに一義的に関連した受信タイムスロ ット入替50の記憶位置に記憶される。
与えられたデータワードが記憶される特定の記憶位置はタイムスロットカウンタ 54によって発生されるタイムスロット番号情報によって規定される。タイムス ロットカウンタ54はタイムスロット当り1タイムスロット番号の割合で、51 2個のタイムスロットの繰返しシーケンスを発生する。与えられたデータワード が発生されるタイムスロットの間に発生された特定のタイムスロット番号はその データワードを記憶すべき受信タイムスロット入替装置中の記憶位置を規定する 。データワードはまたタイムスロットにひとつの割合で受信タイムスロット入替 50から読み出される。与えられたタイムスロットの間に受信タイムスロット入 替50から読み出されるべきデータワードの記憶アドレスは、読み出し制御RA M55から得られる。制御RAM55はタイムスロットカウンタ54からのタイ ムスロット番号によって規定されたアドレスで読み出され、このようにして読み 出された量は、そのタイムスロットについての読み出しアドレスとして受信タイ ムスロット・入替50に送られる。受信タイムスロット入替50から読み出され たデータワードは時分割多重線68、ゲート8、時分割多重線68′およびイン ターフェース装置69を経由して時分割多重スイッチ10に送られる。時分割多 重スイッチ10からのデータワードはインターフェース装置69によってタイム スロット入替装置11で受信され、時分割多重線70′、ゲート9および時分割 多重wA70を通して送信タイムスロット入替53に運ばれる。タイムスロット 入替装置11に接続されたライン装置によって取扱われる加入者の間の呼につい ては、制御RAM55がゲート8および9の動作を実行し、受信タイムスロット 入替50によって時分割多重線68に送信されたデータワードがゲート8および 9を経由して、送信タイムスロット入替53に運ばれるようにする。送信タイム スロット入替53は制allRAM55からのアドレスによって規定される位置 に入来データワードを記憶する。データワードは送信タイムスロット入替50の タイムスロットカウンタ54によって規定されるアドレスから読み出される。こ のように読み出されたデータは、時分割多重線63を通して、ライン装置19に 向けて送信される。制御RAMは各々が、特定の回路、例えば、送信タイムスロ ット入替53に関連した、多数の制御メモリーとして実現できることに注意して いただきたい。制御メモリーの特定の構成はこの説明には重要ではなく、タイム スロット入替装置11の中のタイミングと回路的な要求によって変化する。
受信タイムスロット入替50、制御RAM55、タイムスロットカウンタ54お よび送信タイムスロット入替53によって実行されるタイムスロット入替動作の 一般的原理は周知であり、ここでは詳しくは述べない。
第22図のシステムの制御情報のやりとりの1次モードは、制御メツセージを信 号源タイムスロット入替装置から、時分割多重スイッチ10および制御分配装置 31を通して送り、宛先のタイムスロット入替装置に戻すようになっている。2 次通信モードもまた使用され、これでは与えられた呼に関する制御情報は信号源 タイムスロット入替装置から宛先タイムスロット入替装置に、その呼に割当てら れたタイムスロットで時分割多重スイッチを経由して送られる。呼タイムスロフ トのデータワードのEビット位置が2次通信モードに使用される。しかし、この 2次通信モードでは信号ビットの内の任意のものあるいはすべてを使用できるこ とがわかる。Eビットは通信路の連続性チェックと信号の確認の二重の目的で使 用される。制御RAM55(第23図)はその512個の記憶位置の各々にEビ ット位置を含んでいる6呼の過程でプロセッサ66はそ呼に関連した制御RAM 55の各記憶位置のEビー/ ト位置に記憶された桁を制御する。制御RAM5 5が、受信タイムスロット入替55から読み出されるべきデータワードを規定し たアドレスを送ったときに、これは受信タイムスロット入替55に記憶されたE ピントに記憶されたEビットを時分割多重線50に送信する。これによって、タ イムスロット入替装置の間のEビットチャネルを利用したメツセージの伝送がで きることになる。第23図の装置はまた時分割多重線70で受信された各データ ワードのEビットを受信するEビットアキエミュレータ43を含んでいる。これ らのEビットはEビソトアキュミエレータ48によってEビットチェック回路1 92に送信される。Eビットチェック回路192は導体195上のプロセッサ6 6からの命令に応動して、選択されたデータワードのEビー/ トに関連した出 力信号をプロセッサ66に送出する。例えば、通信路設定の間に、プロセッサ6 6はEピントチェック回路192に対して、特定のチャネルのEビット位置を調 べ、プロセッサ66に対して、予め定められた時間以内に論理“1゛が受信され たかどうかを知らせるように指示する。第28図はEビットチェック回路192 によって実行される機能の流れ図である。指定されたチャネル中で、予め定めら れた時間以内に論理“1“のEビットが見付からなければ、この事実を示す不連 続信号が導体193を通して、プロセッサ66に対して送られる。その代りに、 その時間の内で、このような論理′″1″がEビットチェック回路192によっ て見付かれば、導体194を経由して連続性信号がプロセッサ66に対して送ら れる。Eビットチェック回路192はまた各々のアクティブな呼のEビットを調 べる。アクティブな呼のEビットが論理“0”となり、この状態に予め定められ た時間の間留れば、上述した不連続性信号が関連するプロセッサ66に送られる 。不連続性信号を受信した任意のプロセッサ66はこの事実を知らせる制御メツ セージを中央制御30に送出する。
第29図はひとつの入来チャネルすなわち通信路に関連したEビットチェック回 路192の部分を示している。タイマ196は導体】95を通して来たプロセッ サ66からの命令に応動して計数を開始する。プロセッサ66から命令が受信さ れたあと、予め定められた時間が経過すると、タイマ196はANDゲーH99 の一方の入力に接続された導体197を通して論理“1”を送出する。ANDゲ ート199の出力は導体193に接続されている。
連続性信号発生器198は関連するチャネルのEビット位置を受信し、論理“1 ″のEビットに応動して、導体194に論理“l″の出力を発生する。導体19 4上の論理“1”は論理“0”のEビットが連続性信号発生器198によって見 付かるまで連続的に印加される。連続性信号発生器198からの出力信号はまた 反転されて、ANDゲート199の入力に与えられる。従って、タイマ196が その論理′I″の出力を発生したときに、連続性信号発生器198が論理“0” の出力を発生し、Eビットが受信されていないことを示していれば、これはAN Dゲート199を通して不連続性信号として導体193に与えられる。その代り に、連続性信号発生器198が論理“1”の出力を発生していれば、導体193 上の信号は強制的に“0”となり、一方導体194上には論理“1”の連続性信 号が送信される。Eビットチェック回路の機能は有利にプロセッサ66によって 実行され、これによって別個のEビットチェック回路192を不要にできること に注意されたい、呼を完了させるときのEビットチャネルの使用方法については 後に詳しく述べる。
以下には交換システム内の種々の制御実体の間の1次通信モードについて述べる 。プロセッサ66は完全なダイヤル数字を受信すると、そのダイヤルささた番号 に付いての翻訳を実行し、中央側m30c第22図)のための制御メツセージを 形成し、その呼のために時分割多重スイッチ10を通して空きタイムスロットが 設定されるようにする。この制御メツセージはプロセッサ66によって、メモリ ー57に記憶される。当業者には周知のタイプのDMA装置58はフレーム当り 、1m11mワードの割当で制御メツセージを読み、そのワードをインターフェ ース装置69の制御ワード源レジスタ80(第24図)に送信し、時分割多重線 を通して時分割多重スイフチ10に送る。同様に制御メツセージは他の制御装置 および中央制御130からインターフェース装置69の制御ワード宛先レジスタ 92 (第24図)で受信され、DMA装置58によってメモリー57に送られ 、ここでプロセッサ66によって読み取られる。インターフェース装置69は第 24図に詳細に図示されているが、マルチプレックス/デマルチブレックス回路 75と2つのリンクインターフェース78.79を含んでいる。
マルチプレックス/デマルチブレックス回路75は時分割多重線68′を通して データワードをタイムスロット入替装置50から受信し、時分割多重線70’を 通してデータワードをタイムスロット入替装置53に送信するように接続されて いる0両方の時分割多重線68′および10’は125マイクロ秒のフレーム当 り512チヤネルの速度でデータワードを運ぶようになっていることを想起して いただきたい。マルチプレックス/デマルチブレックス回路75は時分割多重! 68’で受信された情報を2本の時分割多重線76および77に分割する。すな わちイル汝番号のチャネルのデータワードを時分割多重線77に送信し、奇数番 号のチャネルのデータワードを時分割多重線76に送信する。従って、時分割多 重線76および77はフレーム当り256チヤネルの割合で情報を運ぶ。さらに 、マルチプレックス/デマルチブレックス回路75に2本の256チヤネルの時 分割多重線85および86上の情報を512チヤネルの時分割多重線70′に組 合わせる。この組合わせは時分割多重線85および86からのデータワードを交 互に任意して、時分割多重線85からのデータワードが時分割多重線70′の奇 数番号のチャネルで伝送され、一方時分割多重線86からのデータワードが、偶 数番号のチャネルで伝送されるようにすることによって実行される0時分別条重 線76および85はリンクインターフェース78に接続されており、時分割多重 vA77および86はリンクインターフェース79に接続されている。タイムス ロット入替装置11はフレーム当り512チヤネルで動作し、一方リンクインタ ーフェース78.79と時分割多重スイッチ10はフレーム当り256タイムス ロフト(チャネル)で動作することに注意し1いただきたい、さらに、タイムス ロット入替装置11との間で送受信されるデータワードのチャネルは完全に同期 している。すなわち、与えられた番号のチャネルがタイムスロット入替装置11 からリンクインターフェース78に受信されているときにはいつでも、両方のリ ンクインターフェース78と79はタイムスロット入替装置11と同一の番号を 持つチャネルを受信・送信している。スプリットしたあとで同期を保つために、 時分割多重線68′のすべての奇数番目のチャネルはマルチプレックス/デマル チブレックス回路75によって遅延されて、奇数番目のチャネルと直後の偶数番 目のチャネルが本質的に同時に時分割多重線76および77上を伝送されるよう にする。
同様に、時分割多重!86上のラインインターフェース79からの各データワー ドはマルチプレックス/デマルチブレックス回路75によって遅延されて、それ が時分割多重線70′上を、それと本質的に同時にマルチプレックス/デマルチ ブレックス回路75で受信されたデータワードの直後に送信されるようにする。
以下の説明の過程において、与えられたデータワードのタイムスロットとしては 、リンクインターフェース78および79と時分割多重スイッチ10のタイムス ロットを指すものとする。例えば、時分割多重線68′のチャネルlおよび2か らのデータワードは、共にリンクインターフェース78.79と時分割多重スイ ッチ10ではタイムスロット1に対応する。リンクインターフェース装置7日お よび79の各々は時分割多重スイッチlOの入出力ポート対に一義的に対応して いる。
リンクインターフェース7日 (第24図)は時分割多重線】5を通して時分割 多重スイッチ10から直列に伝送されて来たデータワードを受信し、この情報を 導体83に直列に再送信するような受信機82を含んでいる。クロック回復回路 84は導体83への接続によって入来ピントの流れを受信し、それから32.7 68メガヘルツのクロックを回復する。後に詳述する理由から、時分割多重線工 5で受信された情報は必ずしも時分割多重線13で送信される情報と同期してい る必要はない。時分割多重線76と85上のデータワードの間でチャネル同期を 達成するために、導体83上の入来データワー ドはランダムアクセスメモリー 回路87でバッファされる。導体83上のデータワードはランダムアクセスメモ リー87の下記込みアドレス発生器88で規定される位置に書き込まれる。書き 込みアドレス発生器88はクロック回復回路84からの2.048メガヘルツの クロック信号を受信し、それに応動して、導体83上の入来データワードと同期 して256個の書き込みアドレスの繰返しシーケンスを発生する。データワード は256個の読み出しアドレスの繰返しシーケンスを発生する読み出しアドレス 発生器89によって規定されるランダムアクセスメモリー87中の位置から読み 出されて、タイムスロット入替装置11に伝送される。読み出しアドレスはオフ セット回路90から受信された情報より誘導される。オフセット回路90は書き 込みアドレス発生器88によって発生された書き込みアドレスを受信し、これか ら実効的に予め定められた数を減算する。この減算の結果は次に読み出しアドレ ス発生器に送られる。このようにして読み出しアドレス発生器89は読み出しア ドレスを発生し、これは書き込みアドレス発生器8日によって発生されたアドレ スからほぼ1/4フレーム(64タイムスロフト)遅れたものになっている。
インターフェース装置69のリンクインターフェース78と79はマスター/ス レーブモードで動作して、チャネル同期を維持する0本実施例においては、リン クインターフェースがマスターであり、上述した方法で動作を続ける。しかし、 リンクインターフェース79の読み出しアドレス発生器は、リンクインターフェ ース78の読み出しアドレス発生器89からの読み出しアドレスによって駆動さ れる。時分割多重線15.16の長さには差があり得るから、リンクインターフ ェース79で使用される書き込みアドレスと読み出しアドレスは1/4フレ一ム 前後分離される。
これは時分割多重線85.86で送信されるデータワード10チヤネル同期して いるが、時分割多重線15.16ではこのような同期は必要ないために生ずる。
与えられたリンクインターフェースでは、制御メツセージの送信と受信の両方で 同一のチャネルが使用される。与えられたリンクインターフェース、例えば、リ ンクインターフェース78で制御メツセージを運ぶために使用される特定のチャ ネルは予め設定されており、制御チャネルレジスタ81に記憶されている。読み 出しアドレス発生器89によって発生された各々の読み出しアドレスは比較器9 1に送られ、これはその読み出しアドレスを制御チャネルレジスタ81に記憶さ れた予め定められた制御チャネル番号と比較する。比較器91によって現在の読 み出しアドレスが制御チャネルの番号と等しいことが判定されると、これはゲー ト信号を発生し、これに制御ワード源レジスタ80と制御ワード宛先レジスタ9 2に送信される。制御ワード宛先レジスタ92は比較器91からのゲート信号に 応動して、時分割多重線85上の情報を記憶する。その特定のチャネルの間に、 時分割多重線85上の情報は、制御装置17によって利用される制御チャネルの 内容を含んでいる。DMA装置58の動作によって、制御ワードレジスタ92の 内容と、次の制御チャネルの前にメモリー57に送信される。同様に、制御ワー ド源レジスタ80は比較器91からのゲート信号に応動して、その内容を時分割 多重線76に与え、これによって制御ワードを送信する。制御ワードはリンクイ ンターフェース79によって本質的に同様の方法で送信および受信されるが、リ ンクインターフェース79に関連した特定の制御チャネル番号は、リンクインタ ーフェース78に関連したものとは異なっている。
読み出しアドレス発生器89によって発生された読み出しアドレスはまたフレー ムシーケンス発生器93に送信される。フレームシーケンス発生器93はそれに 応動して、チャネル当り1ビツトの割合でフレーミングビットの一義的なシーケ ンスを発生する。
各チャネルの間に、フレームシーケンス発生器93によって発生されたビットは フレーム挿入回路94に送信され、これはタイムスロット入替装置11のGビッ ト位置にフレーミングビットを入れる。このフレーミングビットを含むデータワ ードは次に並直列レジスタ95とドライバ回路96を通して、時分割多重線13 に送信され、これは時分割多重スイッチ10の一義的な入力ボートに接続されて いる。リンクインターフェース78によって受信された各データワードは時分割 多重スイッチ10によって発生され、送信されたフレーミングビットを含んでい る。フレームチェフカ97は、時分割多重スイッチ10から各データワードの各 フレーミングビットの各々を読み、時分割多重スイッチ10とそれ自身の間の同 期がまだとれているかを判定する。もし同期がとれていれば、訂正は行なわれな い。しかし同期がとれていないことがわカ\れば、当業者には周知の方法でクロ ック回復回路と通信してフレーム同期が行なわれる。
時分割多重スイッチ10の入出力ボートは、両方のボートが同一のリンクインタ ーフェースに接続されているから、対であると考えられる。さらに、時分割多重 スイッチ10の入出力ボートの多対は、リンクインターフェース78と79と同 様のタイプの時分割多重スイッチのリンクインターフェースに接続される。リン クインターフェース78はデータワードを時分割多重線13から受信し、これら のワードを時分割多重線103を経由して直並列レジスタ103に送信する受信 機101を含む時分割多重スイッチのリンクインターフェース100(第25図 )に接続されている。時分割多重vA103からのビットの流れはまたそこから クロック信号を誘導し、フレーム同期がとれているかどうかを判定するクロック 回復回路104とフレームチェック回路105に与えられる0時分別条重スイッ チのリンクインターフェース100はさらにクロック回復回路104からの信号 に応動して書き込みアドレスのシーケンスを発生する書き込みアドレス発生器1 06を含んでいる。直並列レジスタ102に送信された各データワードは書き込 みアドレス発生器106によって発生されるランダムアクセスメモリー107の アドレスに書き込まれる。
時分割多重スイッチ10はまたその入力と出力の間で経路を完成するための、各 々約488マイクロ秒の256タイムスロフトのフレームで動作する時分割空間 分割スイッチを含んでいる。各タイムスロットの間に接続されるべき入力、出力 ボートの間の交換経路を規定する制御情報は制御メモIJ−29(第22図)に 記憶されており、これは各タイムスロットで読み出されてこれらの接続を設定す る。各タイムスロットは番号を持っており、与えられたタイムスロットでは同一 の番号を持つデータワードのチャネルが交換されることを想起されたい。従って 、不正確な交換を防止するためには、それに関連するタイムスロットの間に、与 えられた番号を持つチャネルのすべてのデータワードを時分割空間分割スイッチ に送らなければならない。この目的で、時分割多重スイッチ10は256個の読 み出しアドレスの繰返しシーケンスを発生するマスタクロック回路109を含み 、これは各々の時分割多重スイッチリンクインターフェースに本質的に同時に送 信される。従って、ランダムアクセスメモリー107とすべての他の時分割多重 スイッチのリンクインターフェースに含まれた等価なランダムアクセスメモリー は、本質的に同時に同一のタイムスロットに関連したデータワードを読み出す。
ランダムアクセスメモリー107から読み出されたデータワードは並直列シフト レジスタ110に送信され、ここから、これは時分割空間分割スイッチ108に 送信される。
時分割多重!15上を通して、リンクインターフェース78に伝送されるすべて のデータワードは、それを時分割空間分割スイッチ108に送信する前1タイム スロット以内に時分割空間分割スイッチから受信される。時分割多重スイッチリ ンクインターフェース100はタイムスロット当り、1ピントの割合でフレーミ ングビットのシーケンスを発生するフレームシーケンス発生器ヲ含んでいる。フ レーミングピットはフレーム挿入回路113に送られ、これはフレームビットを 導体111の各データワードのビット位置Gに入れる。導体111上の各データ ワードは次にドライバ回路114を通して、時分割多重線115を通してリンク インターフェース78に送られる。
以下には第22図のシステムにおける呼の設定と除去の例を示す。この例では加 入者セント23における加入者が、加入者26に対して呼を望んだものとする。
ライン装置19は加入者23における発信のオフフックを検出し、通信路27を 経由して制御装置17に対してメツセージを送信する。制御装置17はライン装 置19からのこのメツセージに応動して、データワードの通信のためにライン装 置19とタイムスロット入替装置11の間のどの通信チャネルを使用するかを規 定する命令をライン装置19に送信する。さらに、制御装置17はタイムスロッ ト入替装置11とライン装置E190間の新しくオフフックした加入者に関連す るチャネルに対してダイヤル音の送信を開始する。制御装置17は加入者セット 23の直流状態の検査を続ける。制御装置17はさらに加入者セット23からの ダイヤル数字を検出し、最初の数字が検出されるとダイヤル音を止める。全体の ダイヤル数字と起呼加入者の番号に従って、制御装置17は中央制御30のため の制御メツセージを形成する。この制御メツセージは中央制御30を識別する宛 先部を含み、さらに起呼加入者の番号、被呼加入者の番号およびサービスクラス のような、起呼加入者に関連したある種の情報を含んでいる。
第27図は加入者の間の呼の設定のためのプロセッサの間の通信の機能図である 。第27図では、発信装置190は発信加入者セット23、ライン装置19、タ イムスロット入替装置11および制御装置17を表わしている。同様に、着信装 置191は着信加入者セット26、ライン装置22、タイムスロット入替装置1 2および制御装置18を表わしている。呼完成シーケンスの中の各々の通信は線 によって第27図で示されており、線の終りには矢印が付けられて方向を示して おり、これにTel乃至(glの文字が付いている。以下の説明の過程では、文 字(a)乃至<鴎は説明している特定の通信を識別するのに用いる。発信装置1 90の制御装置17によって形成された制御メツセージ(alは先に述べたよう に時分割多重線13の制御チャネルで、1フレームに1制御ワードの割合で伝送 される。基数番の入出力ポートに接続された時分割多重線は制御メンセージを伝 送するのに使用される1次時分割多重線である。偶数番目の入出力ボート対に接 続された時分割多重線はプログラムおよび/あるいはデータ更新メツセージのよ うな長いメツセージを運ぶのに用いられる。従って、時分割多重[13の制御チ ャネルは本例の制御メツセージを運ぶのに使用される。
この制御チャネルの制御ワードは、その制御チャネルに関連したタイムスロット の間に時分割多重スイッチ10によって制御分配装置31にスイッチされる。先 に述べたように、制御分配装置31に受信されたメツセージの宛先部を解釈して 、メツセージを中央側′a30に送信する。
中央制御30は被呼加入者の番号に関連したタイムスロ7)入替装置の番号を計 真し、被呼加入者と起呼加入者の間の通信に空きタイムスロットを割当てる。こ の例では、タイムスロットTS16がこの通信に割当てられているものと仮定す る。中央制御30は次に、着信装置191のタイムスロット入替装置12に制御 メツセージ由)を送信する0着信装置191は制御分配装置31と時分割多重ス イッチ10を通して加入者セント26に接続されている。この制御メツセージ中 )は被呼加入者番号、起呼加入者に接続されたタイムスロット入替装置11の番 号および時分割多重スイッチ10を通しての通信に使用されるタイムスロットを 含んでいる。中央制御30が制御メツセージ伽)をタイムスロット入替装置12 に送信したのと、本質的に同一のタイムスロットで、これは通信路49を経由し て制御メモリー29に対して命令を送り、これはタイムスロット入替装置11を タイムスロット入替装置12に接続するためにタイムスロットTS16の間に使 用される交換路を規定する0着信装置191の制御装置18は中央制御30から の制御メツセージ(blに応動して加入者セット26との通信のためのライン装 置22とタイムスロット入替装置12の間でチャネルを割当て、加入者セント2 6に関連したチャネルで、時分割多重スイッチ10に対して論理“1”のEビッ ト+dlの送信を開始する。制御装置はそのチャネルに関連したRAM55の記 憶位置をアクセスし、Eピント位置を論理“1″にセットすることによって、与 えられたチャネルでの論理“1”の伝送を制御することを想起されたい、さらに 制御装置18は着信装置191のタイムスロット入替装置[12の番号、通信に 使用されるタイムスロッ1−(Tel6)および呼を完成するために制御装置1 7を必要とする加入者セント26に関する任意の情報を規定する制御メツセージ を形成する。この制御メツセージTe)は制御チャネルを経由して時分割多重ス イッチ10へ、また制御分配装置31へ送られ、さらにタイムスロット入替装置 11に関連した制御チャネルによって時分割多重スイッチ10を通してタイムス ロット入替装置11に伝送される。上述したことに加えて、制御装W、18のプ ロセッサ66はEビットチェック回路192に対して予め定められた期間、例え ば、128フレームの間、タイムスロットTS16のEビットの状態を調べるこ とを指示する。
制御装置17は、制御装置18からのメツセージに応動して、加入者セント23 に関連したチャネルで、時分割多重スイッチ10に対して論理“loのEビット (flの送信を開始する。さらに、発信装置190の制御装置はタイムスロ7) 入替装置12からの入来チャネル16のEビットを検査して論理“1”の存在を 検査する。このような論理′1”のEピントが受信されたときに、連続性信号は Eピットチ12ク回路192から制御装置17のプロセッサ66に送られ、タイ ムスロット入替装置12からタイムスロット入替装置11への通信路の連続性が 判明したことを示す。
タイムスロット入替装置11からタイムスロット入替装置t12への通信路の連 続性が存在するときには、制御装置18のEビットチェック回路192は予め定 められた期間の間にチャネル16の論理“1′のEビットを検出する。制御装置 18のEビット検査回路192は、論理“1”のEビットに応動して、それに関 連するプロセッサ66に対して連続性信号を送信する。制御装置18のEピット チ12ク回路192からの連続性信号に応動して、ライン装W、22は加入者セ ット26に対して、呼び出し電流を送出するように指示され、加入者セット23 には、タイムスロット16の間で可聴リンギング音が返送される。加入者セント 26がオフフックされると、ライン装置22は制御装置18に対して知らせ、こ れは加入者セット23に対する可聴リンギング音の送出を停止し、加入者セット 26に対する呼び出し信号の印加を停止する。制御装置18は次に制御メツセー ジ(g’lをタイムスロット入替装置12からタイムスロット入替装置11に送 信して、応答が生じたことを示す。ここで加入者は通信できることになる。
呼の終了は通常は起呼加入者に関連した制御装置、この例では、制御装置17に よって制御される。加入者セット23がオフフックすると、加入者セット23と 26の間のチャネルのEビットは論理“0”に変わる。制御装置18は論理“O ゛のEビットに応動して、’fd12Bメツセージを中央胴m30に送り、呼の その部分が完了したことを示す。さらに、オンフックが検出されたとき、同様の メツセージが制御装置17から送信される。これらの二つのメツセージに応動し て、中央制御30は制御メモリー29を制御して、加入者セット23と26の間 のチャネルを接続する経路を落す。さらに、制御装置17、]8はそれに関連す る加入者セットから時分割多重スイッチ10への経路を空きとして、これらの経 路が以降の通信に使用できるようにする。加入者セント26が最初にオフフック になったときには、制御装置1日は、オフフックが生じたことを制御チャネルを 通して制御装置17に知らせるために、制御装置17に対して制御メツセージを 送信する。制御装置17はこのようなメツセージに応動して、ヒツトタイミング と同様の予め定められた期間だけ待ち、次に上述したような呼終了の手順を開始 する。
着信加入者の特性によっては、通常の呼完成/終了のルーチンが異なることがあ る。例えば、加入者26 (前の例での着信加入者)が呼トレーシングを行なっ ているとしよう。この状況では、加入者26がオンフックするまで、加入者26 へのすべての呼を完成された状態に保つことが望ましいかもしれない。この例に 従えば、呼は先の例で述べたのとほとんど同様に設定される。しかし、タイムス ロット入替装置12からタイムスロット入替装置11への第1の制御メツセージ は間もなく完成される呼については呼トレーシングカ°゛かかっていることを示 す部分を含んでいる。
制御装置17はこの制御メツセージに応動して、呼終了のシーケンスを変更して 、制御装置1日から加入者26がオンフックしたことを示すメツセージが受信さ れるまで完成された経路が除かれないようにする。
第11屁と(1桝 第12図に従って配置される第1図乃至第3図に図示する本発明の一実施例は、 第22図の時分割回線交換システムを含め、それに4個の追加の交換モジュール 1000.2000.3000゜および4000が統合されている。追加の交換 モジュールが時分割多重スイッチ10の入出力ボート対P55乃至P62を用い て接続されている。第2図および第3図には交換モジュール]000および40 00だけが詳細に図示されている。与えられた交換モジュール、例えば、100 0はそのようなチャネルを時分割多重スイッチ10を通して送信することなしに それに接続された複数のユーザ端末、例えば、1001.1002の間でパケッ ト交換通信チャネルおよび回線交換通信チャネルの両方を提供する。時分割多重 スイッチ10はモジュール聞耳のためだけに使用される。
ス舅j四りし1火1000− 交換モジュール1000 (第2図)は2個のディジタルライン装置1101お よび1102、タイムスロット入替装置1011、制御装置1017、プロセッ サインターフェース1300それにパケット交換装置1400を含んでいる。タ イムスロット入替装置1011と制御装置1017はすでに説明したタイムスロ ット入替装置11および制御装置17(第23凹)と本質的に同様である0本実 施例においては、端末と制御装?!1017の間の信号伝送は、ユーザのDチャ ネル、パケット交換装置1400、プロセッサインターフェース130oを経由 したメツセージ信号伝送によって行なわれるから、オンフックおよびオフフッタ 条件やダイヤル数字を検出するために制御装置17に要求されるプロセッサの機 能は制御装置1017では必要ない。制御装置17においては、制御インターフ ェース56(第23図)が経路27を通して制御情報を伝送するのに使用される 。制御装置1017においては、通信路1027を通してディジタルライン装! 1101と1102およびパケット交換装置1400に制御情報を伝送するのに 、等価な制御インターフェース56が使用される。プロセッサ66との通信に使 用される制御装置17中のバス59と等価なバス1059はまたプロセッサイン ターフェース1300に接続されており、それによって信号情報をユーザ端末と 制御装置10170間で伝送する装置となる。
ヱヱ−) y Jlα辷仁と青! ディジタルライン装!1101は第4図に詳細に図示されている。各ユーザアク セス線、例えば、1003は複数のディジタルライン回路1105の個々のもの に接続されている。本実施例においては、ユーザアクセス線1003は各方向に 別々の線の対を用いて192キロビット/秒のビットの流れを伝送するTインタ ーフェースであることを想起されたい。またメツセージ信号を含むユーザ情報を 伝送するためには144キロビット/秒が使用され、144キロビット/秒は6 4キロビット/秒の回線交taBチャネルと16キロビツト/秒のパケット交換 Dチャネルを含む。
ユーザ端末1001は4000ラインフレ一ム/秒で48ビツトのラインフレー ムの形で、192キロビット/秒の流れを送信する。48ビツトのラインフレー ムの各々はフレームの開始を印すためのバイポーラバイオレーションを使用した フレーミングビット、種々の他の制御ビット、直流平衡ビット、スーパーフレー ムビットおよび予備のビットを含み、また各々のBチャネルの8ビツトの単位を 2個と、単一のDチャネルの2ビツトの単位を2個含んでいる。ディジタルライ ン回路1105は直流分離、共通モード信号の除去および過負荷保護を行なうた めのトランス結合を経由して、ユーザ端末1001から192キロビット/秒の ビットの流れを受信する。ディジタルライン回路1105は各ラインフレームの 開始を検出し、そのあとで2個のBチャネルおよび1個のDチャネルからの情報 を別々のレジスタ(図示せず)に記憶される。このような受信された情報はその あとで、32チヤネルの両方向バス1108でタイムスロット割当装置1111 に送られるか、あるいは他の32チヤネルの両方向バス1109で、第2のタイ ムスロット割当袋?&1112に送られる。それを用いてBチャネルあるいはD チャネルを送信するための2本のバス1108あるいは1109中の1本の中の 特定のタイムスロットすなわちチャネルを規定する情報は16個のディジタルラ イン回路1105の動作を調整するライングループコントローラ1106から受 信された情報に従って決定される。バス1108のひとつの与えられたタイムス ロットがディジタルライン回路1105のひとつからの1個のBチャネルの8ビ ツトの単位あるいは4個のディジタルライン回路1105の各々からのDチャネ ルの2ビツトの単位を伝送するのに用いられる。タイムスロット割当装置111 1はバス1108のひとつを経由して16個のライン回路1105の各グループ からの情報を受信する。同様に、タイムスロット割当装置1112はバス110 9のひとつを経由して16個のライン回路1105の各グループからの情報を受 信する。バス1108および1109はユーザのBチャネルおよびDチャネルと バスll0EIよび1109上のタイムスロットの間のマツピングを規定するラ イングループコントローラ1106による割当に従って負荷を分担する。ライン グループコントローラ1106は次にこのようなマフピングを初期化するために 通信路1027を経由して、単一のライン装置コントローラ1107からその情 報を受信する。ライン装置コントローラ1107はまたタイムスロット割当装置 1111および1112の動作を制御する。タイムスロット割当装置1111お よび1112の機能はディジタルライン回路1105から受信されたタイムスロ ットをタイムスロット入替装置1011への32チヤネルの両方向データバス1 201上の指定されたタイムスロットに与えたり、パケット交換装置1400へ の32チヤネルの両方向データバスの指定されたタイムスロットに与えたりする ことである。バス1201は1次的にはBチャネル情報を運ぶが、あるDチャネ ル情報はその上を伝送されてから後で、予め定められたチャネルでタイムスロッ ト入替装置1011とバス1205を通してパケット交換装置1400に伝送さ れることを想起されたい、バス1202はDチャネル情報を直接にパケット交換 装置1400に伝送する。
タイムスロット割当装置1111と1112はまたバス1201を通してタイム スロット入替装置1011から、バス1202を通してパケット交換装置140 0から情報を受信し、このような受信された情報を指定されたタイムスロットで ディジタルライン回路1105に送るように動作する。各々のディジタルライン 回路1105はバス1108および/あるいは1109の関連するタイムスロッ トから2本のBチャネルと1本のDチャネルを受信し、受信された情報を48ビ ツトのラインフレームにフォーマット化する。このようなラインフレームは次に 、192キロビット/秒の速度でトランス結合を通してユーザライン、例えば、 1003に送信される。
パケット六 ′ 1400 パケット交換装置1400とプロセッサインターフェース1300のより詳細な 図は、第13図に従って配置される第5図乃至第11図に示されている。パケッ ト交換装置1400は、ディジ、タルライン装置1101および1102からバ ス1202を通して、またタイムスロット入替装置1011からバス1205を 通して受信されたタイムスロットをプロトコルハンドラ1700−0乃至170 0−95に分配する6個のデータファンアウト装置1600乃至1600−5  (第7図)を含んでいる0図にはこの内プロトコルハンドラ1700−0.17 00−15.1700−80および1700−95のみを第8図および第9図で 詳細に示している。データファンアウト装置1600−0乃至1600−5はま たバス12020割当てられたタイムスロットでプロトコルハンドラから受信さ れた情報を、タイムスロット入替装置1011へのバス1205上のディジタル ライン装置11o1および1102に送出する。各々のデータファンアウト装置 は16個のプロトコルハンドラに接続されている0例えば、データファンアウト 装置1600−0はプロトコルハンドラ1700−0乃至1700−15に接続 され、データファンアウト装置160〇−5はプロトコルハンドラ1700−8 0乃至1700−95に接続されている。データファンアウト装置1600−0 乃至1600−5は通信路1027、制御ファンアウト装置15oO(第6図) および制御バス1501を経由して制御装置1o17からプロトコルハンドラと バス1203および1205のタイムスロー/ トのマツピングに関する割当信 号と呼ぶ割当情報を受信する。プロトコルハンドラ1700−0乃至1700− 95はそれに関連したユーザ端末のDチャネルからのパケット(あるいはバス1 205を経由したモジュール間パケット)を受信、処理ならびに蓄積し、パケッ ト相互接続1800 (第10図、第11図)によって付勢されたときには、こ のような記憶されたパケットを宛先のプロトコルハンドラに、また信号パケット のときにはプロセッサインターフェース1300 (第5図)に送信する。宛先 のプロトコルハンドラはパケット相互接Ml 800から受信されたパケットを 記憶し、次にこれらのパケットを宛先ユーザ端末のDチャネルで送信する。プロ セッサインターフェース1300はプロトコルハンドラからの信号パケットに応 動して、このような信号パケ7)を記憶し、バス1059を経由して後に制御装 置1017によって読めるようにする。プロセッサインターフェース1300は また制御袋jlll 017によってバス1059を経由して書き込まれた信号 情報を受信し、このような情報を信号パケットで受信し、パケット相互接続によ って付勢されたときに信号パケットを宛先のプロトコルハンドラに送る。任意の 与えられた時点で、多数のプロトコルハンドラは予備となっている。このような 予備の指定と他の構成および制御情報は制御装置1017によって、通信路10 27、制御ファンアウト装置1500および制御バス1502を通して、パケッ ト相互接続1800に伝送される。パケット相互接続1800はまた制御バス1 702−0乃至1702−5 (第9図)を通して、ある種の制御情報を特定の プロトコルハンドラに分配する。パケット相互接続1800は6個のパケットフ ァンアウト装置1900−0乃至1900−5(第11図)を含む、各々のパケ ットファンアウト装置は16個のプロトコルハンドラとの間でパケットを受信し またパケットを送信する0例えば、パケットファンアウト装置1900−0はプ ロトコルハンドラ1700−0乃至1700−15とパケットを送信し、パケッ トファンアウト装置1900−5はプロトコルハンドラ1700−80乃至 1 700−95との間でパケットを送信する。
f 二97y77’))”ffl 600−0データフアンアウト装置1600 −0 (第7図)は32チヤネルバス1202でディジタルライン装置1101 および1102から、32チヤネルのバス12o5でタイムスロット入替装置1 011からタイムスロットを受信し、このような受信されたタイムスロットを単 一の時分割多重線1612を通して受信タイムスロット入替1650に送信する マルチプレクサ161oを含む。
受信タイムスロット入替165oはタイムスロット入替機能を実行し、マルチプ レクサ16IOから時分割多重線工613上の予め定められたタイムスロットで 受信された情報をマルチプレクサ1620に送信する。受信タイムスロット入替 165oで使用されるタイムスロットの定義は、プロセッサ1632によって、 システムの初期化時あるいはそのあとのシステム再構成時にII ′4TI R AM1655に記憶される。プロセッサ1632はこのようなタイムスロット指 定を制御ファンアウト装置1500 (第6図)に含まれたプロセッサ151o がら汎用非同期受信送信機(UART)1631、制御jハス1501および関 連す4UART1511−0を経由して受信する。デマルチプレクサ162oは 時分割多重Wl 613上のタイムスロットを予め定められた方法でデータファ ンアウト=ztsoo Oに関連する16個のプロトコルハンドラ1700−0 乃至1700−15に接続された16個の32チヤネルの両方向データバス16 01−0乃至1601−15に分配する。同様に逆方向では、マルチプレクサ1 621はプロトコルハンドラ1700−0乃至170Q−15がら、32チヤネ ルのバス1601−0乃至1601−15でタイムスロットを受信し、受信タイ ムスロットを単一の時分割多重線1614を通して送信タイムスロット入替16 53に送る一’flJf[RAM1655に記憶されたタイムスロット定義に従 って、送信タイムスロット入替1653はマルチプレクサ1621がら受信され た情報を単一の時分割多重線1615を通して、デマルチプレクサ1611に送 信する。デマルチプレクサ1611は次に時分割多重!161.5で受信された タイムスロットを予め定められた方法でバス1202に送ってディジタルライン 装置110]および1102に送信し、バス】205に送ってタイムスロット入 替装置1011に送信する。バス1205はデータファンアウト装置の内のひと つだけ、すなわち装置]、 600−0にだけ接続されていることに注意してい ただきたい。データファンアウト装置160〇−〇はバス1205を経由してタ イムスロット入替袋flo]、1からタイミング信号を受信し、このようなタイ ミング信号をデータファンアウト装置1600−1乃至1600−5および例え ばプロトコルハンドラ1700−0 (第8図)に含まれた装置1405のよう なプロトコルハンドラ中のタイムスロット割当・速度適応装置の各々に対してこ のようなタイミング信号を分配し、その中の種々の構成要素の動作のタイミング をとる。タイミング信号の分配は図示には示されていない。データファンアウト 装置11(第23図)の動作は、すでに述べたタイムスロット入替装置11 ( 第23図)の動作と一般的には類似しているが、タイムスロット入替装置11が 回線交換機能を実行する。すなわち呼の通信チャネルを提供するためにタイムス ロット入替を行なうのに対して、データファンアウト装置1600−0はバス1 202および1205の各タイムスロットを比較的永久的にバス1601−〇乃 至1601−15の指定されたタイムスロットにマツピングすることによって分 配機能を実行し、呼に対する交換機能は実行しないようになっていることに注意 していただきたい。
プロトコルハンドラ1700−0 プロトコルハンドラ1700−0 (第8図)はデータファンアウト装置160 0−0からの両方向データバス1.601−0を32個のHD L C回路14 06−0乃至1406〜31に接続するタイムスロット割当・速度調整装置14 05を含んでいる。各々のHDLC回路、例えば、1406−0は、ひとつのユ ーザ端末からの16キロビソト/秒のDチャネルからのHDLCリンクレベルプ ロトコルを終端するのに使用され、ここではプロトコルプロセッサと呼ばれてい る。データバス1601−0上の与えられたチャネルあるいはタイムスロットは 4個までのDチャネルに使用される。すなわち8ビツトは各Dチャネルからの2 ビツトで形成される。タイムスロット割当・速度調整装置1405は各HDLC 回路について32個の入来シストレジスタ(図示せず)、32個の出シフトレジ スタ(図示せず)、1個の入来シフトレジスタおよび1個の出シフトレジスタを 含んでいる。与えられた入来シフトレジスタは各125マイクロ秒のフレームの 間にデータバス1601−0の予め定められたタイムスロットから2ビツトを受 信する。このようなフレーム4個のあとで入来シフトレジスタは8ビツトを累積 し、装置1405はクロック信号を関連するHDLC回路、例えば1406−0 に送信し、累積された8ビツトはHD L C回路1406−0に送信される。
与えられた入来シフトレジスタは125マイクロ秒のフレーム当り1タイムスロ フトだけからしか情報を受信しないから、ビットは入来シフトレジスタからHD LC回路1406−0に、それがデータバス16o1−0で受信されたときより 低い速度で送出される。その逆方向では、HD L C回路1406は8ビツト を与えられた出シフトレジスクに送信し、これらのビットはデータバス1601 −0の予め定められたタイムスロットに挿入される。2ビツトは4個の125マ イクロ秒フレームの予め定められたタイムスロットが生】405はまた、与えら れたHDLC回路がより速い速度でDチャネルを接続できるように再構成でき、 例えば、多数の入来および出シフトレジスタと多数のタイムスロットを使用して 、64あるいは256キロビツト/秒で送信できる。
プロトコルハンドラ1700−0は3個の制御主体、すなわちプロセフす144 2、DMAプロセッサ1423および通信コントローラ1443を含んでいる。
DMAプロセッサ1423はHDLC回路1406−0乃至1406−31とR AM1470中のバッファの間のバス1420を経由した情報の伝送に責任を持 つ低レベルのプロセッサである。通信コントローラ1443 +!ババス701 −0 (バケント相互接続1800に接続されている)とRAM1470中のバ ッファの間のバス1440を経由した情報の転送に関して同様の機能を実行する 。プロセッサ1442はプロトコルハンドラ1700−0の高レベルの知能を表 わしている。DMAプロセッサ1423はそのプログラムを記憶する消去可能な プログラマブル リード オンリー メモリー(EPROM)1421とプログ ラムスタックおよび種々のローカル変数を記憶する関連するRAM1422を持 っている。RAM1470に関連して、デュアルポートRAMコントローラ14 71、誤り検出訂正装置1472およびセレクタ1473が設けられている。
本実施例においては、RAM1470は256にで22ビツト位置を持っており 、各々が256にで1ビツト位置を持つ22個のメモリーとして実装されている 。RAM1470の各位置は誤り検出、訂正装置1472によって発生された1 6ビツトのデータワードと6ビ、トの誤り検査コードを記憶するのに使用される 。
誤り検査コードは装置1472によって利用され、RAM1470から読み出さ れたデータワードのすべての2ビット誤りを検出し、すべての1ビット誤りを訂 正する。デュアルポートRAMコントローラ1471は任意の与えられた時点で 2本のバス142oおよび1440のいずれがRAMI 470にアクセスする かを規定するために、セレクタ1473に対して選択番号を送信する。
RAM1470は2個のシステム制御ブロック(図示せず)を含み、一方はDM Aプロセッサ1423に接続され、他方は通信コントローラ1443に接続され ている。プロセッサ1442はバス1440を通して、制御情報をRAM147 0の適切なシステム制御ブロックに書き込み、次に導体1431を経由してDM Aプロセッサ】423にあるいは導体1445を通して通信コントローラ144 3に制御信号を送信することによって、DMAプロセッサ1423と通信コント ローラ1443の動作を制御する。
このような制御信号に応動して、DMAプロセッサ1423と通信:+ン1−o −ラ1443はRAM1470中の関連するシステム制御ブロックを読み、プロ セッサによってどのような動作が要求されたかを判定する。RAM1470はさ らにHDLC回路1406−0乃至1406−31から受信されたパケットとバ ス1701−0を経由してパケット相互接続1800から受信されたパケットを 記憶するのに使用される予め定められた大きさの複数のバッファを含んでいる。
このようなバッファの各々はバッファのある種の特性、例えば、バッファの大き さを規定する関連するバッファ制御ブロックを存している。与えられたパケット はチェーンとして接続されたいくつかのバッファを要求することもある。各々の バッファ制御ブロックはこのようなチェーンの次のバッファの位置を規定する。
システムの初期化時に、制御装置1017は、通信路1o27、制御ファンアウ ト装置1500および制御バス15o2を通してプロセッサ1442に対してプ ロセッサ1922 (第11図)から、バス1702−0の導体を通してリセッ ト信号を送信する。
これに応動して、プロセッサ1442は既知の状態に戻り、次にバスト440を 経由してRAM1470の通信コントローラ1443用のシステム制御ブロック に読み出しコマンドを書(。
次にプロセッサ1442は通信コントローラ1443への導体1445に制御信 号を送り、これに応動して通信コントローラ1443はそのRAM1470のシ ステム制御ブロックを読む。
そのシステム制御ブロックはパケットを記憶するために通信コントローラ144 3によって使用されるべき利用可能なバッファのリストを規定した情報を含んで いる。システム制御ブロック中の読み出しコマンドに応動して、通信コントロー ラ1443はバス1701−0を聴いて、パケットの開始を探索する。初期化の 一部として、制御装置1017はプロセッサインターフェース1300に対して 初期化情報を送信する。プロセッサインターフェース1300 (これはプロト コルハンドラ1700−0について述べたのと同様の方法で先に制御装置101 7によって初期化されている。)は次にパケット相互接続1800とバス170 1−〇を通してプロトコルハンドラ1700−0に対して初期化情報を含むパケ ットを送信する0通信コントローラ1443はパケットの開始を検出し、パケッ トを記憶するのに使用されるRAM1470中の利用できるバッファの内のひと つあるいはそれ以上を割当てる0通信コントローラ1443がパケットの終りを 検出したとき、これは導体1444を通してプロセッサ1442に対して割込み 信号を送る0割込み信号に応動してプロセッサ1442はRAM1470から初 期化パケットを読む、初期化パケットはシステム構成情報を含む。このような情 報はタイムスロット割当・速度適応装置1405の構成定義、例えば、16.6 4あるいは256キロビツト/秒のような種々の定義されたビット周波数で動作 するよう、特定のHDLC回路とデータバス1601−0のタイムスロットを対 応させるデータを含んでいる。プロセッサ1442はバス1440を通して、こ のような構成情報をタイムスロット割当・速度適応装置1405に送信する。プ ロセッサ1442は次にパケット相互接続1800を通してプロセッサインター フェース1300に対して通信コントローラ1443から確認パケットを送信す る。これに応動して、制御装置1017はプロトコルハンドラ1700−0のR AM1470に対して、次の初期化パケットを送信する。プロセッサ1442は 次にRAM】470からこのパケットを読む。このときHDLC回路のあるひと つを規定するパケットがアクティブユーザ端末に関連している。そのパケットに 応動して、プロセッサ1442はRAM1470のシステム制御ブロックに対し てDMAプロセッサ1423用のコマンドを書く。プロセッサ1442は次に導 体1431を経由して DMAプロセッサ1423に対して制御信号を送信し、 これに応動してDMAプロセッサ1423はバス1420を経由して、システム 制御ブロック中のコマンドを読む。
このコマンドに従って、DMAプロセッサ1423はバス1420を通して制御 情報を送信し、HDLC回路1406−1乃至1406−31あるものが、その 関連するユーザ端末内の相手の)IDLC回路(図示せず)とのHDLC通信リ ンクを初期化することを要求する。リンク初期化はリンクの各端のHDLC回路 で空きフラグを連続的に送信する動作を含む。HDLC回路は、当業者には周知 の方法で、ビットスタッフィング、誤りチェックその他のHDLCのリンクレベ ル機能を実行する。DMAプロセッサ1423はHDLC回路1406−0乃至 1406−31の各々を繰返し走査し、何時パケットの開始が受信されたかを判 定する。HDLC回路、例えば、1406−0がパケットの開始を受信したと判 定したあと、プロセッサ1423少なくともパケットの初期部分を記憶するのに 使用する利用可能なRAM1470のバッファを選択する。プロセッサ1423 は選択されたバッファのアドレスをそれに関連したRAM1422に記憶する。
そのあとで、HDLC回路1406−0によって受信された各バイトは、バス1 420を経由して、RAMI 422に記憶されたアドレスに従って、選択され たRAM1470のバッファに転送される。
(その代り、16ビツトのワード全体をRAM1470に転送できるように、R AM1422でひとつおきのバイトを一時的に記憶してもよい。もちろん、パケ ットが充分な長さを持ち、第1に割当てられたバッファを越えるときには、必要 に応じて、追加のバッファが割当てられる。パケット全体を記憶するのに使用さ れるバッファの全チェインは、バッファに関連したバッファ制御ブロックに記憶 されたポインタを経由して相互にリンクされる。HDLC回路1406−0が全 パケットを受信したことを判定すると、これは完了を示すビットをその内部レジ スタ(図示せず)に記憶する。これはまたパケットを含むHDLCフレームが誤 りなく受信されたかを示すビットを記憶する。D幼Aプロセッサ1423はパケ ットの終りを示すビットを読み、これに応動して、導体1432を通してプロセ ッサ1442に対して割込み信号を送信する。これに応動して、プロセッサ14 42はRAM1470からバス1440を経由して、パケットの少なくともヘッ ダを読む、ヘッダによって、パケットが信号パケットであることが示されると、 そのヘッダは論理チャネルLCNIを示しており、ブロセ−/ g1442は通 信コントローラ】443によって、そのパケットを内部パケットフレームで、パ ケット相互接続1800を通して、プロセッサインターフェース1300に送信 する。内部パケットフレームの一部はパケットの宛先として、プロセッサインタ ーフェース1300の物理アドレスを規定する。これに対して、RAM+470 からのパケットのヘッダを読んで、プロセッサ1442が、そのパケットをデー タパケットであると判定すれば、プロセッサ1442はRAM1470に記憶さ れたルーティング表を調べ、そのパケットを正しいユーザ端末に正しい論理チャ ネルで送信するために、宛先プロトコルハンドラと、宛先プロトコルハンドラに よって使用されるべき内部論理チャネル番号(ILCN)の両方を判定する。( 2つのユーザ端末の間でバーチャルサーキフドを設定するプロセスのこのような ルーティング表の記憶については後述する。)プロセッサ1442に次に通信コ ントローラ1443によって、パケット相互接1fil 800を経由して宛先 プロトコルハンドラに対して、内部パケットフレームによるデータパケットの伝 送を行なう。内部パケットフレームは宛先プロトコルハンドラの物理アドレスと TLCNの両方を含んでいる。
内部パケットフレームはまた信号源プロトコルハンドラに対して確認パケットを 返送するときに宛先プロトコルハンドラによって使用される信号源プロトコルハ ンドラ、例えば、1700−0の物理アドレスを含んでいる。プロトコルハンド ラ1700−0の中で、プロセッサ1442は、すべてのネットワークレベルの 機能、例えば、信号およびデータパケットの適切なルーティングの責任を持って いる。プロセッサ1442はまたDMAプロセッサ1423を経由して、フレー ムが誤って受信されたと判定されたときにHDLCフレームの再送を実行する。
通信コントローラ1443はパケット相互接続1800からバス1701−0で 受信された入来パケットをRAM14.70中の利用できるバッファにDMAプ ロセーノサ1423がHDLC回路]、 406−0乃至l406−31からR AM1470中のバッファにパケットを転送するのに類似した方法で転送する。
データパケットについては、プロセンサ1442はRAMI、470に記憶され たルーティング表を再び使用して、データパケットを正しいLCNで正しいHD LC回路に対して送信する。パケット相互接M1800からバス1701−0に 受信された信号パケットのあるものはプロセッサ1442によって使用されて、 バーチャルサーキットの設定のプロセスでRAM1470のルーティング表に必 要な内容を書き込む。バス170i−0で受信された他の信号パケットはそのI LCNとRAM1470のルーティング表に従って、HDLC回路1406−0 乃至1406−31を通してユーザ端末に転送される。
図面には示していないが、プロトコルハンドラ1700−0はさらにプロトコル ハンドラ1700−0を二重のパケット相互接続に接続するために、バス144 0に接続された二重の通信コントローラを含んでいる。バス1702−0を通し てプロセッサ1922から受信されたスタータスビットを記憶するレジスタ14 47は通信コントローラ1443あるいは二重の通信コントローラが現在アクテ ィブであるかどうかを規定するビットを記憶する。
プロセッサインターフェース1300 プロセツサインターフエース1300 (第5図)の主要部分はプロトコルハン ドラ1700−0と同様である。詳しく述べれば、EPROMI 341バス1 340、プロセッサ1342、導体1344.1345、通信コントローラ13 43、セレクタ1373、デュアルポートRAMコントローラ1371、RAM 1370および誤り検出訂正装置1372はそれより丁度100だけ大きい番号 を持つプロトコルハンドラ1700−0の対応する構成要素と同様である。しか し、プロトコルハンドラ170〇−〇でRAM1470でHDLC回路からの情 報を受信した代りに、プロセッサインターフェース1300のRAM1370は バス1059とバッファ1352を経由して制御装置1017から情報を受信す る。RAMI 370中のアドレス位置を間接にアドレスする手段として、アド レスカウンタ1351が制御装置によって使用される0例えば、RAM1370 にある種の制御情報を書くために、制御装置1017はアドレスカウンタ135 1に、このような情報を記憶するのに使用される第1のRAM1370のバッフ ァのアドレスを書き込む。第1のRAMI 370のバッファがいっばいになっ たとき、アドレスカウンタ1351は、そのバッファの位置を規定するために自 動的に増分される。プロセッサ1342はシステムを再初期化するために、バス 1059の1本の導体を経由して、制御装置1017によってリセットすること ができる。
パケット相互 1800 プロトコルハンドラ1700−0乃至1700−95、プロセッサインターフェ ース1300および二重のプロセッサインターフェース(図示せず)は、各々6 導体バス(あるいはその代りに6対から成るバス)によって、パケット相互接続 に接続されている。(制御装置1017の故障時に交換モジュール1000を制 御するために、二重の制御装置(図示せず)とパケット相互接続1800を接続 するために、二重のプロセッサインターフェースが使用される。)プロトコルハ ンドラ1700−0乃至1700−95はバス1701−0乃至1701−95 によってパケット相互接続1800に接続されている。プロセフサインターフエ ース1300と二重のプロセッサインターフェースはバス1301と1302に よってパケット相互接続に接続されている。バス1701−0乃至1701−9 5.1301および1302の各々は3つの信号(送信要求(RTS)信号、送 信クロック(TC)信号および送信データ(TD)信号)をパケット相互接続に 送り、3つの信号(クリアツーセンド(CTS)信号、受信クロック(RC)信 号および受信データ(RD)信号)をパケット相互接続から受信するために使用 される。プロトコルハンドラ170〇−〇の通信プロセッサ1443が、パケッ トをパケット相互接続に送信する準備ができていると判定すると、これはパケッ ト相互接[1800に対して、論理“0″のRTS信号を送信する。パケット相 互接M1800は次にプロトコルハンドラ170 Q−0に対して論理“O″の CTS信号を返送する。これに応動してプロトコルハンドラ1700−0の通信 コントローラ1443はパケット相互接Vt1800へのTD倍信号してパケッ トを送信し、TC信号としてビット周波数のクロックを送る。パケット相互接m t 800の動作によって、一時にはプロトコルハンドラあるいはプロセッサイ ンターフェースの内のひとつだけが、送信を許される。プロトコルハンドラ17 00−0によって送信されたTD倍信号TC信号だけが、それぞれRDおよびR C信号としてプロトコルハンドラ1700−0乃至1700−95、プロセッサ インターフェース1300および二重プロセッサインターフェースの各々によっ て受信される。しかし典型的にはパケットの開始で物理的宛先アドレスによって 、ひとつだけの宛先が規定され、その宛先だけがRC信号を使ってパケットのビ ットの同期をとって通信コントローラにパケットを取り込みそのあとで使用する ことになる。
パケット相互接ml 800はプロトコルハンドラおよびプロセッサインターフ ェースへの送信の許可のために2レベルの選択を実装している。低レベルにおい ては、96個のプロトコルハンドラ1700−0乃至1700−95の間から選 択するのに6個のパケットファンアウト装置1900−0乃至1900−5 ( 第11図)が使用される。例えば、パケットファンアウト装置 1900−0は 16個のプロトコルハンドラ1700−0乃至 1700−15から選択し、パ ケットファンアウト装置1900−5は16個のプロトコルハンドラ1.700 −80乃至1700−95から選択を行なう、高レベルでは、セレクタ装置18 10 (第10図)は6個のパケットファンアウト装置1900−0乃至190 0−5、プロセッサインターフェース1300および二重化プロセッサインター フェースの間の選択を行なう。パケット相互接′4*1800は固定された選択 シーケンスを実現する。2レベルの選択によって、各プロセッサインターフェー スは個々のプロトコルハンドラの各付勢ごとに16回付勢される。
パケットファンアウト装置1900−0 (第11図)は、プロトコルハンドラ 1700−0乃至1.700−15からRTS、TCおよびTD倍信号それぞれ 受信する3個の16対1のマルチプレクサ1931.1932および1933を 含んでいる。(プロトコルハンドラ1700−0乃至1700−15からのRT S信号は16個のANDゲート1924−0乃至1924−15によって受信さ れる。付勢されたラッチ1923は16個のプロトコルハンドラ1700−0乃 至1700−15の各々が現在アクティブであるか、あるいは予備となっている かを規定する16ビツトを記憶している。これらのビットは、このような情報を UART1921、制御バス1502、制御ファンアウト装置1500および通 信81027を経由して制御袋!l 017から受信するプロセッサ1922に よって付勢ランチ1923に記憶される。
例えば、プロトコルハンドラ1700−0がアクティブであるときには、付勢ラ ンチ1923は論理“1″の信号をANDゲート1924−0に送信する。従っ て、プロトコルハンドラ1700−0からのRTS信号はANDゲート1924 −0によってマルチプレクサ1931に送信される。)マルチプレクサ1931 .1932および1933の動作によって、プロトコルハンドラ1700−0乃 至1700−15の内の選択されたものによって送信されたRTS、TC及びT D倍信号高位の選択レベルのセレクタ装置1810に送信される。パケットファ ンアウト装置1900−0さらに1:16のデマルチプレクサ1941を含み、 それによってセレクタ装置1810からのCTS信号はプロトコルハンドラ17 00−0乃至1700−15の内の選択されたものに送信する。マルチプレクサ 1931,1932および1933とデマルチプレクサ1941によって行なわ れる選択は7ビツトの2進カウンタ1822によって発生され、バス1898を 経由してパケットファンアウト装置1900−0に送信される7ビフト2進カウ ンタ1822 (第10図)の上位4ビツトによって規定される。従ってカウン タ1822の与えられたカウントについて、マルチプレクサ1931.1931 および1933はプロトコルハンドラ1700=O乃至1700−15の与えら れたものから受信されたRTSSTCおよびTD倍信号送信し、デマルチプレク サ1941はCTS信号を与えられたプロトコルハンドラに送信する。パケット ファンアウト装置1900−0はさらにセレクタ装置1810から受信されたR CおよびRD倍信号プロトコルハンドラ1700−0乃至1700−15の各々 に送信するのに使用する二つのバッファ1942と1943を含んでいる。
RCおよびRD倍信号すべてのプロトコルハンドラとプロセッサインターフェー スに対してブロードカストされるが、典型的にはひとつだけの宛先が実際にこれ を記憶して、次に送信するようになっていることを想起されたい。バッファ19 42と1943はバス1701−0乃至1701−15のRCおよびRD厚導体 電気的に分離し、一方それ上の信号がプロトコルハンドラ1700−〇乃至17 00−15の各々にブロードカストされるようにする。
6個のパケットファンアウト装置1900−0乃至1900−5、プロセッサイ ンターフェース1300および二重化プロセッサインターフェース(図示せず) を選択する高位レベルの選択を行なうセレクタ装置1810は6個のパケットフ ァンアウト装置および2個のプロセッサインターフェースからRTS、TCおよ びTD倍信号受信する3個の8対1マルチプレクサ1831.1832および1 833を含んでいる。セレクタ装置1810はさらにCTS信号を8個の可能な 装置の内の選択されたものに送信する1対8のデマルチプレクサ1841と、マ ルチプレクサ1832および1833から送信されたTCおよびTD倍信号それ ぞれ導体1851および1852を通して受信し、受信された信号をRCおよび RD倍信号して8個の装置に送信する2個のバッファ1842および1843を 含んでいる。この信号はパケットファンアウト装置1900−0乃至1900〜 5とセレクタ装置181Oの間でバス1899を通して伝送される。第10図お よび第11図において、バス1899のパケットファンアウト装置1900−0 に関連した導体はRTSOlTCOlTDOlCTSO,RCOおよびRDOと 名付けられている。同様に、パケットファンアウト装置1900−5に関連した バス1899の導体はRTS5、TC5、TD5、CTS5、RC5およびRD 5と名付けられている。マルチプレクサ1831.1832.1833とデマル チプレクサ1841によって行なわれる選択はバス1897を経由して受信され るカウンタ1822の下位の3ビツトによって規定される。(カウンタ1822 によって送信される7ビツトは、ここで選択信号と呼ばれるものを形成する。) マルチプレクサ1831によって送信された信号は2個の直列接続された同期式 フリップフロップ1823と1824を経由して、デマルチプレクサ1841と カウンタ1822の付勢入力端子の両方に結合される。16メガヘルツのクロッ ク1821はカウンタ1822を歩進し、フリップフロップ1823と1824 にクロックを与えるのに使用される。フリップフロップ1823と1824はク ロック1821によって送られたクロンク信号の変化が生ずるのと正確に同時に 信号が付勢入力端子に受信されたときに生ずる可能性があるカウンタ1822の 発振を防止するために含まれている。例えば、カウンタ1822が計数oooo o。
Oにあるときには、プロトコルハンドラ1700−0によって送信された論理O のRTS信号はマルチプレクサ1931、バス1899の導体RTSO,マルチ プレクサ1831およびフリップフロップ1823.1824を経由してカウン タ1822とデマルチプレクサ1841に送信される。論理0のRTS信号に応 動して、カウンタ1822は計数を止める。デマルチプレクサ1841は論理O の信号をCTS信号として、バス】899の導体CTSOとデマルチプレクサ1 941を経由してプロトコルハンドラ1700−0に送信する。これは応動して 、プロトコルハンドラ1700−0はそれに記憶されたパケットとそれに関連し たクロックを、それぞれ、そのTDおよびTC信号として送信開始する。TD傷 信号マルチプレクサ1933、バスl899の導体TDO、マルチプレクサ18 33および導体1852を経由して、バッファ1843に運ばれ、ここから、こ の信号はRD倍信号して、96個のプロトコルハンドラのすべてと、2個のプロ センサインターフェースとにブロードカストされる。TC信号はマルチプレクサ 1932、バス1899の導体TCO、マルチプレクサ1832および導体18 51を通して、バッファ1842に運ばれ、ここから、信号はRC信号として、 96個のプロトコルハンドラのすべてと、2つのプロセッサインターフェースに ブロードカストされる。i体1852は交換モジュール1000の共用通信路資 源であり、それを通して、交換モジュール1000によって取扱われるユーザ端 末、例えば、1001.1002との間のすべてのパケットが伝送される。プロ トコルハンドラ170〇−〇が一度そのパケットの送信を完了すると、論理“0 ”のRTS信号が除去されて、この除去に応動して、論理′O”のCTS信号が 除かれ、カウンタ1822は計数を再開し、他の競合送信機で論理“0”のRT S信号を持ち、パケットを送信する!1!備ができているものに達するまで計数 を継続する。(セレクタ装置1810はまたタイムアウトカウンタ(図示せず) を持ち、もし予め定められた時間以内に論理“0”のRTS信号が除去されなく ても選択シーケンスが再開されるようになっている。)パケット相互接fi18 00によって実現されるシーケンスは次のようである。第1にパケットファンア ウト装置1900−0.1900−1および1.900−2の各々Gこ接続され たひとつのプロトコルハンドラが送信のために付勢される。次に、プロセッサイ ンターフェース1300が付勢される。次に、パケットファンアウト装置190 0−3.1900−4および1900−5の各々に接続されたひと・つのプロト コルハンドラが送信を行なう0次に二重化プロセッサインターフェースが送信す る。カウンタ1822の次の8計数の間に、パケットファンアウト装?!190 0−0.190〇−1,1900−2の各々に関連した第2のプロトコルハンド ラ、次にプロセッサインターフェース1300、次にパケットファンアウト装置 装置1900−3.1900−4、l 900−5の各々に関連した第2のプロ トコルハンドラ、最後に二重化プロセッサインターフェースが順次に送信を付勢 される。完全なシーケンスはカウンタ1822の128計数を含み、この間にプ ロトコルハンドラの各々は送信のため1回付勢され、プロセッサインターフェー スの各々は16回付勢される。
制御ファンアウト″ 1500 制御ファンアウト装置]、500(第6図)はプロセッサ1510を含み、これ は通信路1027.10個のUARTI 511−0乃至1511−5および1 512−0乃至1512−5を経由して制御装置1017と交信する。LIAR TI 511−0乃至1511−5の各々はデータファンアウト装置t 600 −0乃至1600−5のひとつの関連するUARTと通信する。例えば、UAR TI 511−0は制御バス1501の部分を経由してデータファンアウト装置 1600−0のUARTI 631と通信し、プロセッサ1510がプロセッサ 1632を制御できるように、する。このような制御は例えば、ディジタルライ ン装?i[1101および1102からタイムスロット入替装置1011へのバ ス1202および1205と、プロトコルハンドラ1700−0乃至1700− 15へのバス1601−0乃至1601−15との間のタイムスロットのマツピ ングを規定する。 UARTS 1512−〇乃至1512−5の各々はパケッ トファンアウト装置1900−0乃至1900−5のひとつの関連するUART と交信する。
例えば、UARTI 512−0は制御バス1502一部を経由してパケットフ ァンアウト装置のUART1921と交信し、プロセッサ1510がプロセッサ 1922を制御できるようにする。
このような制御はプロトコルハンドラ1700−0乃至1700−15のどれが あるいは各プロトコルハンドラの二重化通信コントローラのどれがアクティブで あると指定する情報を含んでいる。
皿綴又且翌 回線交換呼を設定するための方法と第27図に関連して先に述べた方法の差は、 ただユーザ端末と交換システムの間にメツセージ信号が用いられることと、与え られたユーザ端末は2本のBチャネルを使用して、同時に二人の異なる相手と回 線交換呼を設定できることだけである。メツセージ信号は交換モジュール100 0において関連するプロトコルハンドラに対してユーザのDチャネルを用いて信 号バケットを送信し、これらのパケットをパケット相互接ml a o oを通 してプロセッサインターフェース1300に交換することによって実現される。
次に信号情報はl制御装置1017によってプロセッサインターフェース130 0から読み取られる。制御装置1017からの制御情報は信号パケットによって プロセッサインターフェース1300によってパケット相互接[1800を経由 して与えられたプロトコルハンドラに送られ、それが関連していれば、ユーザの Dチャネルに送られる。例えば、ユーザ端末1001と加入者セット23の間の 呼は呼の一端ではユーザ端末1001のDチャネルと制御装置1017の間の交 換モジュール1000の中のメツセージ信号を用い、呼の他端においては、加入 者セット23と制御装置17の間の通常の帯域内信号を用いる。
第14図はユーザ端末1001からユーザ端末4001への回線交換呼を設定す るためのユーザ端末1001および4001と交換システムの間のメツセージの 流れを示すシーケンス図である。
最初にユーザ端末1001は交換システムに対してセントアップ(設定)のメツ セージを送信し、あるタイプのユーザ端末400】に対して呼を完成する要求を 示す、このセントアンプメツセージはユーザ端末4001の電話番号とユーザ端 末1001の2本のBチャネル内のいずれを使用するかの指定を含んでいる。交 換システムはセフ)アップ確認メツセージをユーザ端末1001に返送して、セ ントアップメツセージの受信を確認し、次にユーザ端末4001にセットアツプ メツセージを送って入来呼の到来を示す。セットアツプメツセージは交換システ ムが呼を転送したあとユーザ端末4001に送信される。メツセージは呼タイプ とその呼のために交換システムによって選択されたユーザ端末4001のBチャ ネルを含む。ユーザ端末はセントアップメツセージの到着を確認するアラートメ ソセージを返送し、可聴リンギング音に等価なコールプログレス情報を転送する 。交換システムはユーザ端末1001に対してアラートメソセージを転送する。
ユーザ端末4001におけるユーザが入来呼に応答したとき、ユーザ端末400 1は交換システムに対して接続メツセージを送信し、これに応動してユーザ端末 1001のBチャネルからユーザ端末4001の選択されたBチャネルへの回線 交換通信チャネルを設定する。交換システムユーザ端末1001.4001に対 して接続メツセージをユーザ端末1001に送り、接続確認メツセージをユーザ 端末4001に返送することによって、呼が設定されたことを知らせる。ここで 両加入者は通信できることになる。
ユーザ端末1001あるいはニー・ザ端末4001は交換システムに対して切断 メツセージを送信することによって、呼の切断を開始することができる。交換シ ステムは呼のBチャネルを切断し、呼に関連した資源を空きとし、他方のユーザ 端末に対して切断メツセージを送信し、これは切断手順が成功したことを確認す る切断i認メツセージを返送する。
モジュール パケット交 鴨叫炎 次にはユーザ端末】001と1002の間のモジュール内パケット交換呼の設定 と除去の例を述べる。必要な通信は第15図で関連する文字(A)乃至(M)を 持ち、方向を示す矢印を付けた線によって示されている。呼を開始するためには 、ユーザ端末1001は関連するプロトコルハンドラ1700−0に対して、論 理チャネルLCMIで、呼要求パケット(A)を送信する。プロトコルハンドラ 1700−0はユーザ端末1001の論理チャネル番号LCN2が現在空きであ ることを確認するタスクを含む呼要求パケットを処理する。プロトコルハンドラ 1700−0はその呼と関連して、プロトコルハンドラ1700−0に対してパ ケットを送信するために宛先プロトコルハンドラによって使用されるべき内部論 理チャネル番号(I LCN) 、例えば、ILCN3を選択する。プロトコル ハンドラは次にLCN3をユーザ端末1001のLCN2にマツピングするルー ティング表に中味を書き込む。(その中味は第17図に示したプロトコルハンド ラ1700−0のルーティング表の上方の内容である。ILCN3として下線を 施しであるのは、プロトコルハンドラ1.700−0がILCN3を選択したこ とを示している。)次に、プロトコルハンドラ1700−0パケツト開始要求( B)をパケット相互接続1800を通してプロセッサインターフェース1300 に送信する。パケット開始要求発信ユーザ端末1001、着信電話番号およびプ ロトコルハンドラ1700−0によって呼のために選択されたTLCN3を規定 する。パケット発信要求は次に制御装置1017によって、プロセッサインター フェース1300がら(C)を読む。制御袋!1017は制御メツセージ(D) にパケット発信要求の情報を挿入し、その制御メツセージをタイムスロットと、 入替装置1011、時分割多重スイッチ10の予め定められた制御チャネル55 および制御分配装置31を経由して、中央制御30に送信する。中央制御30は 、この例では、ユーザ端末1002を規定する被呼電話番号を翻訳する。中央制 御3oは次に制御分配装置31、時分割多重スイッチ10の制御チャネル55お よびタイムスロット入替装置1011を通して制御装置1017に対してパケッ ト終了要求(E)を送信する。制御装置1017は被呼ユーザ端末1002をそ の関連するプロトコルハンドラ、例えば、1700−95にアップし、プロトコ ルハンドラ1700−95とユーザ端末1002が共にサービス中であることを 確認する。制御装置1017は次にパケット終了要求(F)をプロセッサインタ ーフェース1300に転送する。宛先プロトコルハンドラ1700−95を規定 する情報に従って、プロセッサインターフェース1300はパケット終了要求( G)をパケット相互接[1800を経由してプロトコルハンドラ1700−95 に送信する。これに応動して、プロトコルハンドラ1700−95は、それが呼 と関連付ける内部論理チャネル番号、例えばTLCN8を選択する。プロトコル ハンドラ1700−95はルーティング表(第17図)に中味を書き込み、IL CN8をユーザ端末1002のILCN2にマツピングする。プロトコルハンド ラ1700−95は次にパケット相互接続1800を経由して、プロトコルハン ドラ1700−0に対してILCN3とILCN8の両方を規定する情報を含む パケット経路設定メツセージ(H)を送信する。これに応動して、プロトコルハ ンドラ1700−Qはユーザ端末1001のLCN2をプロトコルハンドラ17 00−95のILCN8にマツピングする第2の内容をルーティング表(第17 図に記憶する。次にプロトコルハンドラ1700−0はパケット相互接続180 0を経由して、プロトコルハンドラ1700−95に対してパケット設定完了メ ツセージ(1)を送信する。これに応動して、プロトコルハンドラ1700−9 5はユーザ端末1002のLCN2をプロトコルハンドラ1700−0のILC N3にマツピングする第2の内容をルーティング表(第入来呼パケソ) (J) をユーザ端末1002に送信する。ユーザ端末1002は呼受理パケット(K) をプロトコルハンドラ1700−95に返送し、これは、応動して、パケット相 互接続1800を経由して、プロトコルハンドラ1700−0に対してパケット 経路接続表示(L)を送信する。最後に、プロトコルハンドラ1700−0は呼 接続パケット(M)をユーザ端末1001に送信し、ユーザ端末1001と10 02の間にパケット交換通信チャネルが設定される。
呼の間で、プロトコルハンドラ1roo−asよびx 700−95に記憶され たルーティング表の内容は、ユーザ端末1001と1002 (第17図)の間 でデータパケットを交換するために使用される。ユーザ端末1001のLCN2 からプロトコルハンドラ1700−0によって受信されたデータパケットはIL CN8をもちいて、パケット相互接続1800を経由して、プロトコルハンドラ 1700−95に送信する。ILCN8を用いてパケット相互接続1800から プロトコルハンドラ1700−95によって受信されたデータパケットは、LC N2を通して、ユーザ端末1002に送信する。他方の方向では、ユーザ端末1 002のLCN2からプロトコルハンドラ1700−95によって受信されたデ ータパケットは、ILCN3を用いて、パケット相互接続1800を通して、プ ロトコルハンドラ1700−0に送信される。ILCN3でパケット相互接続1 800からプロトコルハンドラ1700−0によって受信されたデータパケット は、LCN2によって、ユーザ端末1001に送信される。
呼を切断するのに用いられるメツセージのシーケンスは第16図に図示されてい る。ユーザ端末1001はプロトコルハンドラ1700−0に対してクリア要求 パケット(A)を送信する。これに応動して、プロトコルハンドラ1700−0 はユーザ端末1001のLCN2を空きであるとマークし、パケット相互接続1 800を通してプロトコルハンドラ1700−95に対してクリアメツセージ( B)を送信する。プロトコルハンドラ1700−0はまたユーザ端末1001に 対してクリア確認パケット(C)を送信する。クリアメツセージ(B)に応動し て、プロトコルハンドラ1700−95はユーザ端末1002に対してクリア指 示パケット(D)を送信する。ユーザ端末1002はプロトコルハンドラ170 0−95に対してクリア確認パケット(E)を返送することによって応動する。
これに応動して、プロトコルハンドラ1700−95はユーザ端末1002のL CN2とILCN8を共に空きにする。プロトコルハンドラ1700−95は次 にパケソト相互接続工800を経由して、プロトコルハンドラ170〇−〇に対 して確認メツセージ(F)を送信する。これに応動して、プロトコルハンドラ1 700−0はILCN3を空きにマークして、切断シーケンスが完了する。パケ ット交換呼の設定と解消における中央制御30と制御装置1017の唯一の役割 は呼の初期ルーティングであることに注意していただきたい。
天jユールルパケフト六J11ジ医 ユーザ端末1001からユーザ端末4001へのモジュール間パケット交換呼の 設定は、パケット交換装!1400の2つのプロトコルハンドラ1700−0と 1700−1およびパケット交WAg”JL 4400の2つのプロトコルハン ドラ4700−Oト4700−1とに関連している。呼を開始するためには、ユ ーザ端末1001は論理チャネルLCNIで、それに関連したプロトコルハンド ラ1700−0に対して呼要求パケットを送信する。
プロトコルハンドラ1700−0は呼要求パケットを処理し、ユーザ端末100 1の論理チャネル番号LCN2が空きであることを確認する。プロトコルハンド ラ]、 700−0はその呼と関連させ、プロトコルハンドラ1700−0に対 してパケットを送信するのにモジュール間プロトコルハンドラ1700−1によ って使用されるべき内部論理チャネル番号(ILCN)を選択する0次にプロト コルハンドラ1700−0はユーザ端末1001 (第18図)のL CN 2 に対してILCN9をマフピングするよう、ルーティング表に内容を書き込む、 プロトコルハンドラ170〇−〇は次にパケット相互接続1800を経由して、 プロセッサインターフェース1300に対して、パケット発信要求を送信する。
パケット発信要求は発信ユーザ端末1001、被呼電話番号およびプロトコルハ ンドラ1700−0によって選択されたILCN9を規定する。パケット発信要 求は次に制御l装置1017によってプロセッサインターフェースから読み取ら れる。制御装置1017はパケット発信要求の情報を制御メツセージに挿入し、 この制御メツセージをタイムスロット入替装2101 ] 、時分割多重スイッ チ10の予め定められた制御チャネル55および制御部分配装置31を経由して 中央制御30に送信する。中央制御30は被呼電話番号を翻訳するが、これはこ の例では、ユーザ端末4001を規定する。中央制御30は次に制御分配装置3 1、時分割多重スイッチ10の制御チャネル61およびタイムスロット入替装置 4011を経由して、被呼ユーザ端末4001を規定するパケット着信要求を制 御装置4017に対して送信する。中央制?11401Tは被呼ユーザ端末40 01をそれに関連するプロトコルハンドラ4700−0にマンツブし、プロトコ ルハンドラ4700−0とユーザ端末4001が共に現在サービス中であること を確認する。制御装置4017は次にプロセッサインターフェース 4300に 対してパケット着信要求を転送する。宛先プロトコルハンドラ4700−0を規 定する情報に従って、プロセッサインターフェース4300はパケット相互接続 4300を経由して、プロトコルハンドラ4700−0に対してパケット着信要 求を送信する。プロトコルハンドラ4700−0はパケット着信要求中のパラメ ータに従って、呼がモジュール間の呼であることを判定する。プロトコルハンド ラ4700−0はこのあとで、その間にパケット交換チャネルを設定するために 、モジュール間プロトコルハンドラ4700−1との間で制御メツセージのやり とりをする.このあとで、プロトコルハンドラ4700−1は交換モジュール1 000のモジュール間プロトコルハンドラ1700−1と制御メツセージのやり とりを実行し、二つのモジュール間プロトコルハンドラの間でチャネルを設定す る。プロトコルハンドラ4700−1と1700−1の間の通信はバス4205 の4個の予め定められたチャネル、タイムスロット入替装置4011、入出力ボ ート対P61とP55の間の時分割多重スイッチ10のチャネルCH109乃至 112、タイムスロット入替装置1011およびバス1205の4個の予め定め られたチャネルを通してプロトコルハンドラITOO−1に送られる。プロトコ ルハンドラ4700−1と1700−1の間の予め定められたチャネルは256 キロビツト/秒、64キロビット/秒あるいは他の種々の速度でパケットを伝送 するのに使用できる。最後にプロトコルハンドラ1700−1はプロトコルハン ドラ1700−0と制御メツセージを授受して、プロトコルハンドラ4700− 0かう7”ロトコルハンドラ2700−0へのパケット交換チャネルが完成され る。呼を設定するのに必要となる追加のステップは、上述したモジュール内呼と 同一である。
上述シたモジュール間呼についての種々のプロトコルハンドラ1700−0、1 700−1、4700−1および4700−0のルーティング表の内容の例を第 18図に図示する。モジュール間チャネルに使用される論理チャネル番号はモジ ュール間論理チャネル番号(IMLCN)と呼ばれる。モジュール内呼の場合と 同様S−、発信プロトコルハンドラと着信プロトコルハンドラの各々はパケット 相互接続から受信されたどのパケットが、特定の呼と関連しているかを判定する ためにILCNを選択する.モジュール間プロトコルハンドラの各々はバケ7) 相互接続からとモジュール間チャネルから受信されたパケットを、呼と関連させ るのに必要なTLCNとIMLCNの両方を選択する。第18図に示された例に 従えば、呼が一度設定されたとき、ユーザ端末1001のLCN2からプロトコ ルハンドラ1700−0によって受信されたデータパケットはILCN4でパケ ット相互接続1800を経由して、プロトコルハンドラ1700−1に送信され る。ILCN4でパケット相互接続からプロトコルハンドラ1700−1によっ て受信されたパケットはモジュール間チャネルのI M L CN8で、プロト コルハンドラ4700−1に送信される。モジュール間チャネルからI M L  C N 8でプロトコルハンドラ470〇−1によって受信されたパケットは ILCN3でパケット相互接続を経由してプロトコルハンドラ4700−0に送 信される.最後に、ILCN3のプロトコルハンドラ4 7 0 0−0によっ てパケット相互接続から受信されたパケットはLCN2でユーザ端末4001に 送信される。逆方向では、ユーザ端末4001のLCN2からプロトコルハンド ラ4700−0によって受信されたパケットにILCN14でバケント相互接y H4s o oを経由してプロトコルハンドラ4700−1に送られる,II, CN14のパケット相互接!4 8 0 0からプロトコルハンドラ4700− 1によって受信されたパケットはIMLCN3でプロトコルハンドラ1700− 1によってモジュール間チャネルに送信される。モジュール間チャネルからプロ トコルハンドラ1700−1でIMLCN3によって受信されたパケットはIL CN9でパケット相互接続1800を経由してプロトコルハンドラ1700−0 に送信される。接続を完成するために、パケット相互接[1800からILCN 9でプロトコルハンドラ1700−0によって受信されたパケットはLCN2で 、ユーザ端末1001に送信される。
本実施例においては、交換モジュール1000、2 0 0 0 %’3000 および4000は、パケットトラヒックに関して、直接接続、すなわちメツシュ トポロジー(第19図)で接続されている。交換モジュールの各々の対はモジュ ール間のパケット通信のために、4個の時分割多重スイッチ10のチャネルを使 用する。
例えば、パケットは(第19図のモジュール1000と2000の間の線の上に 示された数字で示されるように)、交換モジュール1000と2000の間では 、パケットは時分割多重スイッチ10のチャネルCH101乃至C)(104を 用いて伝送される。
モジュール間のバケツ、トトラヒックでは、各交換モジュールからの12個の時 分割多重スイッチ10のチャネルが使用される。
オペレータのサービス システムの他の交換モジュールによって取扱われている顧客に対して、電話番号 サービスや手動扱い市外サービスのようなオペレータサービスを提供するために 、モジュール1000のようなひとつあるいはそれ以上の交換モジュールを電話 扱者台端末と接続するために使用することができる。例えば、もし交換モジュー ルtoooが、このようなオペレータサービスを提供するのに使用され、モジュ ール1000に接続されたユーザ端末、例えば端末1001.1002が扱者台 の端末であれば、扱者位置の端末を他の交換モジュールに直接接続されたあるい はディジタルあるいはアナログのトランクを経由して他の交換システムから接続 された加入者セットすなわちユーザ端末とブリッジ接続するために、タイムスロ ット入替装置1011にはディジタル会議回路が接続される。例えば、起呼加入 者、例えば加入者23はライン装置19、タイムスロット入替装置11、時分割 多重スイッチ10、およびタイムスロット入替装置1011を通してディジタル インターフェース回路に接続される。被呼加入者、例えばユーザ端末4001ば 、ディジタルライン装置4 ]、 01 、タイムスロット入替装置4011、 時分割多重スイッチ10およびタイムスロット入替装置1011を通して一、デ ィジタル会議回路に接続される。
扱者位置の端末、すなわち、ユーザ端末1001は、ディジタルライン装置11 01とタイムスロット入替装置1011を通してディジタル会議回路に接続され 、オペレータを起呼者と被呼者の両方に接続する。端末1001と制御装置10 17の間のメツセージ信号は、オペレータサービスを提供するのに端末1001 の種々の機能キーの押下げに応動して、端末1001から発信されるキーストロ ークのメツセージを含んでいる。
里に代豊犬血斑 第1の代替実施例においては、交換モジュール1000.2000.3000お よび4000はバケットトラヒックに関して、第20図のスター形トポロジーで 接続されている。各交換モジュール1000.2000、及び3000はモジュ ール内パケット交換を行ない、交換モジュール4000との間でパケットを交換 するのに4個の時分割多重スイッチ10のチャネルを用いる。
交換モジュール4000もまたモジュール内パケット交換を行なうが、モジュー ル1000.2000.3000および4000の間のモジュール間のパケット を運びパケット交換を実行するために、交換モジュール1000.2000およ び3000の各々に対して時分割多重スイッチ10の4個のチャネルを用いる。
この代り、交換モジュール4000をモジュール間パケット交換だけに用いても よい。ある種の条件、例えばシステムがこのようなモジュールを多く必要とする ときには、第20図のスタートポロジーの実現で、第19図のメツシュトポロジ ーより能率良く回線交換資源を使用する可能性がある。しかし、スタートポロジ ーの使用によって全パケット伝送遅延が増大する可能性がある。
星1重代豊大施± 第2の代替実施例においては、モジュール間およびモジュール内のパケット交換 呼を共に交換するために、パケット交換リングネットワーク5000が第1図乃 至第3図のシステムに付けて加わっている。このようなネットワークは当業者に は周知である。
第21図はこの第2の代替実施例のための第1図乃至第3図のシステムの追加と 変更だけを図示している。パケット交換装置1400.2400.3400およ び4400はそれぞれ第1図乃至第3図の交換モジュール1000.2000. 3000および4000のパケット交換装置を表わしている。中央制御30は、 通信リンク32 (第3図)に加えて、リングネットワーク5000を制御する のに使用される第2の通信リンク5005 (第21図)を有している。パケッ ト交換装置の各々は複数のディジタル伝送設備5002、例えば24チヤネルの 71!送システムによって、リングネットワークに接続されている。与えられた 伝送設備5002はディジタル設備インターフェース5003を経由して、リン クネットワーク5000に接続され、ディジタル設備インターフェース5001 を経由して、与えられたパケット交換装置に接続される。各々のディジタル設備 インターフェース5001は32チヤネルの双方向データバス5004を経由し て、パケット交換装置に含まれたデータファンアウト装置に接続されている。
しかし、32個のバス5(104のチャネルの内で24だけが使用される。例え ば、パケット交換装置1400内では、各プロトコルハンドラは設備5002の ひとつのチャネルげに関連している。
プロトコルハンドラはユーザ端末からの信号パケットに応動して、先と同様これ らのパケットを制御装置1017 (第2図)に対して交換する。しかし、プロ トコルハンドラはデータパケットに応動して、これらを毎秒64キロビツトの速 度で、関連する設備5002上を伝送する。リングネットワーク5oooは、中 央制御30と通信することによって、データパケットが宛先ユーザ端末に対して 交換するための正しい宛先プロトコルハンドラによって受信されるようにするた めにデータパケットを返送すべき、設備5002の適切なチャネルを決定する。
リングネットワーク5000では設jta 5002の入来チャネルと、このよ うにして決定された出チャネルの間で、バーチャルサーキットが設定される。
以上述べた実施例は単に本発明の原理を例示するよすぎないものであり、本発明 の精神と範囲を逸脱することなく、当業者には多くの実施例を工夫することがで きることは明らかである。例えば、上述した実施例では、ユーザ端末は2B+D のフォーマント(2本の64キロビット/秒の回線交換Bチャネルと、1本の1 6キロビツト/秒のパケット交換Dチャネル)を用いた4線式のCCITTのT インターフェースを用いて交換システムアクセスしたが、ユーザアクセスの他の 方法も可能である。例えば、ユーザ端末は同一の28+Dフオーマントで2線式 のラインを通してアクセスすることもできる。(これはCCITTではUインタ ーフェースと呼ばれる。)例えば23B+Dのフォーマント(23個の64キロ ビット/秒の回線交換Bチャネルと1個の64キロビット/秒のパケット交換D チャネル)でディジタルPBXを経由しであるいは可変数の2B+Dフオーマツ トがT1搬送システムに多重化されているような遠方の交換主体あるいはディジ タルループキャリヤの遠方の端末を経由して、ユーザアクセスを行なうのにTl 1ll送システムのようなディジタル伝送設備を用いることもできる。さらに、 上述した実施例ではユーザ端末とプロトコルハンドラの間の通信リンクには周知 のHDLCのリンクレベルプロトコルが実装されている。他の多くのリンクレベ ルのプロトコルを使用することもできる。さらに異なるプロF・コルを用いて、 異なるユーザ端末と通信することもできる。またBチャネルを回線交換チャネル としてではなく、バケット交換チャネルとして使用できることも理解されるであ ろう。もしBチャネルを第1図乃至第3図のシステムでバケット交換チャネルと して使用すれば、これらのBチャネルは直接、あるいはタイムスロット入替装置 1011の回線交換チャネルを経由してパケット交換装置に接続される。さらに 第1図乃至第3図6=示したシステムはライン装置だけしか含まないが、他の交 換システムからのトランクを接続するアナログあるいはディジタルのトランク装 置を含めることもできる。
国際調査報告 AJJNEX To T!J INTERNATrONAL 5EARCHRE PORτON−+−―+++−−++轡−一・都倦−−−−轡一++嬌−・―― 曽−−+・―佛器−・−―嗜

Claims (9)

    【特許請求の範囲】
  1. 1.各々が複数のユーザ端末に接続できる複数の交換モジュール(1000、4 000)を含み、交換モジュールの各々はユーザ端末の間に回線交換通信チャネ ルを提供するためにアクセス線(1003、1004)を経由して、関連する複 数のユーザ端末(1001、1002)に対して接続できるタイムスロット入替 装置(1011)と; モジュール間回線交換通信のために交換モジュールのタイムスロット入替装置を 相互接続するための時分割多重スイッチ(10)とを含むような交換システムに おいて;交換モジュール(1000、4000)の各々はさらに、関連するユー ザ端末の間および関連するユーザ端末と時分割多重スイッチの間にパケット交換 通信チャネルを提供するために、時分割多重スイッチ(10)に接続できるパケ ット交換装置(1400)を含み; 時分割多重スイッチ(10)はモジュール間パケット交換通信のために交換モジ ュールのパケット交換装置を相互接続することを特徴とする交換方式。
  2. 2.請求の範囲第1項に記載の交換方式において、パケット交換装置(1400 )はバス(1205)を経由してタイムスロツト入替装置(1011)に接続さ れており、タイムスロツト入替装置(1011)はバス(1205)と時分割多 重スイッチ(10)の間に予め定められたチャネル(P56、P55)を提供す る ことを特徴とする交換方式。
  3. 3.請求の範囲第1項に記載の交換方式において、パケット交換装置(1400 )は プロトコルハンドラの内の少なくとも予め定められたひとつは時分割多重スイッ チ(10)に接続できるようになっており、プロトコルハンドラの内のあるもの は関連するユーザ端末に接続できろようになった複数のプロトコルハンドラ(1 700)と;関連するユーザ端末の間で、また関連するユーザ端末と交換モジュ ールの予め定められたプロトコルハンドラの間でパケット交換通信チャネルを提 供するためにプロトコルハンドラを相互接続するパケット相互接続(1800) とを含み;時分割多重スイッチ(10)は交換モジュール(1000)の内の異 なるものに接続されたユーザ端末の間に回線交換通信チャネルを提供するために 交換モジュールの各々のタイムスロット入替装置(1011)を相互接続し、ま た交換モジュールの内の異なるものに関連したユーザ端末の間にパヶット交換通 信チャネルを提供するために交換モジュールの予め定められたプロトコルハンド ラを相互接続する ことを特徴とする交換方式。
  4. 4.請求の範囲第3項に記載の交換方式において、時分割多重スイッチとタイム スロット入替装置は交換モジュールの各々の予め定められたプロトコルハンドラ を、交換モジュールの他のものの各々の予め定められたプロトコルハンドラに接 続することを特徴とする交換方式。
  5. 5.請求の範囲第3項に記載の交換方式において、時分割多重スイッチとタイム スロット入替装置は交換モジュールの与えられたものの予め定められたプロトコ ルハンドラを交換モジュールの他のものの予め定められプロトコルハンドラに接 続することを特徴とする交換方式。
  6. 6.請求の範囲第3項に記載の交換方式において、タイムスロット入替装置(1 011)は交換モジュールの予め定められたプロトコルハンドラと、時分割多重 スイッチ(10)の間の通信チャネルを提供することを特徴とする交換方式。
  7. 7.請求の範囲第3項に記載の交換方式において、交換モジュールはさらにタイ ムスロット入替装置(1011)による回線交換通信チャネルの設定を制御する 制御装置(1017)を含み; パケット交換装置(1400)は関連するユーザ端末と制御装置の間に信号チャ ネルを提供するために、プロトコルハンドラのあるものの各々を制御装置に接続 されたプロトコルハンドラに接続し、プロトコルハンドラのあるものの各々は制 御装置(1017)に対して関連するユーザ端末から受信された信号パケットを 送信するための通信コントローラ(1443)と; プロトコルハンドラの他のあるものに対して関連するユーザ端末から受信された データパケットを送信するための通信コントローラ(1443)と を含むことを特徴とする交換方式。
  8. 8.請求の範囲第3項に記載の交換方式において、パケット相互接続(1800 )はプロトコルハンドラの各々がパケット相互接続に情報を送信するように順次 に付勢するセレクタ装置(1800) を含むことを特徴とする交換方式。
  9. 9.請求の範囲第8項に記載の交換方式において、プロトコルハンドラの各々は 要求信号を発生し、セレクタ装置(1810)は: クロック信号を発生するクロック信号(1821)と;クロック信号に応動して 、各々がプロトコルハンドラのひとつを規定する選択信号を発生するカウンタ( 1822)と;選択信号の内の与えられたものに応動して、選択信号のそれ以上 の発生を防止するために、与えられた選択信号によって規定されるプロトコルハ ンドラのひとつからの要求信号をカウンタに対して送信するマルチプレクサ(1 831)と;与えられた選択信号とマルチプレクサから受信された要求信号とし て応動して、与えられた選択信号によって規定されるプロトコルハンドラのひと つに対してクリア信号を送信するデマルチプレクサ(1841)とを含み、 プロトコルハンドラの各々はデマルチプレクサからのクリア信号に応動して、バ ケット相互接続に対してパケットを送信することを特徴とする交換方式。
JP60501824A 1984-05-03 1985-04-18 分散形パケット交換装置 Expired - Fee Related JPH0652906B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US606751 1984-05-03
US06/606,751 US4596010A (en) 1984-05-03 1984-05-03 Distributed packet switching arrangement
PCT/US1985/000706 WO1985005237A1 (en) 1984-05-03 1985-04-18 Distributed packet switching arrangement

Publications (2)

Publication Number Publication Date
JPS61502090A true JPS61502090A (ja) 1986-09-18
JPH0652906B2 JPH0652906B2 (ja) 1994-07-06

Family

ID=24429300

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60501824A Expired - Fee Related JPH0652906B2 (ja) 1984-05-03 1985-04-18 分散形パケット交換装置

Country Status (7)

Country Link
US (1) US4596010A (ja)
EP (1) EP0182812B1 (ja)
JP (1) JPH0652906B2 (ja)
CA (1) CA1232665A (ja)
DE (1) DE3568120D1 (ja)
ES (1) ES8700525A1 (ja)
WO (1) WO1985005237A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0230296A (ja) * 1988-07-19 1990-01-31 Fujitsu Ltd 負荷分配方式

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU591057B2 (en) * 1984-06-01 1989-11-30 Digital Equipment Corporation Local area network for digital data processing system
US4975905A (en) * 1984-06-01 1990-12-04 Digital Equipment Corporation Message transmission control arrangement for node in local area network
US5058108A (en) * 1984-06-01 1991-10-15 Digital Equipment Corporation Local area network for digital data processing system
US4975904A (en) * 1984-06-01 1990-12-04 Digital Equipment Corporation Local area network for digital data processing system including timer-regulated message transfer arrangement
US4763247A (en) * 1984-12-26 1988-08-09 Vmei "Lenin" Multiprocessor system formed by microprocessor matrix
US4763317A (en) * 1985-12-13 1988-08-09 American Telephone And Telegraph Company, At&T Bell Laboratories Digital communication network architecture for providing universal information services
US4700340A (en) * 1986-05-20 1987-10-13 American Telephone And Telegraph Company, At&T Bell Laboratories Method and apparatus for providing variable reliability in a telecommunication switching system
FR2600854B1 (fr) * 1986-06-30 1988-09-02 France Etat Systeme de commutation de paquets de donnees
EP0259117B1 (en) * 1986-09-05 1994-01-26 AT&T Corp. Distributed packet switching system
US4821259A (en) * 1986-09-05 1989-04-11 American Telephone And Telegraph Company, At&T Bell Laboratories Control information communication arrangement for a distributed control switching system
US4764919A (en) * 1986-09-05 1988-08-16 American Telephone And Telegraph Company, At&T Bell Laboratories Virtual PBX call processing method
US4751697A (en) * 1986-09-05 1988-06-14 American Telephone And Telegraph Company, At&T Bell Laboratories Distributed packet switching sytem
US4780870A (en) * 1986-09-05 1988-10-25 American Telephone And Telegraph Company, At&T Bell Laboratories Packet switch
US4785446A (en) * 1986-11-07 1988-11-15 International Business Machines Corporation Distributed bit switching of a multistage interconnection network
JPH0714164B2 (ja) * 1987-02-19 1995-02-15 富士通株式会社 ヘッダ駆動パケット交換機
JPS63214043A (ja) * 1987-03-02 1988-09-06 Fujitsu Ltd パケツト通信サ−ビス方式
US4757526A (en) * 1987-04-16 1988-07-12 American Telephone And Telegraph Company, At&T Bell Laboratories Signal transfer arrangement
JPH0683261B2 (ja) * 1987-05-26 1994-10-19 富士通株式会社 ヘッダ駆動形パケット交換機
IT1224493B (it) * 1988-10-17 1990-10-04 Cselt Centro Studi Lab Telecom Interfaccia di controllo e commutazione di etichetta per commutazione veloce di pacchetto asincrona
US5107493A (en) * 1989-08-02 1992-04-21 At&T Bell Laboratories High-speed packet data network using serially connected packet and circuit switches
JP2738762B2 (ja) * 1990-01-24 1998-04-08 株式会社日立製作所 高速パケット交換機
US5229991A (en) * 1991-01-30 1993-07-20 Washington University Packet switch with broadcasting capability for atm networks
US5175728A (en) * 1991-07-03 1992-12-29 Caplan Jerome S Flexible interface system for interfacing different complements of port circuits for a pcm telephony switching system
US8352400B2 (en) 1991-12-23 2013-01-08 Hoffberg Steven M Adaptive pattern recognition based controller apparatus and method and human-factored interface therefore
US10361802B1 (en) 1999-02-01 2019-07-23 Blanding Hovenweep, Llc Adaptive pattern recognition based control system and method
US5999810A (en) * 1992-08-11 1999-12-07 Lucent Technologies Inc. Architecture for a wireless telecommunication system
WO1994005112A1 (en) * 1992-08-25 1994-03-03 Bell Communications Research, Inc. System and method for creating, transferring, and monitoring services in a telecommunication system
US5455853A (en) * 1992-08-25 1995-10-03 Bell Communications Research, Inc. Method of creating a telecommunication service template
US5463682A (en) * 1992-08-25 1995-10-31 Bell Communications Research, Inc. Method of creating user-defined call processing procedures
US5511116A (en) * 1992-08-25 1996-04-23 Bell Communications Research Inc. Method of creating and accessing value tables in a telecommunication service creation and execution environment
US5442690A (en) * 1992-08-25 1995-08-15 Bell Communications Research, Inc. Telecommunication service record structure and method of execution
DE4315022C1 (de) * 1993-05-06 1994-05-26 Telefonbau & Normalzeit Gmbh Digitales Zeitmultiplex-Vermittlungssystem
US5383180A (en) * 1993-05-24 1995-01-17 At&T Corp. Circuit pack for digital loop carrier tranmission systems
FR2711468B1 (fr) * 1993-10-19 1996-01-05 Ouest Standard Telematique Sa Dispositif d'interconnexion entre deux réseaux locaux distants, et procédé d'interconnexion correspondant.
US5826068A (en) * 1994-11-09 1998-10-20 Adaptec, Inc. Integrated circuit with a serial port having only one pin
US5659542A (en) 1995-03-03 1997-08-19 Intecom, Inc. System and method for signalling and call processing for private and hybrid communications systems including multimedia systems
US5838683A (en) 1995-03-13 1998-11-17 Selsius Systems Inc. Distributed interactive multimedia system architecture
US7058067B1 (en) 1995-03-13 2006-06-06 Cisco Technology, Inc. Distributed interactive multimedia system architecture
US5878039A (en) * 1996-04-24 1999-03-02 Nec America, Inc. Bus rate adaptation and time slot assignment circuit for a sonet multiplex system
US6069896A (en) * 1996-10-15 2000-05-30 Motorola, Inc. Capability addressable network and method therefor
US6493347B2 (en) * 1996-12-16 2002-12-10 Juniper Networks, Inc. Memory organization in a switching device
US6075785A (en) * 1997-12-16 2000-06-13 Lucent Technologies Inc. Apparatus and method for providing memory address interchanging for high speed memory accesses
US7904187B2 (en) 1999-02-01 2011-03-08 Hoffberg Steven M Internet appliance system and method
US6829249B1 (en) 2000-09-21 2004-12-07 Inter-Tel, Inc. Voice-over internet protocol
US20020191588A1 (en) * 2001-06-13 2002-12-19 Drexel University Integrated circuit and packet switching system
DE10329056B4 (de) * 2003-06-27 2007-04-12 Infineon Technologies Ag Verfahren und Vorrichtung zur Datenpaketvermittlung
US7788645B2 (en) * 2005-05-16 2010-08-31 Texas Instruments Incorporated Method for guaranteeing timing precision for randomly arriving asynchronous events
TWI301374B (en) * 2006-03-17 2008-09-21 Hon Hai Prec Ind Co Ltd Communication device and method for avoiding deadlock of a terminal device
US20080298345A1 (en) * 2007-05-30 2008-12-04 Llija Hadzic Cross-connect for emulated circuit-base communications
US9401967B2 (en) 2010-06-09 2016-07-26 Brocade Communications Systems, Inc. Inline wire speed deduplication system
US8694703B2 (en) 2010-06-09 2014-04-08 Brocade Communications Systems, Inc. Hardware-accelerated lossless data compression
WO2024050450A1 (en) 2022-08-31 2024-03-07 Gigamune, Inc. Engineered enveloped vectors and methods of use thereof

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3573740A (en) * 1968-07-03 1971-04-06 Ncr Co Communication multiplexer for online data transmission
US4154983A (en) * 1978-03-13 1979-05-15 Bell Telephone Laboratories, Incorporated Loop carrier system for telecommunication and data services
FR2447652A1 (fr) * 1979-01-24 1980-08-22 Materiel Telephonique Operateur pour reseau de commutation de donnees numeriques par paquets
US4251880A (en) * 1979-07-31 1981-02-17 Bell Telephone Laboratories, Incorporated Digital loop switch for controlling data information having differing transmission characteristics
US4347498A (en) * 1979-11-21 1982-08-31 International Business Machines Corporation Method and means for demand accessing and broadcast transmission among ports in a distributed star network
JPS6038064B2 (ja) * 1980-01-28 1985-08-29 ケイディディ株式会社 回線パケット複合交換方式
US4314335A (en) * 1980-02-06 1982-02-02 The Perkin-Elmer Corporation Multilevel priority arbiter
FR2475827B1 (fr) * 1980-02-13 1987-05-29 Dauphin Jean Louis Systeme de commutation numerique a division du temps pour voies mic vehiculant la parole et des donnees en mode-paquet
FR2498855B1 (fr) * 1981-01-23 1988-08-05 Dauphin Jean Louis Systeme de commutation numerique a division du temps de canaux en mode-circuit et en mode-paquet
US4583161A (en) * 1981-04-16 1986-04-15 Ncr Corporation Data processing system wherein all subsystems check for message errors
US4408323A (en) * 1981-06-29 1983-10-04 Bell Telephone Laboratories, Incorporated Processor facilities for integrated packet and voice switching
NL8104368A (nl) * 1981-09-23 1983-04-18 Philips Nv Digitale telefooncentrale met voorzieningen voor het behandelen van pakketgeschakelde data.
US4539676A (en) * 1982-05-03 1985-09-03 At&T Bell Laboratories Bulk/interactive data switching system
US4484323A (en) * 1982-06-14 1984-11-20 At&T Bell Laboratories Communication arrangements for distributed control systems
US4491947A (en) * 1983-05-31 1985-01-01 At&T Bell Laboratories Technique for dynamic scheduling of integrated circuit- and packet-switching in a multi-beam SS/TDMA system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0230296A (ja) * 1988-07-19 1990-01-31 Fujitsu Ltd 負荷分配方式

Also Published As

Publication number Publication date
ES542757A0 (es) 1986-10-16
WO1985005237A1 (en) 1985-11-21
EP0182812B1 (en) 1989-02-01
US4596010A (en) 1986-06-17
JPH0652906B2 (ja) 1994-07-06
CA1232665A (en) 1988-02-09
EP0182812A1 (en) 1986-06-04
ES8700525A1 (es) 1986-10-16
DE3568120D1 (en) 1989-03-09

Similar Documents

Publication Publication Date Title
JPS61502090A (ja) 分散形パケット交換装置
US4592048A (en) Integrated packet switching and circuit switching system
EP0125602B1 (en) Control communication in a switching system having clustered remote switching modules
US4589107A (en) Simultaneous voice and data communication and data base access in a switching system using a combined voice conference and data base processing module
EP0125605B1 (en) Channel selection in a switching system having clustered remote switching modules
JPH0311159B2 (ja)
EP0135342B1 (en) Exchange system
JPS6410157B2 (ja)
US4296492A (en) Continuity verification arrangement
US4550404A (en) Switching system having remote switching capability
US4736362A (en) Programmable data-routing multiplexer
EP0114822B1 (en) Communication arrangements for distributed control systems
US4484324A (en) Control information communication arrangement for a time division switching system
US4584680A (en) Use of a tone bus to provide polling and data distribution apparatus for communication system terminal groups
US4602363A (en) Expansion apparatus for use in communication systems
US4472798A (en) Telecommunication path substitution arrangement
KR950000678B1 (ko) 회선/패킷 통합 스위칭 시스템
KR950000677B1 (ko) 회선/패킷 통합 스위칭 시스템

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees