JPS6140029U - 信号減衰装置 - Google Patents

信号減衰装置

Info

Publication number
JPS6140029U
JPS6140029U JP12435484U JP12435484U JPS6140029U JP S6140029 U JPS6140029 U JP S6140029U JP 12435484 U JP12435484 U JP 12435484U JP 12435484 U JP12435484 U JP 12435484U JP S6140029 U JPS6140029 U JP S6140029U
Authority
JP
Japan
Prior art keywords
resistor
signal
transistor
control terminal
attenuation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12435484U
Other languages
English (en)
Inventor
道彦 橋本
Original Assignee
シグテツク株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シグテツク株式会社 filed Critical シグテツク株式会社
Priority to JP12435484U priority Critical patent/JPS6140029U/ja
Publication of JPS6140029U publication Critical patent/JPS6140029U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Attenuators (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案による信号減衰装置の一実施例を示す回
路構成図、第2図及び第3図はそれそれ従来の減衰回路
を示す図、第4図は第1図の回路の信号通過時の端子A
, B間の等価回路図、第5図は同じく第1図の回路の
減衰時の等価回路図、第6図は第1図と比較のための回
路構成図、第7図乃至第9図は本考案の他の実施例を示
す回路構成図である。 Rl,R2,R3・・・減衰用抵抗、C,で・・・制御
端子、Q1〜Q4・・・トランジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号伝送路に直列に挿入される第1の抵抗及び該信号伝
    送路に並列に挿入される第2の抵抗とから成るπ型又は
    T型の減衰回路を使用する信号減衰装置に於いて、上記
    減衰回路の第1の抵抗の入力側にコレクタが接続される
    と共にベースが第1の制御端子に接続された第1のトラ
    ンジスタと、上記減衰回路の第1の抵抗の出力側にコレ
    クタが接続されると共にベースが上記第1の制御端子に
    接続された第2のトランジスタと、上記第1及び第2の
    トランジスタの各エミツタにバイアス電圧を与える手段
    と、上記第2の抵抗の出力側にコレクタが接続され、エ
    ミツタがアースに接続されると共にベースが第2の制御
    端子に接続された第3のトランジスタとを具備し、上記
    第1及び第2の制御端子から正逆相の制御信号を選択的
    に入力することを特徴とする信号減衰装置。
JP12435484U 1984-08-16 1984-08-16 信号減衰装置 Pending JPS6140029U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12435484U JPS6140029U (ja) 1984-08-16 1984-08-16 信号減衰装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12435484U JPS6140029U (ja) 1984-08-16 1984-08-16 信号減衰装置

Publications (1)

Publication Number Publication Date
JPS6140029U true JPS6140029U (ja) 1986-03-13

Family

ID=30683081

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12435484U Pending JPS6140029U (ja) 1984-08-16 1984-08-16 信号減衰装置

Country Status (1)

Country Link
JP (1) JPS6140029U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0494819U (ja) * 1991-01-09 1992-08-18

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS617120B2 (ja) * 1981-12-04 1986-03-04 Gerber Scient Inc

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS617120B2 (ja) * 1981-12-04 1986-03-04 Gerber Scient Inc

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0494819U (ja) * 1991-01-09 1992-08-18

Similar Documents

Publication Publication Date Title
JPS6140029U (ja) 信号減衰装置
JPS58111515U (ja) 平衡入力回路
JPS599619U (ja) 増幅回路
JPS60124045U (ja) 出力トランジスタの保護回路
JPS58139719U (ja) 増幅回路
JPS58147317U (ja) 利得制御回路
JPS6022016U (ja) 自動電力制御回路
JPS59134927U (ja) 可変減衰器
JPS58132410U (ja) リアイコライザ回路
JPS60153029U (ja) 双方向トランジスタスイツチ回路
JPS6035633U (ja) 利得可変回路
JPS6082817U (ja) ミユ−テイング回路
JPS59177212U (ja) 増幅器
JPS59137616U (ja) 中間周波増幅回路
JPS6047314U (ja) 信号ミキシング回路
JPH0442844B2 (ja)
JPS5925824U (ja) 非直線増幅回路
JPS60172434U (ja) 始動時誤動作防止回路
JPS5819518U (ja) レベル調整回路
JPS611931U (ja) Ecl回路
JPS6079754U (ja) 半導体集積回路装置
JPS58147312U (ja) 増幅回路
JPS60103938U (ja) 半導体スイツチ回路
JPS59125170U (ja) 非直線回路
JPS6072016U (ja) ノイズ低減装置