JPS61156192A - 入出力制御装置 - Google Patents

入出力制御装置

Info

Publication number
JPS61156192A
JPS61156192A JP59274673A JP27467384A JPS61156192A JP S61156192 A JPS61156192 A JP S61156192A JP 59274673 A JP59274673 A JP 59274673A JP 27467384 A JP27467384 A JP 27467384A JP S61156192 A JPS61156192 A JP S61156192A
Authority
JP
Japan
Prior art keywords
address
data
image
input
font pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59274673A
Other languages
English (en)
Inventor
秋元 浩一郎
大嶋 一
鈴木 保人
和幸 本田
伊坂 幸男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP59274673A priority Critical patent/JPS61156192A/ja
Publication of JPS61156192A publication Critical patent/JPS61156192A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Document Processing Apparatus (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、外部装置から入力されるコードデータを解
釈して、フォントパターンを画像バッファに転送する入
出力制御装置に関するものである。
〔従来の技術〕
まず、第4図(a)、(b)を参照しながら従来のフォ
ントパターンの展開動作について説明する。
第4図(a)、(b)は従来のフォントパターン展開を
説明する模式図で、第4図(a)において、51はフォ
ントパターンメモリで、32ビツトのアドレスデータ5
21例えばroooAFFFOJにより文字「A」のド
ツトデータ(32ドツト)を順次読み出すことができる
第4図(b)において、53は前記フォントパターンメ
モリ51に格納される7オントパターンで、32X32
ドツトで構成されている。フォントパターン53は16
ドツト単位に64ワードに分割されてフォントパターン
メモリ51のアドレスro00AFFFOJから順次格
納されている。
第4図(b)に示すフォントパターン53をフォントパ
ターンメモリ51から読み出して、図示しない画像バッ
ファ等の記憶手段に展開する場合は、展開する文字、例
えば「A」の開始アドレスr000AFFFOJをアド
レスデータ52で指定する。なお、この開始アドレスの
L位16ビツトr000AJnを上位アドレス、下位1
6ビツトを下位アドレスと呼ぶ、開始アドレス「000
AFFFOJが指定されると、フォントパターン53の
うち、先頭の16ドツトのドツトデータが記憶手段に展
開される0次にアドレスデータ52が更新され、次のア
ドレスrooOAFFFIJが指定され、文字「A」の
イメージドツトデータ(16ドツト)が記憶手段に展開
されて行く、その際、開始アドレスから64ワードの間
に、アドレスデータとして、rFFFFJ Hが下位ア
ドレスに含まれていると、下位アドレスから上位アドレ
スへの繰り上げが生じることになる。このため、通常、
アドレスデータ52の下位アドレスから上位アドレスへ
の繰り上げを検知しながら、アドレスデータ52の更新
を実行している。この操作を各コードデータで指定され
る1文字毎に行い、フォントパターンを順次展開して行
く。
〔発明が解決しようとする問題点〕
このように、従来は、フォントパターンを記憶手段に展
開する場合、開始アドレスから順次アドレスデータ52
を更新する際に、常に下位アドレスからL位アドレスへ
の繰り上げを検知しながらフォントデータを読み出し、
記憶手段に展開しなければならないので、展開処理時間
が大幅にかかり、プリンタ等の画像出力手段に対して高
速にデータを転送できない等の問題点があった。
この発明は、上記の問題点を解消するためになされたも
ので、下位アドレスの更新により高速にフォントパター
ンを記憶手段に展開できる入出力制御装置を得ることを
目的とする。
〔問題点を解決するための手段〕
この発明にかかる入出力制御装置は、フォントパターン
メモリの下位アドレスのみを順次更新してイメージドツ
トデータを読み出し画像バッファに順次転送させる転送
制御手段を設けたものである。
〔作用〕
この発明においては、フォントパターンメモリに格納さ
れるイメージドツトデータを転送制御手段がフォントパ
ターンメモリの下位アドレスのみを更新しながら読み出
し、画像バッファに順次転送させる。
〔実施例〕
第1図はこの発明の入出力制御措置の構成ブロック図で
あり、1は文字コードおよび制御コードを発生する情報
処理装置であるところのホストコンピュータである。2
は入力バッファメモリで、ホストコンピュータ1側との
間でデータや制御指令を受は取る入力バッファメモリで
ある。3はコード処理部で、入力バッファメモリ2より
制御コードデータおよび文字コードデータを受は取り。
コードの解析処理を実行する。4はページバッファメモ
リで、コード処理部3によって解析された印字コード情
報をページ単位に記憶する。5は例えばマイクロプロセ
ッサ等で構成される画像形成処理部で、ページバッファ
メモリ4に格納されている印字コード情報を解釈して、
印字コードに指定される文字のイメージドツトデータが
格納されるフォントパターンメモリ6の開始アドレスを
アドレスラッチ回路7に送出するとともに、画像バッフ
ァ8の書き込みアドレスをアドレスラッチ回路9に送出
する。10はこの発明の転送制御手段となる画像バッフ
ァ制御回路で、アドレスラッチ回路7にラッチされる開
始アドレスのうち下位アドレスのみを順次更新して、印
字コードデータに指定される文字のイメージドツトデー
タを所定ワード単位(例えば16ドツト単位)に読み出
し。
アドレスラッチ回路9に指示される書き込みアドレスに
応じて画像バッファメモリ8に順次書き込む0画像バッ
ファ制御回路1oはイメージドツトデータを書き込む際
に、画像バッファメモリ8に既に書き込まれた重畳パタ
ーン、例えばアンダーライン、アミカケ等のデータを読
み出し、書き込むイメージドツトデータとのオア(OR
)をとり、書き込みアドレスに指定される領域に書き込
む。
第2図(a)、(b)は第1図に示したフォントパター
ンメモリ6のアドレスおよびフォントパターンを説明す
る模式図であり、第2図(a)において、11はフォン
トパターン格納領域で、32ビツトのアドレスデータ1
2、例えば「000AFFB IJにより文字rAJの
ドツトデータ(32ドツト)が配列されている。アドレ
スデータ12は16ビツトの上位アドレス12arO0
0AJと下位アトL、ス12b  rFFB IJ カ
ラ構成され、f位アドレス12bは開始アドレスから1
文字の最終アドレスまでに、上位アドレス′12aに対
して繰り上げが発生しないように配列されている。すな
わち、下位アドレス12bにrFFFFJ sが含まれ
ていない、なお、上位アドレス12a  rooOAJ
および下位アドレス12b  rFFFIJから上位ア
ドレス12arO00AJおよび下位アトL、ス12b
  rFFFFJまでは空きエリアとなっている。
第2図(b)において、13は前記フォントパターン格
納領域に格納されるフォントパターンで、32X32ド
ツトで構成されている。フォントパターン13は16ド
ツト単位に64ワードに分割されてフォントパターン格
納領域11の開始アドレスr000AFFBIJから順
次格納されている。
次に第3図を参照しながらこの発明の転送制御動作につ
いて説明する。
第3図はこの発明の転送制御手段を説明するフローチャ
ートである。なお、(1)〜(10)は各ステップを表
す。
印字データ発生源のホストコンピュータ1から送出され
てきたデータ等が入力バッファメモリ2に取り込まれる
と(1)、この入力が制御指令であるかどうかをコード
処理部3が判断しく2)、N。
の場合、すなわち、印字コードデータであると判断した
場合は、入力された印字コードデータをページバッファ
メモリ4に順次格納し、ステップ(1)へ戻る(3)、
一方、ステップ(2)の判断で、制御コードデータであ
ると判断された場合は、さらに、ページデータ終了指令
がホストコンピュータ1から入力されたかをコード処理
部が判断しく4)、NOならばその他の制御指令処理を
実行してステップ(1)に戻り(5)、YESならばス
テップ(1)〜(3)でページバッファメモリ4に順次
格納された印字コードデータを画像形成処理部5が1文
字毎に読み出しく6)、印字コードデータを解釈して、
印字コードデータで指定される1文字、例えばrAJの
開始アドレスの上位12a、下位アドレス12b1文字
パターンの幅データ、文字パターンの高さデータをアド
レスラッチ回路7に送出するとともに、画像バッファメ
モリ8の書き込みアドレスをアドレスラッチ回路9に送
出する(7)0次に、画像バッファ制御回路10による
1文字のイメージドツトデータが画像バッファメモリ8
に書き込まれたかどうかを判断しく8)、NOの場合は
、画像バッファ制御回路10がフォントパターンメモリ
6から1文字のイメージドツトデータを下位アドレスの
みを更新しながらアドレスラッチ回路9にラッチされる
書き込みアドレスに応じ画像バッファメモリ8に展開し
て行<(9)。
この際、画像バックアメモリ8に既に書き込まれたアミ
カケおよびアンダーライン等のデータが書き込まれてい
る場合があるので、′読み出したイメージドツトデータ
を書き込む前に、画像バッファメモリ8をアクセスして
、データを読み出し、書き込むイメージドツトデータと
のオア(OR)をとった後に、画像バッファメモリ8に
書き込む。
一方、ステップ(8)の判断で、Noの場合には。
ページバッファメモリ4に書き込まれたページの印字コ
ードデータに関するドツト展開が終了したかどうかを判
断しく10)、NOの場合はステップ(8)に戻り、Y
ESの場合はステップ(1)に戻り、次ページのイメー
ジドツト展開を実行する。
なお、上記実施例では、1つのマイクロプロセッサによ
る転送制御の例について説明したが、複数のプロセッサ
を有し、相互に並列処理、を行う装置においても容易に
適用できる。また、上記実施例では16ドツト単位にイ
メージ展開を行う場合について説明したが、8ビツトま
たは32ビット以上の装置においても適用できる。
〔発明の効果〕
以旧説明したように、この発明はフォントパターンメモ
リの下位アドレスのみを順次更新してイメージドツトデ
ータを読み出し画像バッファに順次転送させる転送制御
手段を設けたので、上位アドレスへの繰り上げを検知す
ることなく下位アドレスのみの更新によりイメージドツ
トデータを読み出すことができ、画像バッファへのイメ
ージ展開が高速化され、入出力効率を大幅に向上できる
利点を有する。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す入出力装置の構成ブ
ロック図、第2図(a)、(b)は第1図に示したフォ
ントパターンメモリを説明する模式図、第3図はこの発
明の転送制御動作を説明するフロチャート、第4図(a
)、(b)は従来のフォントパターンメモリを説明する
模式図する図である。 図中、1はホストコンピュータ、2は入力/くラフアメ
モリ、3はコード処理部、4はページバッファメモリ、
5は画像形成処理部、6はフォントパターンメモリ、7
,9はアドレスラッチ回路、8は画像バッファメモリ、
10は画像/クツファ制御回路、11はフォントパター
ン格納領域、12はアドレスデータ、12aは上位アド
レス、12bはr位アドレス、13はフォントパターン
である。 第250 (a) 第3図 第4図 (a) 原 町         苫

Claims (2)

    【特許請求の範囲】
  1. (1)入力されるコードデータを解釈してフォントパタ
    ーンメモリよりイメージドットデータを読み出し、画像
    バッファに書き込む入力制御装置において、前記フォン
    トパターンメモリの下位アドレスのみを順次更新して前
    記イメージドットデータを読み出し前記画像バッファに
    順次転送させる転送制御手段を設けたことを特徴とする
    入出力制御装置。
  2. (2)フォントパターンのアドレスは上位アドレスと下
    位アドレスから構成され、前記下位アドレスの更新によ
    る上位アドレスへの繰り上げが生じないように前記アド
    レスを配列したことを特徴とする特許請求の範囲第(1
    )項記載の入出力制御装置。
JP59274673A 1984-12-28 1984-12-28 入出力制御装置 Pending JPS61156192A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59274673A JPS61156192A (ja) 1984-12-28 1984-12-28 入出力制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59274673A JPS61156192A (ja) 1984-12-28 1984-12-28 入出力制御装置

Publications (1)

Publication Number Publication Date
JPS61156192A true JPS61156192A (ja) 1986-07-15

Family

ID=17544963

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59274673A Pending JPS61156192A (ja) 1984-12-28 1984-12-28 入出力制御装置

Country Status (1)

Country Link
JP (1) JPS61156192A (ja)

Similar Documents

Publication Publication Date Title
JPH024916B2 (ja)
JP2942036B2 (ja) バーコードプリンタ
JPH0378651B2 (ja)
JP2755308B2 (ja) 出力方法及びその装置
JP2974322B2 (ja) 文字処理装置及び方法
JPS61156192A (ja) 入出力制御装置
JP3218088B2 (ja) プリンタ
JPH05224846A (ja) 印刷記録装置
JP2654015B2 (ja) 文書処理装置
JP2525333B2 (ja) 出力装置
JPS61182088A (ja) フオントパタ−ン展開制御装置
JPH06100905B2 (ja) パターン出力方法
JPH08324033A (ja) ラインプリンタおよびラインプリンタを備えるコンピュータシステムおよびラインプリンタの制御方法
JPH0746543Y2 (ja) 印字装置
JP3017363B2 (ja) 印刷装置
JPS61149365A (ja) デ−タ制御装置
JPS61148065A (ja) 記録情報の入出力制御方法
JPH0528405B2 (ja)
JPH03155268A (ja) 画像出力制御装置
JPS61149363A (ja) デ−タ制御装置
JPH02241267A (ja) 画像情報処理装置
JPH01281965A (ja) 印刷装置
JPS61149362A (ja) デ−タ制御装置
JPH04255897A (ja) 文字出力制御装置
JPH05208526A (ja) プリンタ