JPS61131655A - サ−ビス符号插入制御方式 - Google Patents

サ−ビス符号插入制御方式

Info

Publication number
JPS61131655A
JPS61131655A JP25179084A JP25179084A JPS61131655A JP S61131655 A JPS61131655 A JP S61131655A JP 25179084 A JP25179084 A JP 25179084A JP 25179084 A JP25179084 A JP 25179084A JP S61131655 A JPS61131655 A JP S61131655A
Authority
JP
Japan
Prior art keywords
circuit
service code
bit
code
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25179084A
Other languages
English (en)
Inventor
Hiroyasu Sumiya
住谷 裕康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP25179084A priority Critical patent/JPS61131655A/ja
Publication of JPS61131655A publication Critical patent/JPS61131655A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、m81c符号列に制御信号等のサービス符号
を挿入して伝送するサービス符号挿入制御方式に関する
ものである。
〔従来の技術〕
mB I C符号は、mビットのデータ符号の最後のl
ビットをCビットとすると、これを反転したCビットを
mビットに付加して、m+lビットで1ワー、ドとなる
符号としたものであり、“0”或いは“1″連続のデー
タであっても、Cビットの次のCビットは符号反転され
ているので、mビット以上同一符号が連続しない利点が
ある符号形式第6図は従来のm81c符号の説明図であ
り、例えば、m=10に設定されているmビットのデー
タ符号の最後のCビットに、そのCビットを反転したご
ビットを付加して、m+1ビツトにより1ワードを形成
し、又サービス符号G、、c2゜G3を挿入する位置を
受信側で認識できるように、複数ワード毎にフレーム同
期符号F、、Fz。
F3を挿入するものである。
〔発明が解決しようとする問題点〕
m81c符号の受信側では、Cビットと次のごビットと
が反転関係を有し、且つこれがワード周期で生じること
によりワード同期をとり、更にフレーム同期符号Fl、
Fz、F3によりフレーム同期をとって、サービス符号
c、、G2.G3を抽出するものであるから、通常のデ
ータ伝送時に於いても、同期引き込み時間が長くなる欠
点があった。又フレーム同期符号F、、F2.F3を抽
出してフレーム同期をとる為のハード構成が複雑となる
欠点があった。
本発明は前述の従来の欠点を改善することを目的とする
ものである。
〔問題点を解決するための手段〕
本発明のサービス符号挿入制御方式は、m(m〉1)ビ
ットの最後のCビットを反転したごビットを前記mビッ
トに付加したmB I C符号列のk(k>>1)ワー
ドを1ブロックとし、ブロック周期の信号を用いて、連
続するP  (p≧1)ブロックに於ける前記Cビット
をその直前の前記Cビットと同一符号とし、それによっ
てmB1c符号則を乱してサービス符号同期パルスとし
て送′出し、このpブロックの後の連続するq (q>
1)ブロックに於ける前記ごビット位置にサービス符号
を挿入して伝送するものである。
〔作用〕
ワード同期が確立されている状態に於いて、ブロック単
位でm81c符号則の乱れが生じても、同期外れの処理
を行わないので、サービス符号同期パルスとして、複数
のブロック単位でm81c符号則を乱し、このサービス
符号同期がとれた状態で、ごビット位置にサービス符号
を挿入して伝送するものである。
〔実施例〕
以下図面を参照して、本発明の実施例について詳細に説
明する。
第1図は本発明の詳細な説明図であり、同図の(A)に
示すように、mビットの最後のCビフートを反転したご
ビットをmビットに付加してmB1C符号列の1ワード
とし、kワードを1ブロックとし、又同図(B)に示す
ように、ブロック毎のごビットをその直前のCビットと
同一極性とし、それを連続するpブロックにサービス符
号同期パルスとして挿入する。この場合、サービス符号
同期パルスは、pブロック毎の総てのC1Cビ・ノド位
置に挿入するのではなく、適当な位置にaピノl−(a
<<p)だけ挿入する。次に連続するqブロックに於け
るブロック単位のCビット位置にサービス符号Sを挿入
するものである。この場合も、総てのCビット位置にサ
ービス符号を挿入するのではなく、サービス符号同期パ
ルスと同様に、適当な位置にbビット(b<<q)だけ
挿入する。
従って、受信側では、m81G符号列のワード同期をと
ることによって、通常のデータ受信を行うことができ、
又サービス符号については、符号則を乱したブロック単
位のごビットをサービス符号同期パルスとして抽出し、
サービス符号同期をとることにより、その後のブロック
単位のCビット位置に挿入されたサービス符号Sを容易
に抽出することができることになる。
第2図は本発明の実施例の送信側の要部ブロック図であ
り、G1−G3はアンド回路、G4はオア回路、FFI
はフリップフロップである。フリップフロップFFIの
データ端子り及びアンド回路G1にはmB I C符号
のデータaが加えられ、フリップフロップFFIのクロ
ック端子CKにはブロック周期のパルスbが加えられ、
m81G符号のデータのmビットの最後のCビットがフ
リッ   ′プフロップFFIにラッチされる。又制御
信号fはサービス符号同期パルス及びサービス符号送信
時のみ“0”となり、それ以外は“1”となるものであ
る。従って、サービス符号送出動作以外の期間では、デ
ータaはアンド回路G1及びオア回路G4を介して送出
データjとなる。
又アンド回路G2には、フリップフロップ・FF1のQ
端子出力信号Cと、サービス符号同期パルスのタイミン
グ信号dとが加えられ、サービス符号同期パルスを送出
する場合に、フリップフロップFFIにラッチされたC
ビットがごビット位置に挿入されて、符号則の乱れを生
じさせる。又サービス符号Sは、サービス符号挿入タイ
ミング信号りと共にアンド回路G3に加えられる。
第3図は第2図の動作説明図であり、(al〜01は第
2図の各部の信号a−s−jの一例を示すものである。
データaは(alに示すように、m81G符号列からな
るもので、Cビットを反転したCビットが付加されて1
ワードが構成され、kワードで1ブロックが構成される
。ブロック周期のパルスbはfb)に示すようにCビッ
トをフリップフロップFF1にラッチする立上りタイミ
ングを有するものであり、フリップフロップFF1のQ
端子出力信号Cは(C)に示すようにCビットの内容と
なる。
制御信号fが“1”で、(dl、 (h)に示すタイミ
ング信号d、hが0”であれば、データaはそのままア
ンド回路Glを介して(幻に示すデータgとなり、且つ
オア回路G4を介して(j)に示す送出データjとなる
サービス符号挿入に先立ってサービス符号同期パルスを
送出するものであり、タイミング信号dが!d)に示す
ように、ブロック単位のCビット位置でアンド回路G2
に加えられ、それにより、アンド回路G2の出力信号e
は(elに示すように、フリップフロップFFIにラッ
チされていたCビットとなる。この時、制御信号fは“
0”となるので、データaの中のCビットはアンド回路
G1により阻止され、その代わりに、アンド回路G2か
らのCビットが挿入されることになる。従って、Cビッ
トの次に同一のCビットが付加されてmB1C符号則が
乱れることになる。
サービス符号同期パルスを連続するpブロックのごビッ
ト位置に挿入した後、連続するqブロックのCビット位
置にサービス符号Sを挿入するものであり、その挿入タ
イミング信号りは、(h)に示すようにアンド回路G3
に加えられ、サービス符号Sもアンド回路G3に加えら
れるので、その出力信号iは(ilに示すものとなり、
このタイミングに於いても、制御信号fは“O”となる
から、アンド回路G3の出力信号iがごビット位置に挿
入された送出データjとなる。即ち、ごビット位置にサ
ービス符号Sが挿入されて送出されることになる。
第4図は本発明の受信側の要部ブロック図であり、1は
データの入力端子、2はクロック信号の入力端子、3は
データの出力端子、4はサービス符号の出力端子、5は
ワード毎の制御パルスを発生ずる制御パルス発生回路、
6はブロック毎の制御パルスを発生する制御パルス発生
回路、7はワード同期保護回路、8はサービス符号同期
保護回路、FF2〜FF4はフリップフロップ、G5は
排他的オア回路、G6は否定出力端子と肯定出力端子と
を有するゲート回路、GV、G8はアンド回路、G9.
GIOはナンド回路である。
サービス符号が挿入されたmB I C符号列のデータ
が入力端子1からフリップフロップFF2のデータ端子
りに加えられ、クロック信号が入力端子2からフリップ
フロップFF2.FF3のクロック端子CK及びアンド
回路G7に加えられる。
フリップフロップFF2のQ端子出力信号(1)は次段
のフリップフロップFF3のデータ端子りに加えられ、
フリップフロップFF2のQ端子出力信号(11とフリ
ップフロップFF3のQ端子出力信号(2)とが排他的
オア回路G5に加えられる。
この排他的オア回路G5により、ワード毎のCビットと
、その次のCビットとの照合を行うことになり、その出
力信号(3)は、符号則を満足している場合は“1”と
なり、サービス符号同期パルスのように符号則を満足し
ていない場合は“0”となる。又フリップフロップFF
3のQ端子出力信号(2)が出力端子3から受信データ
として出力される。
制御パルス発生回路5は、アンド回路G7を介して加え
られるクロック信号を分周して、ワード周期の制御パル
スを発生し、この制御パルスをゲート回路G6とナンド
回路G9とに加えると共に制御パルス発生回路6に加え
る。制御パルス(4)のタイミングに於いて排他的オア
回路G5の出力信号(3)が“1”となれば、ゲート回
路G6の肯定の論理積出力信号(5)は“1”、否定の
論理積出力信号(8)は0″となる。
ワード同期保護回路7は、ゲート回路G6の出力信号(
5)が連続して所定回数“1”となるとワード同期確立
とし、又連続して所定回数“0°゛となると、ワード同
期外れとし、同期外れを示す信号(6)を“1″とする
。それによりワード周期の制御パルス(4)のタイミン
グに於いてゲート回路G6の出力信号(8)が“1” 
(排他的オア回路G5の出力信号(3)が“O”)の時
、ナンド回路G9の出力信号(7)は“O”となるので
、アンド回路G7を介して制御パルス発生回路5に加え
られるクロック信号が阻止されて、制御パルス発生回路
5から出力する制御パルス(4)の位相が1クロック分
変化することになる。このようにして、同期外れの場合
に再度のワード同期引き込み動作が行われることになる
又制御パルス発生回路6は、ワード周期の制御パルスを
分周してブロック周期の制御パルスを発生するものであ
り、サービス符号同期パルスの挿入位置を示す制御パル
ス(9)はアンド回路G8に加えられ、又サービス符号
をラッチするタイミングを示す制御パルス(11)はフ
リップフロラ1FF4のクロック端子GKに加えられる
。この制御パルス発生回路6と、アンド回路G8.サー
ビス符号同期保護回路8及びナンド回路GIOとにより
、サービス符号同期をとる機能を発揮するものであり、
サービス符号同期パルスのように符号則を乱した時にゲ
ート回路G6の出力信号(8)が“1”となり1、制御
パルス発生回路6からの制御パルス(9)とのアンド出
力信号がサービス符号同期保護回路8及びナンド回路0
10に加えられる。
サービス符号同期保護回路8は、ワード同期保護回路7
と類似した作用を行うものであり、サービス符号同期が
とれた時に、制御パルス発生回路6からの制御パルス(
11)がラッチパルスとしてフリップフロップFF4の
クロック端子CKに加えられ、フリップフロップFF2
のd端子出力信号(12)がデータ端子りに加えられ、
フリップフロップFF4のd端子出力信号(13)が出
力端子4からサービス符号として出力される。
第5図は第4図の動作説明図であり、(1)〜(13)
は、第4図の各部の信号(1)〜(13)に対応した一
例を示すものである。受信データがフリップフロップF
F2のデータ端子りに加えられ、クロック端子CKに加
えられるクロック信号に従ってラッチされ、そのQ端子
出力信号(1)は、第5図の(11に示すように、通常
の場合にCビットの次にごビットが付加されたものとな
り、フリップフロップFF3のQ端子出力信号(2)は
、第5図の(2)に示すように、フリップフロップFF
2のQ端子出力信号(1)より1クロック分遅れたもの
となって、排他的オア回路G5では、Cピントとごビッ
トとを比較することになる。
符号則を満足する場合は、排他的オア回路G5の出力信
号(3)は“1”となり、ワード同期がとれている場合
は、制御パルス発生回路5からの制御パルス(4)は、
第5図の(4)に示すように、排他的オア回路G5に於
いてCビットとCビットとを比較するタイミングに一致
し、ゲート回路G6の出力信号(5)は制御パルス(4
)のタイミング毎に“1″となる。
符号則を満足しない場合は、排他的オア回路G5の出力
信号(3)は、第5図の(3)の点線で示す位置でも“
0”となる。従って、ゲート回路G6の出力信号(6)
は“O”となる。このような符号則を満足しない状態が
所定回数連続する゛と、ワード同期保護回路7は、信号
(6)を第5図の(6)に示すように1″とする。それ
によって、次の制御パルス(4)のタイミングに於いて
排他的オア回路G5の出力信号(3)が“l”であると
、ゲート回路G6の出力信号(8)は“O”となり、ナ
ンド回路G9の出力信号(ηは“1”となるので、アン
ド回路G7によるクロック信号の阻止は行われない。即
ち、ワード同期検出が行われた状態となる。
又[1パルス(4)のタイミングに於いて排他的オア回
路G5の出力信号(3)が“0”であると、ゲート回路
G6の出力信号(8)は“1”となり、ナンド回路G9
の出力信号(7)は、第5図の(7)に示すように“O
”となるから、アンド回路G7によるクロック信号の阻
止が行われ、制御パルス発生回路5からの制御パルス(
4)の位相が1クロック分シフトされることになる。
ブロック単位で符号則を満足しない状態が生じても、ワ
ード同期外れとはならないので、ブロック単位でサービ
ス符号同期パルスを挿入しても問題はない。このサービ
ス符号同期パルスに同期化し、サービス符号を受信した
時は、ゲート回路G6の出力信号(8)は、第5図の(
8)に示すように、ブロック周期で“0”とはならず、
“l”を継続することになる。従って、制御パルス発生
回路6からの制御パルス(9)が第5図の(9)に示す
ように出力された時に、アンド回路G8の出力信号は“
l”となり、又サービス符号同期保護回路8からの信号
a〔は“0”となるから、ナンド回路GIOの出力信号
は“1”となり、制御パルス発生回路6は、制御パルス
発生回路5からの制御パルスを分周して制御パルス(9
)を出力することになる。なお、第5図のα呻に於ける
点線は、サービス符号同期保護回路8でブロック周期で
アンド回路G8の出力信号が所定回数連続して“0”と
なった時に、同期外れとして“1″の信号alを出力す
ることを示すものである。
又制御パルス発生回路6からの制御パルス(11)は、
第5図の(11)に示すタイミングでフリップフロップ
FF4のクロック端子CKに加えられ、フリップフロッ
プFF2のd端子出力信号(12)が第5図の(12)
に示す場合に、Cビットの後に挿入されたサービス符号
SがフリップフロップFF4にラッチされ、そのd端子
出力信号(13)は第5図の(13)に示すように、サ
ービス符号Sとなって、出力端子4から出力される。
前述のように、ワード同期がとれた状態で、サービス符
号同期パルスによるブロック同期をとることにより、C
ビット後に挿入したサービス符号Sを抽出することがで
きることになる。又出力端子3からの受信データを後段
の回路へ転送すると共に、ワード同期保護回路7からの
信号(6)を同期確立を示す信号として転送することが
できる。同様に、出力端子4からの受信サービス符号を
後段の回路へ転送すると共に、サービス符号同期保護回
路8からの信号a・を同期確立を示す信号として転送す
ることができる。
〔発明の効果〕
以上説明したように、本発明は、m(m>1)ビットの
最後のCビットを反転したCビットを、mビットに付加
したmB I G符号列を伝送する方式に於いて、その
mB I G符号列ののk(B(>>1)ワードを1ブ
ロックとし、連続するp (p≧1)ブロックに於ける
前記ごビットをその直前のCビットと同一符号としてサ
ービス符号同期パルスとし、pブロックの後の連続する
(1 (q>1)ブロックに於ける前記Cビットの位置
にサービス符号Sを挿入して伝送するものであり、受信
側に於いては、ワード同期をとるだけで、通常のデータ
受信処理を行うことができ、サービス符号Sについては
、サービス符号同期パルスを検出して、サービス符号同
期をとることにより容易に抽出することができる。従っ
て、余分なフレーム同期符号等を付加する必要がないの
で、効率の良い伝送を行うことが可能となり、且つワー
ド同期をとるだけであるから、同期確立を迅速に行うこ
とができる利点がある。
【図面の簡単な説明】
第1図は本発明の詳細な説明図、第2図は本発明の実施
例の送信側の要部ブロック図、第3図は第2図の動作説
明図、第4図は本発明の実施例の受信側の要部ブロック
図、第5図は第4図の動作説明図、第6図は従来のmB
lc符号列によるサービス符号伝送のフレーム構成説明
図である。 01〜G3.G7.G8はアンド回路、G4はオア回路
、G5は排他的オア回路、G6はゲート回路、G9.C
;10はナンド回路、FFl−FF4はフリ7プフロツ
プ、lはデータの入力端子、2はクロック信号の入力端
子、3はデータの出力端子、4はサービス符号の出力端
子、5,6は制御パルス発生回路、7はワード同期保護
回路、8はサービス符号同期保護回路である。

Claims (1)

    【特許請求の範囲】
  1. m(m>1)ビットの最後のCビットを反転した@C@
    ビットを前記mビットに付加したmB1C符号列のk(
    k>>1)ワードを1ブロックとし、連続するp(p≧
    1)ブロックに於ける前記@C@ビットをその直前の前
    記Cビットと同一符号としてサービス符号同期パルスと
    し、該pブロックの後の連続するq(q>1)ブロック
    に於ける前記@C@ビット位置にサービス符号を挿入し
    て伝送することを特徴とするサービス符号挿入制御方式
JP25179084A 1984-11-30 1984-11-30 サ−ビス符号插入制御方式 Pending JPS61131655A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25179084A JPS61131655A (ja) 1984-11-30 1984-11-30 サ−ビス符号插入制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25179084A JPS61131655A (ja) 1984-11-30 1984-11-30 サ−ビス符号插入制御方式

Publications (1)

Publication Number Publication Date
JPS61131655A true JPS61131655A (ja) 1986-06-19

Family

ID=17227970

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25179084A Pending JPS61131655A (ja) 1984-11-30 1984-11-30 サ−ビス符号插入制御方式

Country Status (1)

Country Link
JP (1) JPS61131655A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015115651A (ja) * 2013-12-09 2015-06-22 Necプラットフォームズ株式会社 シリアルデータ送信装置、シリアルデータ受信装置、シリアルデータ送信方法、及び、シリアルデータ送信プログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015115651A (ja) * 2013-12-09 2015-06-22 Necプラットフォームズ株式会社 シリアルデータ送信装置、シリアルデータ受信装置、シリアルデータ送信方法、及び、シリアルデータ送信プログラム

Similar Documents

Publication Publication Date Title
JPH0477494B2 (ja)
JPH03237832A (ja) データ・クロックのタイミング合わせ回路
EP0613602B1 (en) Method and apparatus for decoding manchester encoded data
US4325053A (en) Method and a circuit for decoding a C.M.I. encoded binary signal
US4862482A (en) Receiver for Manchester encoded data
JPH11317775A (ja) 組合せデ―タ/クロック信号を送信する装置
JPS62276938A (ja) デイジタル同期回路
JPS61131655A (ja) サ−ビス符号插入制御方式
JPH02181536A (ja) ネットワークからの直列に受信される信号をデコードするための装置
US5781587A (en) Clock extraction circuit
JPH0129339B2 (ja)
JP2752654B2 (ja) スクランブル化符号のデータ伝送方式
JPH0210619B2 (ja)
JPS6213125A (ja) Cmi符号復号器
JP2745993B2 (ja) 信号伝送方式
JPS5947504B2 (ja) デイジタル伝送方式
JPS59181862A (ja) Nrzi復号器
JP3150071B2 (ja) データ伝送装置
JPS613544A (ja) 同期クロツク再生装置
JPS61102852A (ja) Cmi符号の副信号重畳方式
JPS5888952A (ja) Scビツト重畳伝送方式
JPH03135115A (ja) Dmi及びディファレンシャル・マンチェスタ方式の復号化方式
JPS59163937A (ja) デイジタル符号の復号化方式
JPS62220037A (ja) 並列同期回路
GB2120053A (en) Digital data encoding