JPS6085437U - 入力バツフア回路 - Google Patents
入力バツフア回路Info
- Publication number
- JPS6085437U JPS6085437U JP17821883U JP17821883U JPS6085437U JP S6085437 U JPS6085437 U JP S6085437U JP 17821883 U JP17821883 U JP 17821883U JP 17821883 U JP17821883 U JP 17821883U JP S6085437 U JPS6085437 U JP S6085437U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input
- input buffer
- buffer circuit
- pull
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の入力バッファ回路の一例の回路図、第2
図は本考案の一実施例の回路図である。 −1,1
′・・・・・・入力バッファ回路、2・・・・・・入力
端子、3・・・・・・出力端子、4・・・・・・インバ
ータ、5・・・・・・pチャネルMOSトランジスタ、
6・・・・・・プルアップ電源端子、7・・・・・・ゲ
ート電源端子、8・・・・・・押しボタンスイッチ、9
,9’・・・・・・プルアップ回路、10・・・・・・
pチャネルMO3)ランジスタ、11・・・・・・nチ
ャネルMOSトランジスタ。
図は本考案の一実施例の回路図である。 −1,1
′・・・・・・入力バッファ回路、2・・・・・・入力
端子、3・・・・・・出力端子、4・・・・・・インバ
ータ、5・・・・・・pチャネルMOSトランジスタ、
6・・・・・・プルアップ電源端子、7・・・・・・ゲ
ート電源端子、8・・・・・・押しボタンスイッチ、9
,9’・・・・・・プルアップ回路、10・・・・・・
pチャネルMO3)ランジスタ、11・・・・・・nチ
ャネルMOSトランジスタ。
Claims (1)
- 入力端子と電源端子間に接続されたプルアップ回路又は
プルダウン回路を有する入力だソファ回路において、前
記プルアップ回路又はプルダウン回路が、−導電型トラ
ンジスタと反対導電型トランジスタの並列接続回路から
なり、該両トランジスタの入力電極は前記入力バッファ
回路の入力端子に、出力電極は前記電源端子に、制御電
極は前記入力バッファ回路の出力端子にそれぞれ接続さ
れることを特徴とする入力バッファ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17821883U JPS6085437U (ja) | 1983-11-18 | 1983-11-18 | 入力バツフア回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17821883U JPS6085437U (ja) | 1983-11-18 | 1983-11-18 | 入力バツフア回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6085437U true JPS6085437U (ja) | 1985-06-12 |
Family
ID=30386989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17821883U Pending JPS6085437U (ja) | 1983-11-18 | 1983-11-18 | 入力バツフア回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6085437U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016192682A (ja) * | 2015-03-31 | 2016-11-10 | 株式会社沖データ | 発光駆動回路及び画像形成装置 |
-
1983
- 1983-11-18 JP JP17821883U patent/JPS6085437U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016192682A (ja) * | 2015-03-31 | 2016-11-10 | 株式会社沖データ | 発光駆動回路及び画像形成装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5948142U (ja) | ヒステリシス特性を有するモス入力バツフア回路 | |
JPS5996937U (ja) | シユミツト・トリガ回路 | |
JPS6181229U (ja) | ||
JPS6085437U (ja) | 入力バツフア回路 | |
JPS6126329U (ja) | Cmosドライバの貫通電流低減回路 | |
JPS58194541U (ja) | 信号入力回路 | |
JPS6055129U (ja) | 出力回路 | |
JPS6178437U (ja) | ||
JPS60101832U (ja) | 相補型mos集積回路 | |
JPS5973846U (ja) | 半導体回路 | |
JPS619929U (ja) | 電源投入検出・記憶回路 | |
JPS5893014U (ja) | コンプリメンタリ出力回路 | |
JPS60169933U (ja) | 半導体回路 | |
JPS5956823U (ja) | Cmos回路 | |
JPS60192531U (ja) | 電力用素子の駆動回路 | |
JPH0431832U (ja) | ||
JPS59129210U (ja) | トランジスタ回路 | |
JPS6050518U (ja) | 平衡変調器 | |
JPS62159024U (ja) | ||
JPH0370429U (ja) | ||
JPS5984912U (ja) | 電圧検出回路 | |
JPS59111334U (ja) | インバ−タ回路 | |
JPS604033U (ja) | 相補型トランジスタを用いた論理回路 | |
JPS5942646U (ja) | 入力回路 | |
JPS5834444U (ja) | 排他的論理和回路 |