JPS6030913B2 - キ−ボ−ド付電子時計 - Google Patents
キ−ボ−ド付電子時計Info
- Publication number
- JPS6030913B2 JPS6030913B2 JP50084200A JP8420075A JPS6030913B2 JP S6030913 B2 JPS6030913 B2 JP S6030913B2 JP 50084200 A JP50084200 A JP 50084200A JP 8420075 A JP8420075 A JP 8420075A JP S6030913 B2 JPS6030913 B2 JP S6030913B2
- Authority
- JP
- Japan
- Prior art keywords
- digit
- time
- circuit
- keyboard
- seconds
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04G—ELECTRONIC TIME-PIECES
- G04G5/00—Setting, i.e. correcting or changing, the time-indication
- G04G5/04—Setting, i.e. correcting or changing, the time-indication by setting each of the displayed values, e.g. date, hour, independently
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
Description
【発明の詳細な説明】
本発明は、キーボード操作による時刻合わせ、時刻設定
に関するものである。
に関するものである。
従来、電子表示装置を有する電子時計は種々発表されて
いるが、時刻合わせ、時刻設定が簡単におこなえるもの
は無く、リューズ及び修正スイッチなどにより、修正の
桁毎に自走あるいは手動によりパルスを送り込んで、疹
正及び初期セットを行なつている。
いるが、時刻合わせ、時刻設定が簡単におこなえるもの
は無く、リューズ及び修正スイッチなどにより、修正の
桁毎に自走あるいは手動によりパルスを送り込んで、疹
正及び初期セットを行なつている。
これらの方法では時刻合わせ、時刻設定に手間がかかり
、また間違えやすいため非常に不便であつた。
、また間違えやすいため非常に不便であつた。
本発明は上記の欠点を無くすことにあり、しかも時刻合
わせ、時刻設定がわかりやすく行なえるものである。
わせ、時刻設定がわかりやすく行なえるものである。
以下図面に従って本発明を説明する。
第1図は本発明の実施例であるキーボード付電子時計の
回路図であり、第2図は第1図のパルス制御回路2の動
作波形を示したものであり、第3図は第1図の表示部1
9の表示内容を示したものである。まず第1図を利用し
ての電子時計の構成を説明する。分周回路1は水晶振動
子によって作られた高安定なパルス信号を分周してパル
ス制御回路2に送る。パルス制御回路2は、クロックバ
ルスマ、ビット・/ゞノレスT,〜T4、デイジツト・
/ゞルスD,〜D3を制御して各回路に送っている。加
算回路17には、T,,D,のタイミングにより256
日2の信号が時間基準信号として印加され、1秒間に2
56回加算を行ない、4ビットシフトレジスタ16に信
号を送っている。加算回路17、4ビットシフトレジス
タ16、ANDゲート9、ORゲート8、32ビットシ
フトレジスタ7は循環ループを構成し、時刻情報はこの
循環ループにより計数記憶される。ANDゲート1 1
〜1 5は4ビットシフトレジスター6が所定の状態と
なったことを検出し、フリップフロップ10、加算回路
17、ゲート8,9により桁上げを行なうための回路で
ある。ANDゲート11は秒が30秒以内か以上かの判
断を行ない、3の皆以上の時には桁上げ信号をフリップ
フロップ1川こ送る。
回路図であり、第2図は第1図のパルス制御回路2の動
作波形を示したものであり、第3図は第1図の表示部1
9の表示内容を示したものである。まず第1図を利用し
ての電子時計の構成を説明する。分周回路1は水晶振動
子によって作られた高安定なパルス信号を分周してパル
ス制御回路2に送る。パルス制御回路2は、クロックバ
ルスマ、ビット・/ゞノレスT,〜T4、デイジツト・
/ゞルスD,〜D3を制御して各回路に送っている。加
算回路17には、T,,D,のタイミングにより256
日2の信号が時間基準信号として印加され、1秒間に2
56回加算を行ない、4ビットシフトレジスタ16に信
号を送っている。加算回路17、4ビットシフトレジス
タ16、ANDゲート9、ORゲート8、32ビットシ
フトレジスタ7は循環ループを構成し、時刻情報はこの
循環ループにより計数記憶される。ANDゲート1 1
〜1 5は4ビットシフトレジスター6が所定の状態と
なったことを検出し、フリップフロップ10、加算回路
17、ゲート8,9により桁上げを行なうための回路で
ある。ANDゲート11は秒が30秒以内か以上かの判
断を行ない、3の皆以上の時には桁上げ信号をフリップ
フロップ1川こ送る。
ANDゲート12は時の桁の13の判断を行ない、AN
Dゲート13は10時の桁の2の判断を行なう。またA
NDゲート14は10秒の桁、1ぴ分の桁の6の判断を
行ない、ANDゲート15は、秒、分、時の桁の10の
判断を行なう。各ANDゲート1 1,1 2,1 3
,14,15から送られるくる桁上げ信号をフリップフ
ロツプ10はタイミングを取って加算回路17に送る。
これにより秒→分→時の桁上げが行なわれる。ANDゲ
ート9はフリツプフロツプ】0により桁上げ信号が送ら
れた時4ビットシフトレジスタ16の4ビット間をリセ
ットするためのゲートである。ORケート8は時の桁が
ANDゲ−ト9によりリセットされた時1をセットする
ゲートであり、これにより時の桁の表示が1幼時→1時
になる。デコーダ18は4ビットシフトレジスタ16の
出力信号の2進化IG隼変換を行ない表示部19に送る
。表示部19はディジット・パルス信号Dnでタイミン
グをとり時刻表示を行なう。以上の構成により時刻計時
が行なわれるのであるが、従来の時刻修正においては加
算回路17の一部であるORゲート17aにさらに別の
入力端子を設けデイジツト・パルスDnでタイミングを
取り、各修正桁毎に自走あるいは手動によりパルスを送
り込んで加算を行なうことにより修正を行なっている。
このような方法では、1回押し謀まると分の修正におい
ては、修正スイッチを60回近く操作してもとにもと1
さなければならない。また秒の修正においても操作を誤
まると1分間近くも待機していなければならないので手
間がかかり不便であった。第1図3,4,5,6は本発
明の特徴である時刻修正部であり、3はテンキーを有す
るキーボード、4は・ンコーダ、5はキーボード制御回
路、6はメモリー回路である。
Dゲート13は10時の桁の2の判断を行なう。またA
NDゲート14は10秒の桁、1ぴ分の桁の6の判断を
行ない、ANDゲート15は、秒、分、時の桁の10の
判断を行なう。各ANDゲート1 1,1 2,1 3
,14,15から送られるくる桁上げ信号をフリップフ
ロツプ10はタイミングを取って加算回路17に送る。
これにより秒→分→時の桁上げが行なわれる。ANDゲ
ート9はフリツプフロツプ】0により桁上げ信号が送ら
れた時4ビットシフトレジスタ16の4ビット間をリセ
ットするためのゲートである。ORケート8は時の桁が
ANDゲ−ト9によりリセットされた時1をセットする
ゲートであり、これにより時の桁の表示が1幼時→1時
になる。デコーダ18は4ビットシフトレジスタ16の
出力信号の2進化IG隼変換を行ない表示部19に送る
。表示部19はディジット・パルス信号Dnでタイミン
グをとり時刻表示を行なう。以上の構成により時刻計時
が行なわれるのであるが、従来の時刻修正においては加
算回路17の一部であるORゲート17aにさらに別の
入力端子を設けデイジツト・パルスDnでタイミングを
取り、各修正桁毎に自走あるいは手動によりパルスを送
り込んで加算を行なうことにより修正を行なっている。
このような方法では、1回押し謀まると分の修正におい
ては、修正スイッチを60回近く操作してもとにもと1
さなければならない。また秒の修正においても操作を誤
まると1分間近くも待機していなければならないので手
間がかかり不便であった。第1図3,4,5,6は本発
明の特徴である時刻修正部であり、3はテンキーを有す
るキーボード、4は・ンコーダ、5はキーボード制御回
路、6はメモリー回路である。
次に第1図、第3図を用いて本発明の時刻合わせ、時刻
設定を説明する。第3図Aはキーボード3のキーを誤っ
て押した時には修正されない状態であるロック状態(携
帯状態)の表示部19の表示内容を示したものである。
設定を説明する。第3図Aはキーボード3のキーを誤っ
て押した時には修正されない状態であるロック状態(携
帯状態)の表示部19の表示内容を示したものである。
例として時刻表示が1独寿21分19段であるとき現在
の時刻は1幼時35分1乳砂であり、分の桁の時刻を3
5分に合わせる場合を説明する。ロック状態を解除する
と、デコーダ回路18の入力信号は秒の桁の時のみメモ
リ回路6の出力信号が接続されて、メモリ回路6のメモ
リ内容が表示部19に表示される。第3図Bはこの状態
の表示内容を示したものであり、秒の桁は消えている。
次にキーボード3のキー3を押すとェンコーダ4により
2進数に変換されたキーボード制御回路5を適ってメモ
リ回路6に送られて、メリ回路6の1桁目に3が記憶さ
れる。この時の表示部19の表示内容は第3図Cのよう
になり、秒の桁は点滅を行なっている。次にキー5を押
すと、キー3を押した時と同様にしてメモリ回路6の1
桁目に5が記憶され、3は2桁目にシフトされて表示内
容は第3図Dに示すようになり、秒の桁の35は点滅を
行なっている。次に桁指定キーMを押すとメモリ回路6
に記憶された35は、キーボード制御回路5に送られた
布線aからORゲート8を通りシフトレジスタ7の分桁
を表わすディジット・タイムD5,D6に同明して35
がセットされると同時にメモリ回路6のメモリをリセッ
トする。この状態の表示内容は第3図Eのようになり秒
の桁の表示は消えている。これで時刻合わせは完了する
。時の修正においても分と同様に一旦、秒桁の位置に暦
数を行ない、その後桁指定キー日を押すことにより行な
うことができる。秒の修正においても分と同様に修正を
行なうことができ、従来の砂の修正は0硯砂スタートが
一般的であったが本発明を用いることにより、修正に失
敗しても秒を再設定すればよいので1分間待機している
必要もなくなる。また修正による誤差も桁指定キーSを
押すと、ディジット・タイムD,,D2の秒以下の桁が
リセットされるので1/25競砂以内の誤差になるので
問題は無い。また次のように操作することにより従来の
ように0の砂スタートもすることができる。即ちロック
状態を解除するとメモリ回路6はリセットされるので、
桁指定キーSを押すだけで0硯砂スタートすることがで
き、このとき3の砂以上の時には秒リセットと同時にA
NDゲート11が働らいて分の桁にプラス1が加算され
る。以上のような操作により時分秒の修正が終わりロッ
ク状態にもと、すと、表示内容は第3図Fのようになり
1幼時35分20秒が表示されている。時刻合わせをし
ている間も回路は働らいているので、時刻合わせに要し
た時間も積算されて表示される。次に誤って層数した時
を説明する。第3図Cの状態の時、誤ってキー4を押し
てしまった時はクリアキーCを押すと第3図Bの状態に
元るので従来の通りに暦数をしなおせばよい。また本来
は表示されない数、分と秒は60〜99時は13〜00
が層数された時、桁指定キーM.S.日を操作すると分
と秒は00に、時は1にセツトされる。以上のようにキ
ーボードの操作により容易に時刻合わせをすることがで
き、暦数された数は一度表示装置の最小桁に表示される
のでキーの押し間違いを知ることができる。
の時刻は1幼時35分1乳砂であり、分の桁の時刻を3
5分に合わせる場合を説明する。ロック状態を解除する
と、デコーダ回路18の入力信号は秒の桁の時のみメモ
リ回路6の出力信号が接続されて、メモリ回路6のメモ
リ内容が表示部19に表示される。第3図Bはこの状態
の表示内容を示したものであり、秒の桁は消えている。
次にキーボード3のキー3を押すとェンコーダ4により
2進数に変換されたキーボード制御回路5を適ってメモ
リ回路6に送られて、メリ回路6の1桁目に3が記憶さ
れる。この時の表示部19の表示内容は第3図Cのよう
になり、秒の桁は点滅を行なっている。次にキー5を押
すと、キー3を押した時と同様にしてメモリ回路6の1
桁目に5が記憶され、3は2桁目にシフトされて表示内
容は第3図Dに示すようになり、秒の桁の35は点滅を
行なっている。次に桁指定キーMを押すとメモリ回路6
に記憶された35は、キーボード制御回路5に送られた
布線aからORゲート8を通りシフトレジスタ7の分桁
を表わすディジット・タイムD5,D6に同明して35
がセットされると同時にメモリ回路6のメモリをリセッ
トする。この状態の表示内容は第3図Eのようになり秒
の桁の表示は消えている。これで時刻合わせは完了する
。時の修正においても分と同様に一旦、秒桁の位置に暦
数を行ない、その後桁指定キー日を押すことにより行な
うことができる。秒の修正においても分と同様に修正を
行なうことができ、従来の砂の修正は0硯砂スタートが
一般的であったが本発明を用いることにより、修正に失
敗しても秒を再設定すればよいので1分間待機している
必要もなくなる。また修正による誤差も桁指定キーSを
押すと、ディジット・タイムD,,D2の秒以下の桁が
リセットされるので1/25競砂以内の誤差になるので
問題は無い。また次のように操作することにより従来の
ように0の砂スタートもすることができる。即ちロック
状態を解除するとメモリ回路6はリセットされるので、
桁指定キーSを押すだけで0硯砂スタートすることがで
き、このとき3の砂以上の時には秒リセットと同時にA
NDゲート11が働らいて分の桁にプラス1が加算され
る。以上のような操作により時分秒の修正が終わりロッ
ク状態にもと、すと、表示内容は第3図Fのようになり
1幼時35分20秒が表示されている。時刻合わせをし
ている間も回路は働らいているので、時刻合わせに要し
た時間も積算されて表示される。次に誤って層数した時
を説明する。第3図Cの状態の時、誤ってキー4を押し
てしまった時はクリアキーCを押すと第3図Bの状態に
元るので従来の通りに暦数をしなおせばよい。また本来
は表示されない数、分と秒は60〜99時は13〜00
が層数された時、桁指定キーM.S.日を操作すると分
と秒は00に、時は1にセツトされる。以上のようにキ
ーボードの操作により容易に時刻合わせをすることがで
き、暦数された数は一度表示装置の最小桁に表示される
のでキーの押し間違いを知ることができる。
また道教桁は点滅表示を行うので時刻合わせの時には携
帯状態と異なる表示をするようにして判別を容易にした
。次に本発明の実施例2としてアラーム付電子時計を説
明する。
帯状態と異なる表示をするようにして判別を容易にした
。次に本発明の実施例2としてアラーム付電子時計を説
明する。
時計本体の回路は第1図と同じなので説明は省略してア
ラ−ム時刻設定を説明する。回路図は第1図の加算回路
を除いた回路になる。第4図はアラーム付電子時計の表
示部の表示内容を示したものである。第1図と第4図を
用いてアラーム時刻設定を説明する。第4図Aは1勿寿
粥分19秒を示しておりこの状態は携帯状態の時刻表示
である。第4図Bはアラーム表示に切替えた状態である
。前のアラーム時刻設定は5時12分45秒である。次
にアラーム設定状態すると第4図Cのようになりシフト
レジスタ7が1ワードリセットされるので全ての表示が
消える。アラーム時刻設定を1時30分0町秒とすると
まずキーーを押して秒の桁に1を暦数する。この状態の
表示内容は第4図Dのようになり秒の桁は点滅をしてい
る。次に桁指定キー日を押すと表示内容は第4図Eのよ
うになると同時にメモリ回路6はリセットされる。次に
キー3を押すと第4図下のようになり、キー0を押すと
第4図Gのようになり秒の桁に30が置数される。次に
桁指定キーMを押すと第4図日のようになると同時にメ
モリ回路6はリセットされる。アラーム設定状態になる
と、シフトレジスタ16,7は初期状態(00又は1)
にセットされるので秒桁を0晩妙とするときは特に設定
操作を行なう必要はない。これでアラーム時刻設定が終
了したので、アラーム表示状態にすると第4図1のよう
になり1時30分0の沙が表示される。携帯状態にする
と第4図Jのようになり1幼時58分2の砂が表示され
る。以上のようにアラーム時刻設定も桁指定キーを持っ
ているので、時−分−秒のように規則正しく設定順次に
従う必要がなく、分や秒だけのァラ−ム時刻設定におい
ては特に簡単にアラーム時刻設定を行なうことができる
。
ラ−ム時刻設定を説明する。回路図は第1図の加算回路
を除いた回路になる。第4図はアラーム付電子時計の表
示部の表示内容を示したものである。第1図と第4図を
用いてアラーム時刻設定を説明する。第4図Aは1勿寿
粥分19秒を示しておりこの状態は携帯状態の時刻表示
である。第4図Bはアラーム表示に切替えた状態である
。前のアラーム時刻設定は5時12分45秒である。次
にアラーム設定状態すると第4図Cのようになりシフト
レジスタ7が1ワードリセットされるので全ての表示が
消える。アラーム時刻設定を1時30分0町秒とすると
まずキーーを押して秒の桁に1を暦数する。この状態の
表示内容は第4図Dのようになり秒の桁は点滅をしてい
る。次に桁指定キー日を押すと表示内容は第4図Eのよ
うになると同時にメモリ回路6はリセットされる。次に
キー3を押すと第4図下のようになり、キー0を押すと
第4図Gのようになり秒の桁に30が置数される。次に
桁指定キーMを押すと第4図日のようになると同時にメ
モリ回路6はリセットされる。アラーム設定状態になる
と、シフトレジスタ16,7は初期状態(00又は1)
にセットされるので秒桁を0晩妙とするときは特に設定
操作を行なう必要はない。これでアラーム時刻設定が終
了したので、アラーム表示状態にすると第4図1のよう
になり1時30分0の沙が表示される。携帯状態にする
と第4図Jのようになり1幼時58分2の砂が表示され
る。以上のようにアラーム時刻設定も桁指定キーを持っ
ているので、時−分−秒のように規則正しく設定順次に
従う必要がなく、分や秒だけのァラ−ム時刻設定におい
ては特に簡単にアラーム時刻設定を行なうことができる
。
誤って魔数した時、表示されない数を魔数した時、回路
の動作も第1図と同様である。本実施例では層数してか
ら桁指定キーを操作したが、先に桁指定キーを操作して
から暦数をするように設定することもでき、この場合は
シフトレジス外こセットするキーを新たに設けなければ
ならない。
の動作も第1図と同様である。本実施例では層数してか
ら桁指定キーを操作したが、先に桁指定キーを操作して
から暦数をするように設定することもでき、この場合は
シフトレジス外こセットするキーを新たに設けなければ
ならない。
また1つの桁指定キーにより桁指定をしてから贋数する
こともできる。また贋数された数が表示される桁は最小
桁に限定されることは無く、専用の表示装置を設けると
最小桁も常に表示していることができる。以上のように
本発明はキーボードの操作により容易に時刻合わせ、時
刻設定を行なうことができ、さらに暦数された数を修正
桁に転送する前に‐表示部の下位桁で表示するので押し
間違いを知ることができ、正確に暦数することができる
。
こともできる。また贋数された数が表示される桁は最小
桁に限定されることは無く、専用の表示装置を設けると
最小桁も常に表示していることができる。以上のように
本発明はキーボードの操作により容易に時刻合わせ、時
刻設定を行なうことができ、さらに暦数された数を修正
桁に転送する前に‐表示部の下位桁で表示するので押し
間違いを知ることができ、正確に暦数することができる
。
本発明はキーボードを用いた電子時計、アラーム時計、
ストップウオッチなどに寄与する所は大きい。
ストップウオッチなどに寄与する所は大きい。
第1図は本発明のキーボード付電子時計の回路図、第2
図は第1図のパルス制御回路の動作波形、第3図は第1
図の表示部の表示内容を示したものであり、第4図は本
発明を用いたアラーム付電子時計の表示部の表示内容を
示したものである。 1・・・…分周回路、2・・…・パルス制御回路、3・
・・キーボード、4……エンコーダ、5…キーボード制
御回路、6・・・・・・メモリ回路、7,16・・・・
・・シフトレジスタ、8……ORゲート、9,1 1,
12,1 3,1 4,1 5・・・ANDゲート、1
0,.....フリップフロップ、17……加算回路
、17a…ORゲート、18・・・・・・デコーダ、1
9・・・・・・表示部。 図 船 第2図 第3図 第4図
図は第1図のパルス制御回路の動作波形、第3図は第1
図の表示部の表示内容を示したものであり、第4図は本
発明を用いたアラーム付電子時計の表示部の表示内容を
示したものである。 1・・・…分周回路、2・・…・パルス制御回路、3・
・・キーボード、4……エンコーダ、5…キーボード制
御回路、6・・・・・・メモリ回路、7,16・・・・
・・シフトレジスタ、8……ORゲート、9,1 1,
12,1 3,1 4,1 5・・・ANDゲート、1
0,.....フリップフロップ、17……加算回路
、17a…ORゲート、18・・・・・・デコーダ、1
9・・・・・・表示部。 図 船 第2図 第3図 第4図
Claims (1)
- 1 水晶発振回路、分周回路、時刻計数回路、表示装置
及び少なくともテンキーを含むキーボードを有し、時刻
修正が前記テンキーの置数により行なわれるキーボード
付電子時計に於いて、時刻修正時に、前記テンキーによ
る置数を2桁分記憶するメモリー回路、前記メモリー回
路に記憶された2桁分の数値を前記表示装置の下位桁数
に表示させると共に前記数値の前記時刻計数回路の対応
する桁への転送を制御するキーボード制御回路及び前記
テンキーにより置数され数置を転送すべき桁を指定する
桁指定キーを具備することを特徴とするキーボード付電
子時計。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP50084200A JPS6030913B2 (ja) | 1975-07-08 | 1975-07-08 | キ−ボ−ド付電子時計 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP50084200A JPS6030913B2 (ja) | 1975-07-08 | 1975-07-08 | キ−ボ−ド付電子時計 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS527771A JPS527771A (en) | 1977-01-21 |
JPS6030913B2 true JPS6030913B2 (ja) | 1985-07-19 |
Family
ID=13823824
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP50084200A Expired JPS6030913B2 (ja) | 1975-07-08 | 1975-07-08 | キ−ボ−ド付電子時計 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6030913B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61170430U (ja) * | 1985-04-11 | 1986-10-22 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS566184A (en) * | 1979-06-28 | 1981-01-22 | Casio Comput Co Ltd | Electronic watch |
JPS57183824U (ja) * | 1981-05-14 | 1982-11-22 | ||
JPS59163511A (ja) * | 1983-03-09 | 1984-09-14 | Mitsutoyo Mfg Co Ltd | デジタル表示測定器 |
JPS6113174A (ja) * | 1984-06-29 | 1986-01-21 | Rhythm Watch Co Ltd | タツチスイツチ付時計 |
JPS6242087A (ja) * | 1985-08-20 | 1987-02-24 | Seikosha Co Ltd | 調時確認音発生装置 |
KR102577252B1 (ko) * | 2016-10-27 | 2023-09-11 | 현대모비스 주식회사 | 차량용 지시계의 원점 검출 방법 |
-
1975
- 1975-07-08 JP JP50084200A patent/JPS6030913B2/ja not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61170430U (ja) * | 1985-04-11 | 1986-10-22 |
Also Published As
Publication number | Publication date |
---|---|
JPS527771A (en) | 1977-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6463011B1 (en) | Analog display horological piece including means for selecting digital information | |
US4216649A (en) | Function selection circuit for multi-function timepiece | |
US4245338A (en) | Time correction system for an electronic timepiece | |
JPS6030913B2 (ja) | キ−ボ−ド付電子時計 | |
US4152887A (en) | Digital electronic alarm timepiece | |
US4300204A (en) | Time and date information correction in a combination timepiece and calculator utilizing a decimal point indicator display | |
US4188776A (en) | Electronic watch | |
JPS6018027B2 (ja) | 音で報時する電子時計 | |
US4178750A (en) | Control circuit for electronic timepiece | |
US4367958A (en) | Correction signal generating system for an electronic timepiece | |
US4250571A (en) | Portable electronic device | |
GB2065934A (en) | Correction signal input system for electronic timepiece | |
JPS6238670B2 (ja) | ||
JPS5920996B2 (ja) | ケイサンキツキトケイ | |
JPS6133149B2 (ja) | ||
GB2046959A (en) | Electronic timepieces | |
JPS6045388B2 (ja) | 報知機能付電子機器 | |
JPS601437Y2 (ja) | 電子時計 | |
JPS591994B2 (ja) | キ−ボ−ド付電子時計の修正装置 | |
JPS5941154B2 (ja) | キ−ボ−ド付時計 | |
JPS642230Y2 (ja) | ||
JPS6145504Y2 (ja) | ||
JPH0616360Y2 (ja) | デジタル時計の修正回路 | |
JPH05100057A (ja) | 指針式多機能時計 | |
JP2723536B2 (ja) | ストップウオッチ付電子時計 |