JPS60245086A - 図形塗りつぶし制御方式 - Google Patents

図形塗りつぶし制御方式

Info

Publication number
JPS60245086A
JPS60245086A JP10153884A JP10153884A JPS60245086A JP S60245086 A JPS60245086 A JP S60245086A JP 10153884 A JP10153884 A JP 10153884A JP 10153884 A JP10153884 A JP 10153884A JP S60245086 A JPS60245086 A JP S60245086A
Authority
JP
Japan
Prior art keywords
memory
dot
pattern
solid
filling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10153884A
Other languages
English (en)
Inventor
Yoshiaki Ikezoe
池添 義章
Masaki Kotaki
小滝 正毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP10153884A priority Critical patent/JPS60245086A/ja
Publication of JPS60245086A publication Critical patent/JPS60245086A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T11/002D [Two Dimensional] image generation
    • G06T11/40Filling a planar surface by adding surface attributes, e.g. colour or texture

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Image Generation (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は図形処理制御装置に使用される図形塗シクふし
制御方式に関し、特に図形枠内を指定された塗シつぶし
パターンによ)塗シつぶす制御方式に関する。
(従来技術) 従来技術による、この種の図形処理装置に使用される図
形塗シつぶし制御方式は@1図に示すようにして実現さ
れていた。第1図において、(a)は二本の折れ線が描
画されておシ、これらの間の塗シつぶし金行うわけであ
り、例えば、X軸方向あるいはY軸方向に一辺が平行と
なる三角形に分解し、頂点から対辺への線分を描画させ
、次Vr−1ドツトだけ移動させて二本口の線分を描画
させる方法によシ線分の集合として一面黒地に塗りつぶ
していた。これによって(b)が完成したわけである。
次に、描画メモリにより1ワードづつ読出し、塗シつぶ
しパターン(C)と読出されたワードとのANDをめ、
再び描画メモリに書込むことによシ描画メモリ上に・(
d)に示すような塗シつぶし図形ができあがる。
上記の過程をさらに簡単に説明すれば、第1図に示す図
形塗りつぶし制御方式では、1ず第1図(a)に示すよ
うに図形を描画して特定領域t−指定し、次に幾つかの
手段によシ第1図(b)K−示すように、第1図(a)
によって指定された領域ftaうつぶし、第1図CC)
により指定された塗シクぶしパターンと上記領域との論
理ANDをとシ、第1図(d)f7c示すようにして目
的とする図形の塗シつぶしを行って込た。このため、指
定されたパぞ一ンで図形を塗りつぶすためには、いった
ん−面に黒地で塗シつぶすと云う、一つの余分な過程が
必要であった。また、このように−面に黒地で塗シつぶ
す方法が一本、一本の線を描画させてゆくことにより実
現されている場合には、塗9つぶし処理に非常に長時間
を要すると云う欠点があった。
(発明の目的) 本発明の目的は、−回の操作によシ指定され念パターン
で図形を塗シつぶすため、1少つぶし専用の図形枠描画
用の図形枠メモリを備え、描画された画面のX軸方向の
二点間で塗シつぶしパターンを指定し、指定されたバタ
′−ンKL7tがって図形、の塗りつぶしを実現するこ
とにより上記欠点を除去し、高速に図形の塗シつぶし処
理をするように構成した図形量シつぶし制御方式を提供
することにある。
(発明の構成) 本発明による図形量シつぶし制御方式は図形枠描画メモ
リと、パターンメモリと、フリップフロップと、X軸方
向メモリおよびY軸方向メモリとを具備し、図形を高速
でIllシつぶすことができるように構成して実現した
ものである。
図形枠描画メモリは、塗多つぶし図形の枠描画を格納す
るためのものである。
パターンメモリは、塗シつぶしパターンを格納するため
のものである。
7リツプフロツプは、塗りつぶし期間を記憶するための
ものでおる。
X軸方向メモリおよびY軸方向メモリよ構成る一対のメ
% IJは、塗シつぶし図形の各頂点の位置を記憶する
ためのものである。
(実施例) 次に、本発明について図面を参照して詳細に説明する。
第2図は本発明による図形量シつぶし制御方式による描
画であ少、第3図および第4図は図形塗フつぶし制御方
式による構成のプ四ツク図である。
第3図において1は描画制御部、2は図形枠描画メモリ
、6は塗9つぶし制御部、4は選択回路、5は塗9つぶ
しのパターンメモリ、6は映像メモリである。一方、第
4図に示す塗りつぶし制御部6の内部において、61は
タイミング回路、62はドツトカウンタ、63はY軸用
の切替え回路、2S4はX軸方向メモリ、65はドツト
ラインカウンタ、36はY軸用の切替え回路、ろ7はY
軸方向メモリ、68はフリップフロップ、691〜69
6はそれぞれORゲートであ、る。
第2図〜第4図において、描画制御部1によシ図形枠描
画メモリ2へ第2図(a)に示すような閉じた図形が描
画される。このとき、描画制御部1によシス形の頂点a
1e aj # ”?’ p”* vならびにa愈 、
ajの座標がそれぞれX軸方向メモリ64とY軸方向メ
七り?57とに記憶される。
第2図C11)に示す図形のykなら6にy、のドツト
ラインについて、第2図(b)に示すパターンで塗りつ
ぶして第2図(C)に示す図形を得る過程を次に説明す
る。1ず、yk ドツトラインにしたがって1ドツトづ
つ図形枠描画メモリ2よルデータを読出してゆく。この
とき、1ドツト読肯すごとI/c、ドツトカウンタ32
をインクリメントしてゆく。また、1ドツトライン読出
し終るごとにドツトラインカウンタ35の内容をインク
リメントしてゆく。ykドツトラインになるとY軸方向
メモリ67の出力により、X軸方向メモリ64がイネー
ブルされ、ドツトカウンタの内容が81に−1つたとき
SX軸方向メモリ64の出力圧よ)塗りつぶし期間表示
用の7リツプフロツプ68がリセットされ、図形枠描画
メモリ2の内容が映像メモリ6に書込1れて頂点のドツ
トが書込まれる。
塗りうぶし期間表示用の7リツプフロツプ38の状態は
、図形枠描画メ七す2から読出された内容が“l#のと
きに反転fる。すなわち、1ドツトライン間で最初に″
l”が現われたところで@1#となシ、次に′″1#が
現われると″0#になる。
次に、y1ドツトラインについて説明する。x1の位置
が読出されるとmbつぶし期間表示用の7リツプフロツ
プ38が@1”とな’)、Xg の位置で′0#になる
。xaで再び′″1#にな’)、xaの位置で@0”に
なる。塗シつふし期間表示用の7リツプ70ツブ38は
X I X 2およびxa −x4で1”となシ、この
ときに塗シつぶしのパターンメモリ5が有効となり、そ
の内容が1ドツトごとに読出されて映像メモリ6へ書込
源れる。
このとき、塗シつぶしパターンは描画制御部1からの指
示に応じて塗ルつぶしパターンの選択回路4によって選
択される。
以上の動作を操返すことによシ、映像メモリ6上に塗シ
つぶし図形が展開される。
(発明の効果) 本発明は以上説明したように、塗りつぶし用の図形枠を
描画して記憶すると共に図形の頂点座標を記憶し、塗り
つふし期間を示して塗りクぶしパターンを形成すること
によシ、指定されたパターンによシ高速に図形の塗フク
ぶし処理することが可能となると云う効果がるる。
【図面の簡単な説明】
第1図は、従来技術による図形の塗すっぷし方式を示す
概念図である。 第2図は、本発明による図形の塗シっぷし方式を示す概
念図である。 第3図および第4図は、本発明にょシス形の塗9つぶし
を実行するための装置の一実施例を示すブロック構成図
である。 1・・・描画制御部 2・串・図形枠描画メモリ 6働・拳塗りつぶし制御部 4壽・・選択回路 5・・・パターンメモリ 6・・・映像メモリ 6111・−タイミング回路 62・°・・ドツトカウンタ 33.36・・・切替え回路、 34・・・X軸方向メモリ 35・・・ドツトラインカウンタ ろ7・・・X軸方向メモリ 38・・・7リツプ70ップ 才1図 才2図 (d)

Claims (1)

    【特許請求の範囲】
  1. 塗多つぶし図形の枠描画を格納するための図形枠描画メ
    モリと、塗りクぶしパターンを格納するためのパターン
    メモリと、塗シつぶし期間を記憶するための7リツプフ
    ロツプと、前記塗9つぶし図形の各頂点の位置を記憶す
    るための一対のX軸方向メモリおよびY軸方向メモリと
    を具備°シ、゛図形を高速で塗りつぶすことができるよ
    うに構成して実現したことを特徴とする図形塗りつぶし
    制御方式。
JP10153884A 1984-05-18 1984-05-18 図形塗りつぶし制御方式 Pending JPS60245086A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10153884A JPS60245086A (ja) 1984-05-18 1984-05-18 図形塗りつぶし制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10153884A JPS60245086A (ja) 1984-05-18 1984-05-18 図形塗りつぶし制御方式

Publications (1)

Publication Number Publication Date
JPS60245086A true JPS60245086A (ja) 1985-12-04

Family

ID=14303211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10153884A Pending JPS60245086A (ja) 1984-05-18 1984-05-18 図形塗りつぶし制御方式

Country Status (1)

Country Link
JP (1) JPS60245086A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62198983A (ja) * 1986-02-26 1987-09-02 Matsushita Electric Ind Co Ltd 図形発生装置
JPS6488791A (en) * 1987-09-30 1989-04-03 Toshiba Corp Reproduced vector font modifying device
JPH0280863U (ja) * 1988-12-08 1990-06-21

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62198983A (ja) * 1986-02-26 1987-09-02 Matsushita Electric Ind Co Ltd 図形発生装置
JPS6488791A (en) * 1987-09-30 1989-04-03 Toshiba Corp Reproduced vector font modifying device
JPH0280863U (ja) * 1988-12-08 1990-06-21

Similar Documents

Publication Publication Date Title
EP0099971A2 (en) Retro-stroke compression and image generation of script and graphic data employing an information processing system
US5265214A (en) Filling processing apparatus and method
JPH0336668A (ja) Cadシステムにおける形状生成方式
JPS60245086A (ja) 図形塗りつぶし制御方式
JPH0812668B2 (ja) 手書き校正方法
JPS6267632A (ja) コンピュータ表示装置
JPS60173676A (ja) 図形塗りつぶし方式
JPS60254376A (ja) 図形検出装置
JPS5845070B2 (ja) タブレット上の文字,図形の消去方式
JP2713582B2 (ja) 作図エディタ
JPH0112309Y2 (ja)
JPH0827842B2 (ja) 走査型デイスプレイ装置における多角形頂点デ−タ追尾装置
JPS58115676A (ja) デ−タ書込み方式
JPH0550013B2 (ja)
JPH0648497B2 (ja) パタ−ン制御装置
JP2713938B2 (ja) 表示制御装置
JPH07296176A (ja) 多角形塗りつぶし情報出力方式
JPS63223984A (ja) 重なり図形の塗り潰し方式
JPS631588B2 (ja)
JPS62111282A (ja) 画像表示装置のカ−ソル選択方式
JPH03196375A (ja) 画像メモリ
JPS62269192A (ja) 罫線発生・消去装置
JPH03248281A (ja) 画像データ出力装置
JPH02201691A (ja) 文字塗りつぶし装置
JPS6262385B2 (ja)