JPS60201719A - 周波数逓倍回路 - Google Patents
周波数逓倍回路Info
- Publication number
- JPS60201719A JPS60201719A JP5860584A JP5860584A JPS60201719A JP S60201719 A JPS60201719 A JP S60201719A JP 5860584 A JP5860584 A JP 5860584A JP 5860584 A JP5860584 A JP 5860584A JP S60201719 A JPS60201719 A JP S60201719A
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- circuit
- counter
- input pulse
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 abstract description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000002747 voluntary effect Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本願発明は、はソ一定周波数で発信される低周波の発信
パルスを任意な周波数に逓倍する周波数逓倍回路に関す
る。
パルスを任意な周波数に逓倍する周波数逓倍回路に関す
る。
従来技術
流量の制御においては流量計から発信される流量パルス
をパルス周波数に応じたアナログ信号に変換して流量入
力信号とすることが行われる。しかし流量計の種類とか
低流量においては流量パルス周波数が低く、これをアナ
ログ変換して得られた信号は流量が一定である[?l−
にわらずリップルが多く、これを除去するためKは時定
数の大きい平滑回路を必要とし早い応答を必要とする流
量制御ができなかった。
をパルス周波数に応じたアナログ信号に変換して流量入
力信号とすることが行われる。しかし流量計の種類とか
低流量においては流量パルス周波数が低く、これをアナ
ログ変換して得られた信号は流量が一定である[?l−
にわらずリップルが多く、これを除去するためKは時定
数の大きい平滑回路を必要とし早い応答を必要とする流
量制御ができなかった。
目 的
本願発明は叙上の問題点に対し流量等の入力パルス信号
に対して任意の倍率で逓倍する周波数逓倍回路を提供す
ることを目的とする。
に対して任意の倍率で逓倍する周波数逓倍回路を提供す
ることを目的とする。
構 成
第1図は本願発明の回路で、第2図は第1図におけるパ
ルスのタイムチャートである。
ルスのタイムチャートである。
第1図における1はパルスの入力端子で第2図(イ)K
しめされるパルス間隔かはy等しいTin、 Tanパ
が ルスが入力される。2はシュミットトリ≠回路で3は該
トリガ出力により応動する第1のモノマルチで、入力パ
ルスの立上り時出力されるパルスが出力される。このパ
ルスはラッチ回路9をセットすると共に入力パルスより
も遥かに高い基準周波数九で発振される基準パルス発振
器のパルス間隔に比して小さい遅れ時間をもつ遅延回路
5を介し第2のモノマルチ4による時間τだけ遅れたパ
ルスによりカウンタ8をリセットする。従ってラッチ回
路9に記憶されるカウンタ8の積算値は第2図(イ)の
Tinの直前のパルス間隔における積算値である。カウ
ンタ8は基準周波数f0を所望の逓倍数かで分周された
f′のパルスを精算するカウンタで第2図に)にしめず
8個のパルスが積算される。逓倍数ルは切換スイッチ1
3により任意に切換え可能である。
しめされるパルス間隔かはy等しいTin、 Tanパ
が ルスが入力される。2はシュミットトリ≠回路で3は該
トリガ出力により応動する第1のモノマルチで、入力パ
ルスの立上り時出力されるパルスが出力される。このパ
ルスはラッチ回路9をセットすると共に入力パルスより
も遥かに高い基準周波数九で発振される基準パルス発振
器のパルス間隔に比して小さい遅れ時間をもつ遅延回路
5を介し第2のモノマルチ4による時間τだけ遅れたパ
ルスによりカウンタ8をリセットする。従ってラッチ回
路9に記憶されるカウンタ8の積算値は第2図(イ)の
Tinの直前のパルス間隔における積算値である。カウ
ンタ8は基準周波数f0を所望の逓倍数かで分周された
f′のパルスを精算するカウンタで第2図に)にしめず
8個のパルスが積算される。逓倍数ルは切換スイッチ1
3により任意に切換え可能である。
尚、カウンタ8が満桁になったときはその積算値を保持
するため、カウンタ最終桁の出力をインバータ14で半
転することによりゲート11により分周パルスf′のカ
ウンタ8への入力を禁止する。
するため、カウンタ最終桁の出力をインバータ14で半
転することによりゲート11により分周パルスf′のカ
ウンタ8への入力を禁止する。
割算回路10はラッチ回路9に記憶された積算値Nで基
準周波数f。を除算するもので、除算された出力は第2
図(ホ)にしめされる如くめる6倍に逓倍されたパルス
出力で端子12かも出力される。
準周波数f。を除算するもので、除算された出力は第2
図(ホ)にしめされる如くめる6倍に逓倍されたパルス
出力で端子12かも出力される。
斜上における逓倍回路の動作を説明すると、カウンタ8
に積算される積算値Nは N=/≦・T、N(1) 然るに TIN=1//、、+21 また図1において であるから 10UT = n・/IN (6) となる。
に積算される積算値Nは N=/≦・T、N(1) 然るに TIN=1//、、+21 また図1において であるから 10UT = n・/IN (6) となる。
効 果
斜上の如く本旨。α発明によれば極めて箭単に任意の逓
倍されたパルス出力が得られるので応用範囲は極めて大
きい。
倍されたパルス出力が得られるので応用範囲は極めて大
きい。
第1図は本願発明になる回路図で、第2図はノ4ルスの
タイムチャートである。 第2図 (ホ) 手続補正書 昭和59年7月4日 2、発明の名称 周波数逓倍回路 3、特許出願人 事件との関係 特許出願人 郵便番号〒161 住所 東京都新宿区上落合三丁目10番8号名称 オー
バル機器工業株式会社 4、補正命令の日付 自発 5、補正の対象 明細書の特許請求の範囲の欄、発明の詳細な説明の欄お
よび図面 6、補正の内容 別紙の通り
タイムチャートである。 第2図 (ホ) 手続補正書 昭和59年7月4日 2、発明の名称 周波数逓倍回路 3、特許出願人 事件との関係 特許出願人 郵便番号〒161 住所 東京都新宿区上落合三丁目10番8号名称 オー
バル機器工業株式会社 4、補正命令の日付 自発 5、補正の対象 明細書の特許請求の範囲の欄、発明の詳細な説明の欄お
よび図面 6、補正の内容 別紙の通り
Claims (1)
- 連続して入力する入力パルスのパルス間隔において基準
周波数で発振する基準パルスを所望の逓倍値で分周した
分周パルスを上記入力パルス毎に計数するカウンタの積
算値を記憶し、該記憶値により上記基準パルスを除算し
て出力することを特徴とする周波数逓倍回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5860584A JPS60201719A (ja) | 1984-03-27 | 1984-03-27 | 周波数逓倍回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5860584A JPS60201719A (ja) | 1984-03-27 | 1984-03-27 | 周波数逓倍回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS60201719A true JPS60201719A (ja) | 1985-10-12 |
Family
ID=13089145
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP5860584A Pending JPS60201719A (ja) | 1984-03-27 | 1984-03-27 | 周波数逓倍回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60201719A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6372213A (ja) * | 1986-09-16 | 1988-04-01 | Railway Technical Res Inst | 信号発生回路 |
| JPS6374829U (ja) * | 1986-11-06 | 1988-05-18 | ||
| JPS6381420U (ja) * | 1986-11-12 | 1988-05-28 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS53147452A (en) * | 1977-05-28 | 1978-12-22 | Japan Atomic Energy Res Inst | Frequency integer multiplication circuit |
| JPS5623024A (en) * | 1979-08-03 | 1981-03-04 | Hitachi Ltd | Frequency multiplication circuit |
-
1984
- 1984-03-27 JP JP5860584A patent/JPS60201719A/ja active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS53147452A (en) * | 1977-05-28 | 1978-12-22 | Japan Atomic Energy Res Inst | Frequency integer multiplication circuit |
| JPS5623024A (en) * | 1979-08-03 | 1981-03-04 | Hitachi Ltd | Frequency multiplication circuit |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6372213A (ja) * | 1986-09-16 | 1988-04-01 | Railway Technical Res Inst | 信号発生回路 |
| JPS6374829U (ja) * | 1986-11-06 | 1988-05-18 | ||
| JPS6381420U (ja) * | 1986-11-12 | 1988-05-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6243568B2 (ja) | ||
| JPS60201719A (ja) | 周波数逓倍回路 | |
| US4328484A (en) | Method and apparatus for numerically converting a parallel binary coded number from a first unit system to a second unit system | |
| JPS6328368B2 (ja) | ||
| SU1024908A1 (ru) | Устройство дл умножени трех переменных | |
| RU2227920C1 (ru) | Устройство для измерения ускорений | |
| SU518777A1 (ru) | Устройство дл вычислени среднеквадратического отклонени | |
| JPH02181519A (ja) | 分周回路 | |
| JPS60201278A (ja) | デイジタル計数率計 | |
| SU750714A1 (ru) | Умножитель частоты следовани импульсов | |
| SU511589A1 (ru) | Перестраиваемый фазоимпульсный многоустойчивый блок | |
| JPH02262704A (ja) | 粘弾性測定用正弦波発生回路 | |
| SU1127097A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
| SU1142889A1 (ru) | Умножитель частоты следовани импульсов | |
| SU769500A1 (ru) | Устройство дл регулировани расхода жидкости | |
| SU499673A1 (ru) | Умножитель частоты следовани импульсов | |
| SU1170608A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
| SU1390772A1 (ru) | Генератор синусоидальных колебаний | |
| RU1815803C (ru) | Цифровой формирователь сигналов с манипул цией минимальным сдвигом | |
| SU515289A1 (ru) | Делитель частоты импульсов | |
| SU437211A1 (ru) | Частотно-фазовый селектор | |
| SU966920A1 (ru) | Дес тичный счетчик | |
| SU734676A1 (ru) | Отсчетное устройство | |
| SU744569A1 (ru) | Умножитель частоты | |
| SU365823A1 (ru) | Дискретный умножитель частоты следования |