JPS60163091A - 液晶表示体 - Google Patents
液晶表示体Info
- Publication number
- JPS60163091A JPS60163091A JP1871784A JP1871784A JPS60163091A JP S60163091 A JPS60163091 A JP S60163091A JP 1871784 A JP1871784 A JP 1871784A JP 1871784 A JP1871784 A JP 1871784A JP S60163091 A JPS60163091 A JP S60163091A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- pixel
- common electrode
- potential
- video signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔技術分野〕
本発明は各画素にトランジスタ等の素子を配列した、い
わゆるアクティブ・マトリックス方式の液晶表示体に関
するものである。
わゆるアクティブ・マトリックス方式の液晶表示体に関
するものである。
第1図は従来用いられているアクティブマトリックス用
の基板を示すものである。各画素1にはタイミング線Y
1〜YMにより選択された走査線に対し、データl/M
X 1〜XNにより表示データが書き込まれる。画素
1はタイミング線によりONとopvが制御されるトラ
ンジスタ2と蓄檀容値5、及び液晶駆動電極4から成り
たっており、トランジスタ2がONl、た時データ線か
ら表示データが蓄積容量3に電荷として書き込まれ、O
FFした時、その表示データを蓄積記憶する。シフトレ
ジスタ8はタイミング線を走査線と同期してスキャンす
る回路である。又表示データは画像表示の場合ビデオシ
グナル■Sをシフトレジスタ7の走査によりスイッチ5
を開閉させて各データ線の容量9を用いてサンプルホー
ルドしてゆく。
の基板を示すものである。各画素1にはタイミング線Y
1〜YMにより選択された走査線に対し、データl/M
X 1〜XNにより表示データが書き込まれる。画素
1はタイミング線によりONとopvが制御されるトラ
ンジスタ2と蓄檀容値5、及び液晶駆動電極4から成り
たっており、トランジスタ2がONl、た時データ線か
ら表示データが蓄積容量3に電荷として書き込まれ、O
FFした時、その表示データを蓄積記憶する。シフトレ
ジスタ8はタイミング線を走査線と同期してスキャンす
る回路である。又表示データは画像表示の場合ビデオシ
グナル■Sをシフトレジスタ7の走査によりスイッチ5
を開閉させて各データ線の容量9を用いてサンプルホー
ルドしてゆく。
第21菌はこの基板を用いた液晶パネルの一画素分の断
1+′ii図である。ガラス基板10上にソース12、
チャネル13、ドレイン14をなす半導体層を形成し、
更にゲート電極17を形成してトランジスタを作る。絶
縁膜15上にコンタクトホールを開孔後データ想記&1
16と画素駆動電極18を形成する。上ガラス11上に
共通電極19を形成しこの両ガラス間に液晶を封入する
。更に必要とあれば共通電極19又は画素電極18又は
その両方の上にパシベーション及び直流分カットのため
の絶縁膜な形成する。いずれにしても液晶には画素駆動
電極18と共通電極19の間の電圧が印加されることに
なる。
1+′ii図である。ガラス基板10上にソース12、
チャネル13、ドレイン14をなす半導体層を形成し、
更にゲート電極17を形成してトランジスタを作る。絶
縁膜15上にコンタクトホールを開孔後データ想記&1
16と画素駆動電極18を形成する。上ガラス11上に
共通電極19を形成しこの両ガラス間に液晶を封入する
。更に必要とあれば共通電極19又は画素電極18又は
その両方の上にパシベーション及び直流分カットのため
の絶縁膜な形成する。いずれにしても液晶には画素駆動
電極18と共通電極19の間の電圧が印加されることに
なる。
図3はこの液晶パネルに画像信号を印加して、テレビの
ような画像表示をする際の動作を示している。ビデオシ
グナルは、液晶を交流駆動するため負フィールド、正フ
ィールドに分は負のビデオ信号と正のビデオ信号が各々
のフィールド毎に交番して印加される。タイミング線の
jlF目がYjによって選択されているとき、j番目の
画素列のみに表示データが書き込まれる。サンプルホー
ルド回路によっである時のビデオシグナルがデータ線X
iによって取り込まれ、更にそのデータが画素Pijに
書き込まれる。各画素に書色込まれた表示電圧はタイミ
ング線YjがONからOFFに変化する時、トランジス
タのゲート−ドレイン間の重なり容量の影響によりわず
か△V変化するがこれは余り問題でない。この結果各画
素の表示データ、即ち蓄積電荷は、固定した共通電極電
位V00Mに対し、正負均等に駆動されることになるこ
の交流駆動のためビデオシグナルの全振幅は±■、即ち
2v 必要となる。実際には液晶 −p が完全に動作するためにビデオシグナルは±4v必要で
ある。又この±4Vの信号を形成するために、±6V、
即ち12Vの電源が必要であり、テレビセットを組む場
合、唯一の充電圧部分であり1つには電力損が大きいこ
と、2つには電源が余分に必要となることにより、特に
ポケットテレビのような小体積のセットでは大きな問題
となっている。
ような画像表示をする際の動作を示している。ビデオシ
グナルは、液晶を交流駆動するため負フィールド、正フ
ィールドに分は負のビデオ信号と正のビデオ信号が各々
のフィールド毎に交番して印加される。タイミング線の
jlF目がYjによって選択されているとき、j番目の
画素列のみに表示データが書き込まれる。サンプルホー
ルド回路によっである時のビデオシグナルがデータ線X
iによって取り込まれ、更にそのデータが画素Pijに
書き込まれる。各画素に書色込まれた表示電圧はタイミ
ング線YjがONからOFFに変化する時、トランジス
タのゲート−ドレイン間の重なり容量の影響によりわず
か△V変化するがこれは余り問題でない。この結果各画
素の表示データ、即ち蓄積電荷は、固定した共通電極電
位V00Mに対し、正負均等に駆動されることになるこ
の交流駆動のためビデオシグナルの全振幅は±■、即ち
2v 必要となる。実際には液晶 −p が完全に動作するためにビデオシグナルは±4v必要で
ある。又この±4Vの信号を形成するために、±6V、
即ち12Vの電源が必要であり、テレビセットを組む場
合、唯一の充電圧部分であり1つには電力損が大きいこ
と、2つには電源が余分に必要となることにより、特に
ポケットテレビのような小体積のセットでは大きな問題
となっている。
従って本発明の目的は、このような欠点を除去し、低電
圧、低消費電力の動作方式を提供することにより電池、
電源の負担を軽減することにある〔本発明の要約〕 本発明は、ビデオシグナルの正負駆動における振幅を減
少させて上記目的を達成するものである。更に111′
ニジく言うと、共通電極電位をフィールド毎に変化させ
ることにより、従来の0電位を中心とする均’4? N
lr urを0とVとの間のオーバラッピング駆動とす
ることである。但しこれを可能にするために蓄積容量の
一方の電極゛電位を、常に共通電極と同一電位にする必
要がある。
圧、低消費電力の動作方式を提供することにより電池、
電源の負担を軽減することにある〔本発明の要約〕 本発明は、ビデオシグナルの正負駆動における振幅を減
少させて上記目的を達成するものである。更に111′
ニジく言うと、共通電極電位をフィールド毎に変化させ
ることにより、従来の0電位を中心とする均’4? N
lr urを0とVとの間のオーバラッピング駆動とす
ることである。但しこれを可能にするために蓄積容量の
一方の電極゛電位を、常に共通電極と同一電位にする必
要がある。
第4図は本発明のビデオシグナルを用いた動作を示して
いる。負フィールドでは共通電極電位はVOOなる正電
位としてビデオシグナルはこれに対しく負の信号印加を
する。又正フィールドでは共通電極電位はVOSな負電
位として、ビデオシグナルはこれに対し正方向に印加す
る。この時の画素の駆動電極電位は、共通電極電位の変
動に追随して図のように変化する。しかし画素駆動11
L極と共通電極電位との電位差、即ち液晶に印加される
電圧はypxとなり、従来とほぼ同一の駆動波形が得ら
れる。実際には共通電極電位のVODをV、VOSを0
付近に設定する。この結果ビデオシグナルは負フィール
ドでは0からVへ白から黒レベル、又正フィールドでは
Vから0へ白から黒レベルを設定できる。そうなると従
来±V 、 2 V p−9の振幅が■で済むようにな
り、半分に低減される。
いる。負フィールドでは共通電極電位はVOOなる正電
位としてビデオシグナルはこれに対しく負の信号印加を
する。又正フィールドでは共通電極電位はVOSな負電
位として、ビデオシグナルはこれに対し正方向に印加す
る。この時の画素の駆動電極電位は、共通電極電位の変
動に追随して図のように変化する。しかし画素駆動11
L極と共通電極電位との電位差、即ち液晶に印加される
電圧はypxとなり、従来とほぼ同一の駆動波形が得ら
れる。実際には共通電極電位のVODをV、VOSを0
付近に設定する。この結果ビデオシグナルは負フィール
ドでは0からVへ白から黒レベル、又正フィールドでは
Vから0へ白から黒レベルを設定できる。そうなると従
来±V 、 2 V p−9の振幅が■で済むようにな
り、半分に低減される。
第5図は、本発明に用いるビデオシグナルの発生回路の
一列である。緩衝増幅器50により、原ビデオ信号VS
Oの反転、及び非反転の出力が得られる。この出力をコ
ンデンサ55.56により直流をカットして、更に増1
崩器51.52により0と■の間で互いにオーバラップ
して反転したビデオ信号工VSとIVSを形成し、最後
にフィールドの切換信号fLによりスイッチ55.54
の働きにより、フィールド毎に切換えて、所望のビデオ
シグナルvsを得る。
一列である。緩衝増幅器50により、原ビデオ信号VS
Oの反転、及び非反転の出力が得られる。この出力をコ
ンデンサ55.56により直流をカットして、更に増1
崩器51.52により0と■の間で互いにオーバラップ
して反転したビデオ信号工VSとIVSを形成し、最後
にフィールドの切換信号fLによりスイッチ55.54
の働きにより、フィールド毎に切換えて、所望のビデオ
シグナルvsを得る。
この本式では、フィールド毎に共通電極電位■00Mを
振らせた時、各画素の電位Pijがこれに追随する必要
がある。なぜならば、これに追随しないと、画素駆動電
極と共通電極間の電位差、即ち液晶Gこ印加している電
圧が大きく変動してしまい、表示データが変わってしま
う可能性がある。これを第6Nで説明すると共通電極電
位V OOMがフィールド毎に変化した時液晶印加電圧
が変化しないためには、共通電極と画素駆動電極間の容
M OL Oが、他の画素駆動電極に付加されている容
遣分OAより大きくなっている必要がある。隣接してい
るタイミング線Y j −1とで形成している容量oL
は蓄積効果を持たせるために従来蓄積容量を形成してい
た。又ゲートとドレインのオーバラップによって生じる
寄生容量COはトランジスタにはつきものの容量である
が、例えばソース・ドレイン域をイオン打込法等により
ゲートに対しセルファラインにするとかなり軽減できる
。従って本発明実施のためには OLO>0A (OA=Ot、−)Oo+・・・・・・)の条件を満た
さなければならない。そのため次の方法が有効である。
振らせた時、各画素の電位Pijがこれに追随する必要
がある。なぜならば、これに追随しないと、画素駆動電
極と共通電極間の電位差、即ち液晶Gこ印加している電
圧が大きく変動してしまい、表示データが変わってしま
う可能性がある。これを第6Nで説明すると共通電極電
位V OOMがフィールド毎に変化した時液晶印加電圧
が変化しないためには、共通電極と画素駆動電極間の容
M OL Oが、他の画素駆動電極に付加されている容
遣分OAより大きくなっている必要がある。隣接してい
るタイミング線Y j −1とで形成している容量oL
は蓄積効果を持たせるために従来蓄積容量を形成してい
た。又ゲートとドレインのオーバラップによって生じる
寄生容量COはトランジスタにはつきものの容量である
が、例えばソース・ドレイン域をイオン打込法等により
ゲートに対しセルファラインにするとかなり軽減できる
。従って本発明実施のためには OLO>0A (OA=Ot、−)Oo+・・・・・・)の条件を満た
さなければならない。そのため次の方法が有効である。
(1)OLをなくシ、この代りに液晶の比@電率の大き
な材料を用いることにより、CLOを液晶のみで形成し
、蓄積容置とする。実際に液晶に電圧が印加された時、
比誘電率が10以上の月料を用いることにより、十分大
きな蓄積時定数を得ることができた。
な材料を用いることにより、CLOを液晶のみで形成し
、蓄積容置とする。実際に液晶に電圧が印加された時、
比誘電率が10以上の月料を用いることにより、十分大
きな蓄積時定数を得ることができた。
(2)第7図に示すようにゲートラインYjと並行に容
量ライン71を設けて、画素駆動電極72をオーバラッ
プさせることにより、新たにQl、Oと等価な容量を付
加する。この時容量ライン71はVOOM%を位とする
。尚この図でトランジスタ75、コンタクトホール73
.74が画素70内に形成されている。
量ライン71を設けて、画素駆動電極72をオーバラッ
プさせることにより、新たにQl、Oと等価な容量を付
加する。この時容量ライン71はVOOM%を位とする
。尚この図でトランジスタ75、コンタクトホール73
.74が画素70内に形成されている。
本発明によりビデオシグナル系の電源電圧が従来の半分
Gこなる。このことにより、まず消費電力がかなり低減
されること、電源が簡単になることにより、液晶ポケッ
トテレビへ応用した際には、電流寿命の長期化、体積の
縮少、又コストの削減が可能になる。更に具体的には従
来12Vの%源が半分の6vになる。この結果ビデオシ
グナル系の電力消費が約1/6〜1/4になる。特にカ
ラー表示の場合クローマ処理ICの電圧を半分にするこ
とにより消費電力が480mWから150mWになる。
Gこなる。このことにより、まず消費電力がかなり低減
されること、電源が簡単になることにより、液晶ポケッ
トテレビへ応用した際には、電流寿命の長期化、体積の
縮少、又コストの削減が可能になる。更に具体的には従
来12Vの%源が半分の6vになる。この結果ビデオシ
グナル系の電力消費が約1/6〜1/4になる。特にカ
ラー表示の場合クローマ処理ICの電圧を半分にするこ
とにより消費電力が480mWから150mWになる。
又電源電圧はチューナから以後6v付近に統一でき電源
回路が簡略化され、体積、部品数、調整の工数が低減で
きる。又電池の本数が減らせると同時に、電池が長寿命
化できる。本発明はこのように、多大な効果をもたらす
ものである
回路が簡略化され、体積、部品数、調整の工数が低減で
きる。又電池の本数が減らせると同時に、電池が長寿命
化できる。本発明はこのように、多大な効果をもたらす
ものである
第1図は従来のアクティブ・マトリックス基板の一例、
第2図はそれを用いた液晶パネルの断面図、更に第3図
は従来の画像表示のための駆動波形をそれぞれ示してい
る。 2・・・・・・・・・トランジスタ 4.18・・・・・・画素駆動電極 10.11・・・・・・ガラス基板 19・・・・・・共通電極 17・・・・・・トランジスタのゲート12.13.1
4・・・・・・トランジスタのソース・チャネル・ドレ
イン vS・・・・・・ビデオシグナル Pij・・・画素電位 VOOM・・・共通電極電位 第4図は本発明による画像表示のための駆動列V p
I・・・・・・液晶にかかる電極間電位第5図は本発明
に用いるビデオシグナル形成回路 第6図はアクティブマトリックスにおける−画素の等価
回路 60・・・・・・画素駆動電極 VLO・・・液晶にかかる実効電圧 第7図は本発明に用いる画素の構成し1」70・・・・
・・画 素 72・・・・・・画素駆動電極 75・・・・・・トランジスタ 73.74・・・・・・コンタクトホール71・・・・
・・容ktライン 以 上 出願人 株式会社睦訪精工舎 X、 x、 X階 第1図
第2図はそれを用いた液晶パネルの断面図、更に第3図
は従来の画像表示のための駆動波形をそれぞれ示してい
る。 2・・・・・・・・・トランジスタ 4.18・・・・・・画素駆動電極 10.11・・・・・・ガラス基板 19・・・・・・共通電極 17・・・・・・トランジスタのゲート12.13.1
4・・・・・・トランジスタのソース・チャネル・ドレ
イン vS・・・・・・ビデオシグナル Pij・・・画素電位 VOOM・・・共通電極電位 第4図は本発明による画像表示のための駆動列V p
I・・・・・・液晶にかかる電極間電位第5図は本発明
に用いるビデオシグナル形成回路 第6図はアクティブマトリックスにおける−画素の等価
回路 60・・・・・・画素駆動電極 VLO・・・液晶にかかる実効電圧 第7図は本発明に用いる画素の構成し1」70・・・・
・・画 素 72・・・・・・画素駆動電極 75・・・・・・トランジスタ 73.74・・・・・・コンタクトホール71・・・・
・・容ktライン 以 上 出願人 株式会社睦訪精工舎 X、 x、 X階 第1図
Claims (1)
- (1) 画素をマトリックス状に配列し、画素の駆動電
極に表示データを書き込み、及び蓄積を制御する素子を
各画素に配置したアクティブマトリックス基板と共通電
極を有する対向基板の間に液晶体を封入してなる液晶表
示体において、前記画素駆動電極と共通電極との間の容
量をCLO1前h]シ画素駆動電極と共通電極以外の電
極間の容量をOAとする時 OLO>OA なる関係を有し、更に前記アクティブマトリックス基板
に印加する表示信号の極性は正フィールドと負フィール
ドで各々振幅がオーバラップして反転すると共に、共通
電極電位が正フイールド時は負電位、負フイールド時は
正電位となることを特徴とする液晶表示体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59018717A JP2576854B2 (ja) | 1984-02-03 | 1984-02-03 | 液晶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59018717A JP2576854B2 (ja) | 1984-02-03 | 1984-02-03 | 液晶装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16257996A Division JPH08334741A (ja) | 1996-06-24 | 1996-06-24 | 液晶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60163091A true JPS60163091A (ja) | 1985-08-24 |
JP2576854B2 JP2576854B2 (ja) | 1997-01-29 |
Family
ID=11979406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59018717A Expired - Lifetime JP2576854B2 (ja) | 1984-02-03 | 1984-02-03 | 液晶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2576854B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03177890A (ja) * | 1989-12-06 | 1991-08-01 | Sharp Corp | 表示装置の駆動回路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55157795A (en) * | 1979-05-28 | 1980-12-08 | Suwa Seikosha Kk | Ac drive circuit for liquid crystal display member |
JPS597344A (ja) * | 1982-07-02 | 1984-01-14 | Seiko Epson Corp | アクテイブマトリクス型液晶表示装置 |
-
1984
- 1984-02-03 JP JP59018717A patent/JP2576854B2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55157795A (en) * | 1979-05-28 | 1980-12-08 | Suwa Seikosha Kk | Ac drive circuit for liquid crystal display member |
JPS597344A (ja) * | 1982-07-02 | 1984-01-14 | Seiko Epson Corp | アクテイブマトリクス型液晶表示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03177890A (ja) * | 1989-12-06 | 1991-08-01 | Sharp Corp | 表示装置の駆動回路 |
Also Published As
Publication number | Publication date |
---|---|
JP2576854B2 (ja) | 1997-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5926158A (en) | Image display apparatus | |
EP0617398B1 (en) | Method for driving active matrix liquid crystal display panel | |
CN100511398C (zh) | 显示装置 | |
TWI288912B (en) | Driving method for a liquid crystal display | |
US7148870B2 (en) | Flat-panel display device | |
CN104882106B (zh) | 列翻转模式的液晶显示面板及其驱动方法 | |
JPS5875194A (ja) | マトリクス表示装置及び駆動方法 | |
JPH075852A (ja) | 液晶表示装置で漏話を除去する方法及び液晶表示装置 | |
JP2002268613A (ja) | 液晶表示装置及びその駆動方法 | |
JPS6211829A (ja) | アクテイブマトリツクス形液晶表示装置 | |
JPH05196964A (ja) | アクティブマトリクス基板とその駆動方法 | |
JPH08251518A (ja) | 駆動回路 | |
JPH07181927A (ja) | 画像表示装置 | |
JPH09269511A (ja) | 液晶装置、その駆動方法及び表示システム | |
JP3292520B2 (ja) | 液晶表示装置 | |
CN106502015A (zh) | 一种阵列基板及其驱动方法、显示装置 | |
JPH0980386A (ja) | 液晶表示装置 | |
KR960014824B1 (ko) | 박막 트랜지스터와 액정셀을 갖는 대향형 액티브 매트릭스 액정표시장치 | |
JPH09159998A (ja) | アクティブマトリックス型液晶表示素子及びその駆動方法 | |
CN108962163A (zh) | 显示驱动电路、显示面板及显示装置 | |
KR20020059226A (ko) | 표시 장치 및 그 구동 방법 | |
CN100373437C (zh) | 有源矩阵显示装置 | |
JPS60163091A (ja) | 液晶表示体 | |
JPH0451835B2 (ja) | ||
CN110136670A (zh) | 驱动方法、驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |