JPS60146559A - バ−スト搬送波レベル検出回路 - Google Patents
バ−スト搬送波レベル検出回路Info
- Publication number
- JPS60146559A JPS60146559A JP380284A JP380284A JPS60146559A JP S60146559 A JPS60146559 A JP S60146559A JP 380284 A JP380284 A JP 380284A JP 380284 A JP380284 A JP 380284A JP S60146559 A JPS60146559 A JP S60146559A
- Authority
- JP
- Japan
- Prior art keywords
- burst
- detection
- data
- circuit
- unique word
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/18—Phase-modulated carrier systems, i.e. using phase-shift keying
- H04L27/22—Demodulator circuits; Receiver circuits
- H04L27/233—Demodulator circuits; Receiver circuits using non-coherent demodulation
- H04L27/2331—Demodulator circuits; Receiver circuits using non-coherent demodulation wherein the received signal is demodulated using one or more delayed versions of itself
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/14—Relay systems
- H04B7/15—Active relay systems
- H04B7/204—Multiple access
- H04B7/212—Time-division multiple access [TDMA]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は、ある程度の誤差を持って周期的VCバース
ト状に入力されるバースト1g号に対して常にバースト
j言号レベル検出にとって最3効な位置で信号レベルを
検出する回@VC関するものである。
ト状に入力されるバースト1g号に対して常にバースト
j言号レベル検出にとって最3効な位置で信号レベルを
検出する回@VC関するものである。
従来この種の装置として第1図に承すものがあった。図
において、il+は入力端子、(2)は遅延回路、(3
ンは遅延検波器、1411″i遅延検波1ぎ号をサンプ
リングするためのサンプルホールド回路、(51ハこの
サンプルホールドされた信号をデジタル変換する定めの
アナログ・デジタル変換器(以後A/D変換器と略す)
、+61はこのデジタル変換データを一時保持するため
のデータラッチ、+711d入カバースト1g号に含ま
れるバースト位置検出用の特定バタン(ユニークワード
、以後UWと略す)を検出するUWW出器、(8)は同
期状のバーストは号に応じた同期信に+全サすプルホー
ルド回路j41 、 A/D変換器(51゜データラッ
テ(61、UWW置誤差検出器(9)に出力する同期制
御部、(9)は同期匍]御部からの同期は号とUWW出
器(7)からのUW検検出旧例LすUWW置誤差を検出
し、既に測定しデータラッチ回路(6)に保持済のデー
タの有効、無効を判定するUWW置誤差検出器、(10
jはバースト1般送波レベル検出データ出力、(川は有
効データ検出信号出力である。
において、il+は入力端子、(2)は遅延回路、(3
ンは遅延検波器、1411″i遅延検波1ぎ号をサンプ
リングするためのサンプルホールド回路、(51ハこの
サンプルホールドされた信号をデジタル変換する定めの
アナログ・デジタル変換器(以後A/D変換器と略す)
、+61はこのデジタル変換データを一時保持するため
のデータラッチ、+711d入カバースト1g号に含ま
れるバースト位置検出用の特定バタン(ユニークワード
、以後UWと略す)を検出するUWW出器、(8)は同
期状のバーストは号に応じた同期信に+全サすプルホー
ルド回路j41 、 A/D変換器(51゜データラッ
テ(61、UWW置誤差検出器(9)に出力する同期制
御部、(9)は同期匍]御部からの同期は号とUWW出
器(7)からのUW検検出旧例LすUWW置誤差を検出
し、既に測定しデータラッチ回路(6)に保持済のデー
タの有効、無効を判定するUWW置誤差検出器、(10
jはバースト1般送波レベル検出データ出力、(川は有
効データ検出信号出力である。
次にばの作について説明する。時分割多元接続通]言方
式(以後T DMA方式と略す)のように同一伝送路を
複数の送1言局が使用する場合、その伝送フォーマット
は一般VC第2図に示すもの々なる。ここで、RB f
l−1リファレンス局が送出するリファレンスバースト
、TEnはトラヒック局nが送出するトラヒックバース
トnを示してお幻、これらはある一定のフレーム周期に
より繰り返し送出される。
式(以後T DMA方式と略す)のように同一伝送路を
複数の送1言局が使用する場合、その伝送フォーマット
は一般VC第2図に示すもの々なる。ここで、RB f
l−1リファレンス局が送出するリファレンスバースト
、TEnはトラヒック局nが送出するトラヒックバース
トnを示してお幻、これらはある一定のフレーム周期に
より繰り返し送出される。
″ま之、この各トラヒック局の送出タイミングは通常リ
ファレンス局エリ送出のリファレンスバースト中に含捷
れる制御旧例に工り市り御されるが、この送出位置の正
規値1彦ニ対する誤差はシステムにおける制御精度にも
よるが、通常はある範囲内の誤差を有している。
ファレンス局エリ送出のリファレンスバースト中に含捷
れる制御旧例に工り市り御されるが、この送出位置の正
規値1彦ニ対する誤差はシステムにおける制御精度にも
よるが、通常はある範囲内の誤差を有している。
−また、TDMA方式に使用されるようなバースト状の
PSK搬送波は通常、第3図に示すように受旧側での搬
送波再生を容易ならしめる無変調であるCR部、タロツ
ク再生全容易ならしめる○−π斐調であるBTR部、バ
ースト位置検出ならびにデータ再生時のアンビギュイテ
イ除去に使用されるUV/部、お工び送[言データが含
寸ねるDATA部力)ら構成される。このようなバース
ト状の]版送波の潜りレベルを検出するには、通常バー
スト先頭の褌ユ調部分の検波出力しベル金測定すること
VCLり行わねる。
PSK搬送波は通常、第3図に示すように受旧側での搬
送波再生を容易ならしめる無変調であるCR部、タロツ
ク再生全容易ならしめる○−π斐調であるBTR部、バ
ースト位置検出ならびにデータ再生時のアンビギュイテ
イ除去に使用されるUV/部、お工び送[言データが含
寸ねるDATA部力)ら構成される。このようなバース
ト状の]版送波の潜りレベルを検出するには、通常バー
スト先頭の褌ユ調部分の検波出力しベル金測定すること
VCLり行わねる。
さて、第1図において、入力端子fl+からのバースト
搬送波は分割され、1つはUWW出器(7)K送られ、
もう一方は再び2分割され、一方は遅延検波器(3)K
送られ、遅延回路(2)にエリ遅延されたもう一方の旧
例により同相遅延検波される。
搬送波は分割され、1つはUWW出器(7)K送られ、
もう一方は再び2分割され、一方は遅延検波器(3)K
送られ、遅延回路(2)にエリ遅延されたもう一方の旧
例により同相遅延検波される。
一方、UWW出器(7)では入力搬送波のUW検出を行
いフレーム同期’にリファレンスバーストのユニークワ
ードにより同期制御部(8)において確立する。
いフレーム同期’にリファレンスバーストのユニークワ
ードにより同期制御部(8)において確立する。
同期制御部(8)ではこのフレームタイミング及ヒあら
かじめ制御情報さして与えられている各バーストの位置
情報に従って、遅延検波器(3)の出力に接続されてい
るサンプルホールド!41 、 A/D 変%器(6)
。
かじめ制御情報さして与えられている各バーストの位置
情報に従って、遅延検波器(3)の出力に接続されてい
るサンプルホールド!41 、 A/D 変%器(6)
。
データラッチ(6)にバースト先頭の無変調部分のみを
サンプルする為のゲートIS号ケ出力する。
サンプルする為のゲートIS号ケ出力する。
ゲートは号に従いサンプルボールド(4)は検波出力全
サンプリングし、このサンプリングデータをA/D変換
器+51がアナログ・デジタル変換し、このデータケデ
ータラッチ+61 Kより保持し、バーストl= ”+
レベル検出データ出力1101 K出力するーこのゲー
ト1言gHフレームタイミングからあらかじめ予測され
る正規位置に出力されるが、測定バースト位置には制御
誤差が存在する為にこの予測位置がバースト先頭の無変
調部分を正しくサンプリングしているかどうかをUWW
出器(7)エリのこの測定バーストのユニークワード検
出1M号と、同期制御部(8)からの予測ゲーFl’e
i”jとの位置関係をUN位置誤差検出器(9)にエリ
測定することVCLす判断し、゛測定データが有効であ
わは有効データ4・突出1百号出力Illに出力する。
サンプリングし、このサンプリングデータをA/D変換
器+51がアナログ・デジタル変換し、このデータケデ
ータラッチ+61 Kより保持し、バーストl= ”+
レベル検出データ出力1101 K出力するーこのゲー
ト1言gHフレームタイミングからあらかじめ予測され
る正規位置に出力されるが、測定バースト位置には制御
誤差が存在する為にこの予測位置がバースト先頭の無変
調部分を正しくサンプリングしているかどうかをUWW
出器(7)エリのこの測定バーストのユニークワード検
出1M号と、同期制御部(8)からの予測ゲーFl’e
i”jとの位置関係をUN位置誤差検出器(9)にエリ
測定することVCLす判断し、゛測定データが有効であ
わは有効データ4・突出1百号出力Illに出力する。
従来の装置は以上の裏つに構成されているので、バース
ト位置誤差に比べてバースト先頭の無変調部分の長さが
短い場合には、あ、らかしめ予測して出力さt″した測
定用ゲートの位置がバースト先頭の無変調部分音にみ出
しバースト(般送波しベル′ff:検出できなくなる欠
点があった。
ト位置誤差に比べてバースト先頭の無変調部分の長さが
短い場合には、あ、らかしめ予測して出力さt″した測
定用ゲートの位置がバースト先頭の無変調部分音にみ出
しバースト(般送波しベル′ff:検出できなくなる欠
点があった。
この発明は上記のような従来のものの欠点を除去するた
めになさt1几もので、検波出力金異った複数のタイミ
ングにてサンプリングすることにより、バースト位lf
誤差がバースト先頭の無変調部分の長さに比べ長い場合
もバースト+g号レベル検出が行える装置全提供するこ
と全目的としている。
めになさt1几もので、検波出力金異った複数のタイミ
ングにてサンプリングすることにより、バースト位lf
誤差がバースト先頭の無変調部分の長さに比べ長い場合
もバースト+g号レベル検出が行える装置全提供するこ
と全目的としている。
以下この発明の一4M例を図について説明する。
第4図において、tllは入力端子、(2)は遅延回路
、(3)は遅延検波器、(4)は遅延検波1言号?サン
プリングする為のサンプルホールド回路、(51はこの
サンプルホールドさtl、た1g号ケデジタル変換する
為のA/[)変換器、+61はこのデジタル変換データ
全保持保持するための複Z:のデータラッチ回路、(7
)は人力バースト1g号に含捷れるUW位−を検出する
為のUW検出器、(8)はサンダルホールド!41 、
A/D変換器i51 、 ?J(数のデータラッチ(
6)及びバースト位置誤差検出口1俗(9!に同期1ど
づ″全出力する為の四期胆]御回路、(121はそり数
のデータラッチ+61により出力されるデータの中から
いずれか1つ全選択する為のデータセレクタ、(9)は
データセレクタ(121を制御!l(+するバースト位
1合誤差検出回j洛、(10)はバースト搬送波レベル
検出データ出力、(11)は有効データ検出[言号出力
である。
、(3)は遅延検波器、(4)は遅延検波1言号?サン
プリングする為のサンプルホールド回路、(51はこの
サンプルホールドさtl、た1g号ケデジタル変換する
為のA/[)変換器、+61はこのデジタル変換データ
全保持保持するための複Z:のデータラッチ回路、(7
)は人力バースト1g号に含捷れるUW位−を検出する
為のUW検出器、(8)はサンダルホールド!41 、
A/D変換器i51 、 ?J(数のデータラッチ(
6)及びバースト位置誤差検出口1俗(9!に同期1ど
づ″全出力する為の四期胆]御回路、(121はそり数
のデータラッチ+61により出力されるデータの中から
いずれか1つ全選択する為のデータセレクタ、(9)は
データセレクタ(121を制御!l(+するバースト位
1合誤差検出回j洛、(10)はバースト搬送波レベル
検出データ出力、(11)は有効データ検出[言号出力
である。
次VC!II+作について説明する。入力端子(1)か
らのバースト搬送波に2分割され、1つばUW検出器(
7)に送られ、もう一方は再び2分割され、一方は遅延
検波器+31 K送られ、遅延回路(2)により遅延さ
tまたもう一方の1g号にエリ同相遅延検波さねるう一
方、UW検出器(7)では入力1設送波のUW検出ケ行
い、フレーム1ml J414 kリファレンスバース
トのユニークワードにより同期制御部(8)においてp
IL立1−る。同期ii制御部(8)でにこのフレーム
タイミング及びあらかじめili!l @T〆を報とし
て与えらハでいる谷ノく一ストの位置情報に従って遅延
1条波器(31の出力VC接続されているサンプルホー
ルド回路!41 、 A/D l4j40 <4 L5
1 、データラッチ回1IIj161にバースト先頭の
無変調部分をサンフルする為の複数のゲー1−1gすを
出力するが、この1祭サンフルホ一ルド回iI各141
へのゲートの出力タイミングをバースト先頭の無ユ調部
分の長づケ越えない範囲でずらして出力することにより
、たとえこの無変訣1部分の長さ以上の)Z−スト位I
t誤差が生じても少くともどれか]、つのゲート1蕗号
KLリサンダルホールド回1++141は無変調部分全
サンプリングすることができる。つまり、サンプルホー
ルド回路(4)に入力されるサンフル用ゲートの数21
個とし、無変調部分の侵さf TJとし、また複数のサ
ンプル用ゲートの間隔ケ同じくLとすると、バースト位
1攪誤差がnXL ’z越えない範囲では、どれか1つ
のサンプル用ゲートにエリサンプルホールドが必す無変
調部分をサンプリングすることができる。
らのバースト搬送波に2分割され、1つばUW検出器(
7)に送られ、もう一方は再び2分割され、一方は遅延
検波器+31 K送られ、遅延回路(2)により遅延さ
tまたもう一方の1g号にエリ同相遅延検波さねるう一
方、UW検出器(7)では入力1設送波のUW検出ケ行
い、フレーム1ml J414 kリファレンスバース
トのユニークワードにより同期制御部(8)においてp
IL立1−る。同期ii制御部(8)でにこのフレーム
タイミング及びあらかじめili!l @T〆を報とし
て与えらハでいる谷ノく一ストの位置情報に従って遅延
1条波器(31の出力VC接続されているサンプルホー
ルド回路!41 、 A/D l4j40 <4 L5
1 、データラッチ回1IIj161にバースト先頭の
無変調部分をサンフルする為の複数のゲー1−1gすを
出力するが、この1祭サンフルホ一ルド回iI各141
へのゲートの出力タイミングをバースト先頭の無ユ調部
分の長づケ越えない範囲でずらして出力することにより
、たとえこの無変訣1部分の長さ以上の)Z−スト位I
t誤差が生じても少くともどれか]、つのゲート1蕗号
KLリサンダルホールド回1++141は無変調部分全
サンプリングすることができる。つまり、サンプルホー
ルド回路(4)に入力されるサンフル用ゲートの数21
個とし、無変調部分の侵さf TJとし、また複数のサ
ンプル用ゲートの間隔ケ同じくLとすると、バースト位
1攪誤差がnXL ’z越えない範囲では、どれか1つ
のサンプル用ゲートにエリサンプルホールドが必す無変
調部分をサンプリングすることができる。
このようにしてサンプリングさhたデータに、A/’D
変侠器151によりアナログ・デジタル変換された後、
榎叔のデータラッチJ61 Kよりサンフル用ゲートこ
古に保持される。
変侠器151によりアナログ・デジタル変換された後、
榎叔のデータラッチJ61 Kよりサンフル用ゲートこ
古に保持される。
バースト位(f誤差検出回路(91には、同期節]御回
裕(,8)からのバースト位置予測旧けが、UW検出器
(7)からけUW検出;3号が送らハ、ここでいずれの
サンプルゲートによりサンプルホールド1,41が無変
調部分をサップリングしているか全判断し、無変調部分
のデータ全保持しているデータラッチ回路(61がある
」易侶!1、この出力?データ→ニレクタ+12’l力
;選択しバースト搬送波1/ベル検出データ出力(10
1に出力するよう1RIJ (間1g号をデータセレク
タ(121に送ると共に、有効データ嵌出1g号ケ有効
データ検出は号出力(11)に出力する。
裕(,8)からのバースト位置予測旧けが、UW検出器
(7)からけUW検出;3号が送らハ、ここでいずれの
サンプルゲートによりサンプルホールド1,41が無変
調部分をサップリングしているか全判断し、無変調部分
のデータ全保持しているデータラッチ回路(61がある
」易侶!1、この出力?データ→ニレクタ+12’l力
;選択しバースト搬送波1/ベル検出データ出力(10
1に出力するよう1RIJ (間1g号をデータセレク
タ(121に送ると共に、有効データ嵌出1g号ケ有効
データ検出は号出力(11)に出力する。
以上のようにこの発明によりは、時間的にすらした複数
のサンプリングデータを収得した供、実際のバースト位
14を検出し、複数データの中〃・ら正しいデータ?選
択する方法ケとったため、ツク−スト位置誤差の大きな
@台でもバースト侭込波fノ)レベル検出全行える効果
がある。
のサンプリングデータを収得した供、実際のバースト位
14を検出し、複数データの中〃・ら正しいデータ?選
択する方法ケとったため、ツク−スト位置誤差の大きな
@台でもバースト侭込波fノ)レベル検出全行える効果
がある。
@1図は従来のバースト搬送波1ノベル検出器の構成図
、第2図はこの装置ケ用いる8妥のあるTDMADMA
式のフレームfjI7成の一例、第3図はTDMADM
A式のバースト構成の一例、第4図はこの発(7)の−
冥姻例によるバースト搬送波レベル検出器の一天栴例を
ネオ構成図である0+I+・・入力端子、(2)・・・
遅延回路、(3)・・i14≦延倹彼にK、(4)・・
サンプルホールド回路、(5トアナログ・デジタル変換
器、(6)・・・データラッチ回路、(7)・・:Lニ
ークワード検出器、(8)・同期匍」や印部、(9)・
・・ユニークワード位J誤差検出器、(10j・・・)
(−スト搬送波レーくル検出データ出力、(11)・・
有効データ検出1g号出力、(121・・データセレク
タ。 図中、同一符号は同−又は相当部分を示す。 代理人 大 岩 増 雄 第1図 第2図 第3図 第4図
、第2図はこの装置ケ用いる8妥のあるTDMADMA
式のフレームfjI7成の一例、第3図はTDMADM
A式のバースト構成の一例、第4図はこの発(7)の−
冥姻例によるバースト搬送波レベル検出器の一天栴例を
ネオ構成図である0+I+・・入力端子、(2)・・・
遅延回路、(3)・・i14≦延倹彼にK、(4)・・
サンプルホールド回路、(5トアナログ・デジタル変換
器、(6)・・・データラッチ回路、(7)・・:Lニ
ークワード検出器、(8)・同期匍」や印部、(9)・
・・ユニークワード位J誤差検出器、(10j・・・)
(−スト搬送波レーくル検出データ出力、(11)・・
有効データ検出1g号出力、(121・・データセレク
タ。 図中、同一符号は同−又は相当部分を示す。 代理人 大 岩 増 雄 第1図 第2図 第3図 第4図
Claims (1)
- 入力されたバースト状の搬送波を遅延させる回路と、こ
の遅延された搬送波により入力された搬送波全同相遅延
検波する遅延検波器と、入力搬送波よりバースト位置検
出用のユニークワードを検出する為のユニークワード検
出器と、このユニークワード検出信号てより時間的にす
ねた複数のバースト搬送波検出用予測同期は号を作り出
す同期制御回路と、この複数のバースト搬送波検出用予
測同期@号に従い遅延検波出力全サンプリングするサン
プルホールド回路と、このサンダルホールド回路出力全
アナログ・デジタル変換するアナログ・デジタル変換器
と、このデジタル変換された複数のデータを一時保持す
る複数のデータラッチ回路々バースト搬送波検出用予測
同期1言号と、該検出バーストのユニークワード検出1
訂号とを比較することに工り、いずれのサンダルデータ
全出力すべき力為を判断するユニークワード誤差検出回
路と、このユニークワード誤差検出回路の制御1g号に
よりデータラッチの中のいずれか1っ全選択し出力する
回路を備えたバースト6送波レベル検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP380284A JPS60146559A (ja) | 1984-01-10 | 1984-01-10 | バ−スト搬送波レベル検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP380284A JPS60146559A (ja) | 1984-01-10 | 1984-01-10 | バ−スト搬送波レベル検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60146559A true JPS60146559A (ja) | 1985-08-02 |
Family
ID=11567324
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP380284A Pending JPS60146559A (ja) | 1984-01-10 | 1984-01-10 | バ−スト搬送波レベル検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60146559A (ja) |
-
1984
- 1984-01-10 JP JP380284A patent/JPS60146559A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5365468A (en) | Sampling frequency converter | |
JP2772605B2 (ja) | 光周波数多重キャリヤ制御装置 | |
JPS5636249A (en) | Clock reproducing circuit | |
US5339334A (en) | Method and apparatus for diversity reception | |
JPH09331572A (ja) | 無線基地局間同期装置 | |
KR100712035B1 (ko) | 시분할 동기 코드 분할 다중 접속 이동 통신 시스템에서의초기 셀 탐색을 위한 이득 제어 방법 | |
JPS6340080B2 (ja) | ||
US4241445A (en) | Method and apparatus for counting transmission errors in a digital microwave link | |
CA1148660A (en) | Method and device for carrying out conversion between a cyclic and a general code sequence by the use of a hypothetical zero bit series | |
JPS60146559A (ja) | バ−スト搬送波レベル検出回路 | |
US4361896A (en) | Binary detecting and threshold circuit | |
US3505478A (en) | Clock frequency converter for time division multiplexed pulse communication system | |
JPS6059832A (ja) | バ−スト搬送波レベル検出回路 | |
JPS5820051A (ja) | 論理レベル判定回路 | |
EP0056304B1 (en) | Method and apparatus for measuring the frequency response of an element or elements in a digital transmission path | |
US3965309A (en) | Test system for a T carrier type telephone PCM communications system | |
GB1355495A (en) | Apparatus for clocking digital data | |
JPH0226135A (ja) | 移動無線装置 | |
SU1363499A1 (ru) | Устройство дл оценки сигналов | |
JPH01133441A (ja) | クロック同期方式 | |
SU1508275A1 (ru) | Способ ввода информационных сигналов в цифровое устройство обработки | |
JP3403501B2 (ja) | 受信データタイミング決定方法及びその回路 | |
US6920117B1 (en) | Communication channel selecting circuit corresponding to radio signal intensity | |
SU1450121A1 (ru) | Устройство дл измерени шума квантовани дельта-кодека | |
JPH05227089A (ja) | バースト位置測定回路 |