JPS60134292A - Liquid crystal display driver - Google Patents

Liquid crystal display driver

Info

Publication number
JPS60134292A
JPS60134292A JP24203083A JP24203083A JPS60134292A JP S60134292 A JPS60134292 A JP S60134292A JP 24203083 A JP24203083 A JP 24203083A JP 24203083 A JP24203083 A JP 24203083A JP S60134292 A JPS60134292 A JP S60134292A
Authority
JP
Japan
Prior art keywords
liquid crystal
circuit
signal
crystal display
launch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP24203083A
Other languages
Japanese (ja)
Other versions
JPH0654416B2 (en
Inventor
徳丸 浩一
誠 大村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Japan Display Inc
Original Assignee
Hitachi Device Engineering Co Ltd
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Device Engineering Co Ltd, Hitachi Ltd, Hitachi Consumer Electronics Co Ltd filed Critical Hitachi Device Engineering Co Ltd
Priority to JP58242030A priority Critical patent/JPH0654416B2/en
Publication of JPS60134292A publication Critical patent/JPS60134292A/en
Publication of JPH0654416B2 publication Critical patent/JPH0654416B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 〔技術分野〕 この発明は、液晶表示駆動装置に関するもので、例えば
、ドツトマトリックス構成の液晶表示パネルの信号電極
の駆動信号を形成するものに有効な技術に関するもので
ある。
[Detailed Description of the Invention] [Technical Field] The present invention relates to a liquid crystal display driving device, and for example, to a technique effective for forming a driving signal for a signal electrode of a liquid crystal display panel having a dot matrix structure. .

〔背景技術〕[Background technology]

従来より、ドツトマトリックス構成の液晶表示装置が、
例えば、r電子材料j誌の1980年10月号1頁21
〜頁43において、公知であるう従来のドツトマトリッ
クス構成の液晶表示パネルを用いた表示装置では、マイ
クロプロセッサ等により、その画素データを形成してR
AM (ランダム・アクセス・メモリ)に書込み、一定
のlm11期で繰り換えしてそれを読み出して信号電極
を駆動するものである。こような表示動作において、R
AMから読み出されたシリアルな画像データはシフトレ
ジスフによってパラレル信号に変換されることによって
、各信号線電極用の駆動信号が形成される。
Conventionally, liquid crystal display devices with a dot matrix configuration have been
For example, R Electronic Materials J, October 1980 issue, page 1, 21
- Page 43, in a display device using a conventional dot matrix liquid crystal display panel, the pixel data is formed by a microprocessor or the like and R
The data is written in AM (Random Access Memory) and read out repeatedly at a certain lm11 period to drive the signal electrode. In such a display operation, R
Serial image data read from the AM is converted into parallel signals by a shift register, thereby forming drive signals for each signal line electrode.

この場合、表示エリアの拡大のために同じ表示パネルを
上下2段構成とすることが考えられている。上記表示パ
ネルの信号電極は、上下段とも例えば左から右に順に1
〜nの画素データに対)、シシて割り当てられる。この
ような固定的な信号電極と画素データの割り当を行うと
、その表示信号を形成する液晶駆動装置において、下段
の液晶駆動装置と、上段側の液晶駆動装置とでは、出力
端子のピン配列が逆になってしまう。このため、例えば
、上段側の液晶駆動装置は、クロス配線で上段の液晶パ
ネルの信号電極とを接続すること、又はその表示データ
を書込むとき液晶駆動装置の入出力端子0〜49を49
〜0のように予め変換して書込むこと等が考えられる。
In this case, in order to expand the display area, it has been considered to configure the same display panel into two layers, upper and lower. For example, the signal electrodes of the display panel are arranged one after the other from left to right in both the upper and lower stages.
.about.n pixel data). When such a fixed assignment of signal electrodes and pixel data is performed, the pin arrangement of the output terminals will differ between the lower LCD driver and the upper LCD driver in the LCD driver that forms the display signal. becomes the opposite. For this reason, for example, when the upper-stage liquid crystal drive device is connected to the signal electrode of the upper-stage liquid crystal panel by cross wiring, or when writing the display data, the input/output terminals 0 to 49 of the liquid crystal drive device are
It is conceivable to convert and write in advance like ~0.

しかし、前者にあっては、多数の交叉配線とするための
配線スペースを大きく−するとともにプリント配線基板
の配線がパターンが複雑となって、その分プリント配線
基板の価格が高くなってしまう。後者にあっては、表示
データを書込むときに特別のアドレス変換プログラムが
必要になってしまうという欠点がある。
However, in the former case, the wiring space for a large number of crossing wirings is increased, and the wiring pattern of the printed wiring board becomes complicated, which increases the price of the printed wiring board accordingly. The latter has the disadvantage that a special address conversion program is required when writing display data.

〔発明の目的〕[Purpose of the invention]

この発明の目的は、液晶表示パネルに対する実装上の自
由度を持たせた液晶表示駆動装置を提供することにある
An object of the present invention is to provide a liquid crystal display driving device that allows flexibility in mounting on a liquid crystal display panel.

この発明の前記ならびにその他の目的と新規な特徴は、
この明細書の記述および添付図面かり明らかになるであ
ろう。
The above and other objects and novel features of this invention include:
It will become clear from the description of this specification and the accompanying drawings.

〔発明の概要〕[Summary of the invention]

本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記の通りである。
A brief overview of typical inventions disclosed in this application is as follows.

すなわち、ドツトマトリックス構成の液晶表示パネルに
おける信%電極に供給する表示信号を形成する液晶表示
駆動装置において、シリアルな画像データに対して並列
形態に複数のランチ回路を設け、その時系列的な取り込
み順序を可変とすることにとよって、液晶表示パネルの
信号電極と上記出力端子との実装上の整合自由度を高め
るものである。
In other words, in a liquid crystal display drive device that forms display signals to be supplied to reference electrodes in a liquid crystal display panel with a dot matrix configuration, a plurality of launch circuits are provided in parallel for serial image data, and the order in which they are taken in is determined in chronological order. By making variable, the degree of freedom in mounting matching between the signal electrode of the liquid crystal display panel and the output terminal is increased.

〔実施例1〕 第1図には、この発明の一実施例のブロック図が示され
ている。
[Embodiment 1] FIG. 1 shows a block diagram of an embodiment of the present invention.

同図の各回路ブロックは、公知の半導体実情回路装置の
製造方法によって、1個の単結晶シリコンのような半導
体基板上におてい形成される。
Each circuit block in the figure is formed on a single semiconductor substrate such as single crystal silicon by a known method for manufacturing semiconductor circuit devices.

同図の半導体集積回路袋WLsI (CDRV)は、走
査線電極と信号線電極とにより構成されたドツト構成の
液晶表示パネルの上記信号線電極を駆動するものであり
、1本のM号線w1#)の駆動信号を形成するよう構成
されている。
The semiconductor integrated circuit bag WLsI (CDRV) in the figure drives the signal line electrodes of a dot-configured liquid crystal display panel composed of scanning line electrodes and signal line electrodes, and one M line w1#. ) is configured to form a drive signal.

−ヒ記n本の信号線電極に対し、走査線電極の選択タイ
ミングに同期し、表示すべき文字又は図形に従って駆動
信号を形成するため、次の各回路が設けられる。
- Note The following circuits are provided to form drive signals for the n signal line electrodes in synchronization with the selection timing of the scanning line electrodes and in accordance with the characters or figures to be displayed.

第2のランチ回路FF2は、入力データ端子りから上記
走査タイミングに従ってシリアルに供給される文字又は
図形の画素データをパラレル信号に変換する。すなわち
、n個のランチ回路のデータ入力端子は共通接続される
ことによって、上記画素データを並列形態に受けるもの
である。そして、各ランチ回路のクロック端子には、後
述するデコーダDCT?によって時系列的に形成された
タイミング信号S L ” 3 nが供給される。
The second launch circuit FF2 converts character or graphic pixel data serially supplied from the input data terminal according to the scanning timing into a parallel signal. That is, the data input terminals of the n launch circuits are commonly connected to receive the pixel data in parallel. The clock terminal of each launch circuit is connected to a decoder DCT? which will be described later. A timing signal S L '' 3 n is supplied in a time-series manner.

上記(182のランチ回路FF2の出ヵfd号は、クロ
ック信号CL、1に同J!gL、て第1のランチ回路1
sFl l:)’:ラレルに取り込まれる。駆動回路D
vはは、上記第1のランチ回路FF1に殴り込んだ画素
データを図示しないタイミング信号に従って加工して、
液晶を交流駆動するための多値パルスによる駆動信号を
形成する。電圧■1〜■4は、その多値パルスを形成す
るための電源電圧である。
The output fd of the launch circuit FF2 (182) is the same as the clock signal CL, 1, J!gL, and the first launch circuit 1.
sFl l:)': Incorporated into Rarel. Drive circuit D
v processes the pixel data input into the first launch circuit FF1 according to a timing signal (not shown),
Forms a drive signal using multi-value pulses for AC driving the liquid crystal. Voltages (1) to (4) are power supply voltages for forming the multivalued pulse.

このように液晶の交流駆動する方式は、公知であるので
その詳細な説明を省略する。
Since the method of AC driving the liquid crystal in this manner is well known, detailed explanation thereof will be omitted.

この実施例では、上記第2のランチ回路FF2における
シリアル/パラレル変換によって、画素データとその出
力端子とを選択的に切り換えるようにするため、上記取
り込みタイミング信号81〜Snは、次のようにして形
成される。
In this embodiment, in order to selectively switch between pixel data and its output terminal by serial/parallel conversion in the second launch circuit FF2, the above-mentioned capture timing signals 81 to Sn are set as follows. It is formed.

カンラフ回路C0NTは、上記画素データに同期して供
給されたクロック信号CL2を受けて、これを計数する
。特に制限されないが、このカウンタ回路CON丁は、
外部端子U/Dから供給された制御信号に従ってアップ
/ダウンの計数動作を行うものである。例えば、り(部
輸子U/Dがハイレベルなら、アップカウンタとして動
作し7、外部端子LJ/Dがロウ[・ベルならダウンカ
ウンタとして動作する。このカウンタ回l1I5coN
Tの計数出力信号は、上記デコーダDCRによって、時
系列的に形成さ、ILる上記タイミング信号31〜Sn
に変換される。
The Cunlough circuit C0NT receives the clock signal CL2 supplied in synchronization with the pixel data and counts it. Although not particularly limited, this counter circuit COND is
It performs up/down counting operations in accordance with control signals supplied from external terminals U/D. For example, if the external terminal LJ/D is at a high level, it operates as an up counter, and if the external terminal LJ/D is at a low level, it operates as a down counter.
The count output signal of T is formed in time series by the decoder DCR, and is generated by the timing signals 31 to 31 to Sn
is converted to

なお、外部端子から供給されたクロック信号CL1は、
上記カウンタ回路のクリア信号としても用いられ、アッ
プ動作の時にはその出力が全て論理“0”に、ダウン動
作の時にはその出力が全で論理“l”にクリアされる。
Note that the clock signal CL1 supplied from the external terminal is
It is also used as a clear signal for the counter circuit, and all outputs are cleared to logic "0" during up operation, and all outputs are cleared to logic "1" during down operation.

この実施例の液晶表示駆動装置CDRVにおいてば、外
部端子U/Dをハイレベルにすると、カウンタ回路C0
NTは、クロック信号CL2の到来毎に計数値を増加さ
せる。したがって、デコーダDCRは、タイミング信号
を順次時系列的に81からSnまで形成する、ので、ク
ロック信号CL2に同期して供給される画素データは、
上記第2のランチ回路FF2の左端から順に右方向に取
り込まれる。これによって、表示出力端子01〜Onか
らは、シリアル供給される画素データの順序に従った表
示信号が送出される。
In the liquid crystal display driving device CDRV of this embodiment, when the external terminal U/D is set to high level, the counter circuit C0
NT increases the count value every time the clock signal CL2 arrives. Therefore, the decoder DCR sequentially forms timing signals from 81 to Sn in time series, so that the pixel data supplied in synchronization with the clock signal CL2 is
The signals are taken in sequentially from the left end of the second launch circuit FF2 to the right. As a result, display signals are sent out from the display output terminals 01 to On in accordance with the order of the serially supplied pixel data.

一方、外部端子U/Dをロウレベルにすると、カウンタ
回路C0NTは、クロック信号CL2の到来毎に計数値
を減少させる。したがって、デコーダDCRは、タイミ
ング信号を順次時系列的にSnから31まで形成するの
で、クロック信号CL2に同期して供給される画素デー
タは、上記第2のランチ回路FF2の右端から順に左方
向に取り込まれる。これによって、上記表示出力端子O
n〜01からは、シリアル供給される画素データの順序
に従った表示信号が送出される。すなわち、上記の場合
とは逆方向に、言い換えるならば、シリアル供給される
画素データの順序に対して逆のピン配列のもとに、上記
表示出方信号が送出される。
On the other hand, when the external terminal U/D is set to low level, the counter circuit C0NT decreases the count value every time the clock signal CL2 arrives. Therefore, since the decoder DCR sequentially forms timing signals from Sn to 31 in chronological order, the pixel data supplied in synchronization with the clock signal CL2 is sequentially sent to the left from the right end of the second launch circuit FF2. It is captured. As a result, the above display output terminal O
From n to 01, display signals are sent out in accordance with the order of serially supplied pixel data. That is, the display output signal is sent out in the opposite direction to the above case, in other words, under a pin arrangement that is opposite to the order of serially supplied pixel data.

〔実施例2〕 第2図には、この発明の他の一実施例の要部ブロック図
が示されている。
[Embodiment 2] FIG. 2 shows a block diagram of main parts of another embodiment of the present invention.

この実施例では、上記シリアル供給される画素データ列
に対して、その表示出力端子の配列を正方向と逆方向に
選択的に切り換えるため、次の回路が用いられる。すな
わち、この実施例では、カウントアンプ動作しか行わな
いカウンタ回路c。
In this embodiment, the following circuit is used to selectively switch the arrangement of display output terminals between the forward direction and the reverse direction for the serially supplied pixel data string. That is, in this embodiment, the counter circuit c performs only a count amplifier operation.

NTの各出力ビットに対して排他的論理和回路EX1〜
EX4等のような一致/不一致回路を設けるものである
。そして、これらの一致/不一致回路の他方の入力には
、外部端子Cがら切り換え信号Cを供給するものである
Exclusive OR circuit EX1~ for each output bit of NT
A match/mismatch circuit such as EX4 is provided. A switching signal C is supplied from an external terminal C to the other input of these coincidence/mismatch circuits.

これによって、例えば、一致/不一致回1i’/)EX
1〜EX4が論理“0”の一致出力、論理“1”の不一
致信号を形成する場合、上記制御信号Cを論理“0”と
すると、上記カウンタ回路C0NTの出力がそのままデ
コーダDCHに伝えられるので、その出力信号はタイミ
ング信号S1からSnまで順に時系列的に形成される。
This allows, for example, matching/mismatching times 1i'/)EX
When 1 to EX4 form a coincidence output of logic "0" and a mismatch signal of logic "1", if the control signal C is set to logic "0", the output of the counter circuit C0NT is transmitted as is to the decoder DCH. , its output signals are sequentially formed in time series from timing signals S1 to Sn.

一方、上記制御信号Cを論理“l”とすると、上記カウ
ンタ回路CON Tの出力が全て反転されて、言い換え
るならば、論理“0”を論理“1”に、論理“1”を論
理“0“のようにしてデコーダDCRに伝えられる。こ
れによって、デコーダD CHの入力側からみれば、オ
ール論理“1”からオール論理“0”まで逆方向の計数
信号が供給されるので、タイミング信% S r+ −
51の順に上記の場合とは逆方向に時系列的に形成され
る。このような制御信号Cによって、上記〔実施例1〕
と同様に表示出力端子の実質的なピン配列を切り換える
ことができる。
On the other hand, when the control signal C is set to logic "1", all the outputs of the counter circuit CON T are inverted, in other words, logic "0" becomes logic "1", logic "1" becomes logic "0", and logic "1" becomes logic "0". " is transmitted to the decoder DCR as follows. As a result, from the input side of the decoder D CH, a count signal in the opposite direction from all logic "1" to all logic "0" is supplied, so that the timing signal % S r+ -
51 in the reverse direction of the above case. By such a control signal C, the above [Example 1]
Similarly, the actual pin arrangement of the display output terminals can be changed.

〔実施例3〕 第3図には、この発明に係る液晶表示駆動装置を用いた
表示装置の一実施例のブロック図が示されている。
[Embodiment 3] FIG. 3 shows a block diagram of an embodiment of a display device using the liquid crystal display driving device according to the present invention.

同図において、液晶表示パネルLCDは、上)2段の2
つの表示パネルULCD、!:DLCDとにより構成さ
れ、それぞれ横方向に走査電極が走っており、縦方向に
信号電極が走っている。そして、両者の交点に表示ドツ
トが形成され、その明、暗によって所定の表示が行われ
る。このため、上段側の表示パネルULCDの信号電極
の入力端子は上側に配置され、下段側の表示パネルDL
CDの信号電極の入力端子は下側に配置される。
In the figure, the liquid crystal display panel LCD is
Two display panels ULCD! :DLCD, each of which has scanning electrodes running in the horizontal direction and signal electrodes running in the vertical direction. A display dot is formed at the intersection of the two, and a predetermined display is performed depending on the brightness and darkness of the display dot. Therefore, the input terminals of the signal electrodes of the upper display panel ULCD are arranged on the upper side, and the input terminals of the signal electrodes of the upper display panel ULCD are arranged on the upper side, and
The input terminal of the signal electrode of the CD is arranged on the lower side.

上記液晶表示パネルLCDの走査電極には、走査電極駆
動回路RDRVにより、順次選択駆動信号が供給される
。この走査電極駆動回1?@RDRVは、特に制限され
ないが、1チツプのモノリシック半導体集積回路装置1
CIにより構成され、液晶を交流駆動するための多値パ
ルスの駆動信号を形成する。例えば、このような走査電
極駆動回路RDRVは、■日立製作所から販売されてい
る品名’HD44103CJのような半導体集積回路装
置を利用することができる。
A selection drive signal is sequentially supplied to the scan electrodes of the liquid crystal display panel LCD by a scan electrode drive circuit RDRV. This scanning electrode drive time 1? @RDRV is a one-chip monolithic semiconductor integrated circuit device 1, although it is not particularly limited.
It is composed of CI and forms a multi-value pulse drive signal for AC driving the liquid crystal. For example, such a scanning electrode drive circuit RDRV can use a semiconductor integrated circuit device such as the product name 'HD44103CJ sold by Hitachi, Ltd.

この実施例においては、上記液晶表示パネルLCDの信
号電極には、上記第1図又は第2図の実施例に示した信
号電極駆動用の液晶表示駆動装置CDRVI、CDRV
2が用いられる。
In this embodiment, the signal electrodes of the liquid crystal display panel LCD are provided with liquid crystal display drive devices CDRVI and CDRV for driving the signal electrodes shown in the embodiment of FIG. 1 or FIG.
2 is used.

この実施例のように、液晶表示パネルULCDとDLC
Dのように信号電極の出力端子の配列が逆になっている
場合、液晶駆動装置CI) RV lとCDRV2は、
上記外部端子U/D又はCによって、シリアルに供給さ
れる画素データを互いに逆方向にして取り込むものであ
る。これによって、その表示出力端子を左から順に整合
させて配列することができる。なお、同図では上側の液
晶表示駆動装置CD I? V 2の出力端子は左から
n −1のように配列されているが、画素データを逆方
向に取り込むことによって、実質的には下側の液晶表示
駆動装置CDRV1と同じく1・〜nのようにすること
ができるものである。
As in this example, liquid crystal display panels ULCD and DLC
When the arrangement of the output terminals of the signal electrodes is reversed as shown in D, the liquid crystal drive device CI) RV l and CDRV2 are as follows.
Pixel data that is serially supplied is taken in in opposite directions through the external terminals U/D or C. This allows the display output terminals to be aligned and arranged in order from the left. In addition, in the figure, the upper liquid crystal display driving device CD I? The output terminals of V2 are arranged like n-1 from the left, but by taking in pixel data in the opposite direction, they are arranged like 1.~n, which is the same as the lower liquid crystal display driving device CDRV1. It is something that can be done.

なお、図示しないタイミング発生回路では形成された基
準周波数パルスに基づいて、互いにIAi!liさせた
上記走査電極の走査タイミング信号と、信号電極の選択
タイミング信号とを形成して、上記走査電極駆動回路R
DRV、上記信号電極用の液晶駆動装置CDRVI、C
DRV2に送出するものである。
Note that a timing generation circuit (not shown) generates IAi! based on the generated reference frequency pulse. The scanning electrode drive circuit R
DRV, liquid crystal drive device CDRVI, C for the above signal electrodes
It is sent to DRV2.

〔実施例4〕 第4図には、この発明の他の一実施例を説明するための
液晶表示パネルの概略図が示されている。
[Embodiment 4] FIG. 4 shows a schematic diagram of a liquid crystal display panel for explaining another embodiment of the present invention.

この実施例の液晶表示パネルLCDは、その電極線を微
細化に伴い、信号線電極の入力端子が上下に交互に配列
導出されている。このため、下側端子は、1,3.5の
ように奇数番の信号線電極が配列され、上側端子は、2
,4.6のように偶数番の信号線電極が配列される。こ
のような液晶パネルを駆動信号を形成する液晶表示駆動
装置CDRVは、そのビン配列の整合性を高めるため、
上記第り図又は第2図の実施例において、デコーダによ
ってタイミング信号の発生順序を次のようにする。例え
ば、信号線数が80本の場合、第2のランチ回路FF2
の左半分(40本)と右半分(40本)に分けて、奇数
番目のクロック信号CL2では左半分において左から順
にタイミング信号Sl、32・・・・のように形成し、
偶数番目のクロック信号CL2では右半分において右か
ら順にタイミング信号S80.S79・・・・のように
形成するにれによって、左半分の出力端子1〜40は、
下側の信号線電極1,3.5・・・79に対応させるこ
とができ、右半分の出力端子80〜41は、液晶パネル
の下側を通すことなく上側の信号線型ff12. 4.
 6・・・80に対応させることができる。
In the liquid crystal display panel LCD of this embodiment, the input terminals of the signal line electrodes are alternately arranged vertically as the electrode lines are miniaturized. Therefore, the lower terminal is arranged with odd numbered signal line electrodes such as 1, 3.5, and the upper terminal is arranged with 2 signal line electrodes.
, 4.6, even numbered signal line electrodes are arranged. The liquid crystal display driving device CDRV, which forms driving signals for such a liquid crystal panel, uses the following methods to improve the consistency of its bin arrangement:
In the embodiment of FIG. 2 or FIG. 2, the decoder generates the timing signals in the following order. For example, if the number of signal lines is 80, the second launch circuit FF2
is divided into a left half (40 lines) and a right half (40 lines), and in the odd-numbered clock signal CL2, timing signals Sl, 32, etc. are formed in order from the left in the left half,
In the even-numbered clock signal CL2, the timing signals S80 . Due to the grooves formed like S79..., the output terminals 1 to 40 on the left half are
The right half output terminals 80 to 41 can be connected to the upper signal line electrodes 1, 3.5...79 without passing through the lower side of the liquid crystal panel. 4.
6...80.

と記のタイミング信号S 1 = S 80のIa序は
、逆方向にするものであってもよい。そして、上記第1
図又は第2の実施例のようなピン配列の切り撓えと組み
占わせて構成するものであゲCもよい。
The Ia order of the timing signal S 1 =S 80 may be reversed. And the above first
A game C may also be used, which is constructed by combining the pin arrangement with the flexible pin arrangement as shown in the figure or the second embodiment.

なお、上記のようなタイミング信号を形成する回路は、
複数組のデコーダ回路の用意して動作を外部端子からの
制御信号によって選択的に行わせる等によって簡単に実
現できるものである。
Note that the circuit that forms the timing signal as described above is
This can be easily realized by preparing a plurality of sets of decoder circuits and having their operations selectively performed by control signals from external terminals.

〔すJ 果〕[Su J Ka]

(1)1つの液晶表示駆動装置において、シリアル供給
される画素データに対して並列形態とされるうソチ回路
を設り、その取り込みタイミング信号の時系列的な順序
を変更することによって、表示出力端子から送出するi
i!ii素データの変更を行うことができる。これによ
って表示出力端子のピン配列の切り換えを任意に行うこ
とができるので液晶表示パネルの電極配列方向に対する
整合性の向上を図ることができるという効果が得られる
(1) In one liquid crystal display drive device, by providing a parallel circuit for serially supplied pixel data and changing the chronological order of the fetch timing signals, the display output i sent from the terminal
i! ii) The elementary data can be changed. As a result, the pin arrangement of the display output terminals can be arbitrarily switched, so that it is possible to improve the consistency with respect to the electrode arrangement direction of the liquid crystal display panel.

(2)上記(1)により、液晶表示装置を構成する液I
!i!I表示パネルとその駆動装置とのビン配列の整合
性が確保できることによって、高密度実装を実現するこ
とができるとい)効果が得られる。
(2) According to (1) above, the liquid I constituting the liquid crystal display device
! i! By ensuring the consistency of the bin arrangement between the I display panel and its driving device, high-density packaging can be achieved.

(3)上記(1)にノ、す、液晶表示装置の連用範囲が
拡がるため、その簿産性を向上させることができるとい
うすJ果が得られる。
(3) In accordance with (1) above, the range of continuous use of the liquid crystal display device is expanded, so that the book productivity can be improved.

以上木宛明有°によってなされた発明を実施例に基づき
具体的に説明したが、この発明は上記実施例に限定され
るものではなく、その要旨をF4しない範囲で種々変更
可能であることはいうまでもない。telえば、シリア
ル供給される画素データに対して並列形態とされたラッ
チ回路の取り込みタイミング(j号を形成する回路は、
種々の実施形態を採ることができるものである。
The invention made by Akira Kito has been specifically explained based on the examples above, but this invention is not limited to the above examples, and it is understood that various changes can be made without departing from the gist of the invention. Needless to say. If you call me, I would like to know the timing of taking in the latch circuit which is arranged in parallel with respect to the serially supplied pixel data (the circuit forming the number j is
Various embodiments can be adopted.

〔利用分野〕[Application field]

この発明は、液晶表示パネルの18号電極に対する駆動
信号を形成する液晶表示駆動装置として広く利用できる
ものである。
The present invention can be widely used as a liquid crystal display driving device that forms a driving signal for the No. 18 electrode of a liquid crystal display panel.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、この発明の一実施例を示すプロ・7り図、 第2図は、この発明の他の一実施例を示す要部ブロック
図、 第3図は、この発明に係る液晶表示駆動装置を用いた液
晶表示装置の一実施例を示すブロック図、第4凹は、こ
の発明の更に他の一実施例そ説明するための概略図であ
る。 DV・・駆動回路、FFI、FF2・・ラッチ回路、D
CR・・デコーダ、C0NT・・カウンタ回路、EXI
〜EX4・・一致/不一致回路、LCD、(ULCD、
DI、CD) ・・成品表示パネル、RDRV・・走査
電極駆動回路、CDRV。 CDRVl、CDRV2・・液晶表示駆動装置(信号線
電極駆動装置) 第 1 図 第 2 図 第 3 図 第 4 図
Fig. 1 is a professional diagram showing one embodiment of this invention, Fig. 2 is a block diagram of main parts showing another embodiment of this invention, and Fig. 3 is a liquid crystal display according to this invention. A block diagram showing one embodiment of a liquid crystal display device using a driving device, the fourth indentation is a schematic diagram for explaining still another embodiment of the present invention. DV...drive circuit, FFI, FF2...latch circuit, D
CR...Decoder, C0NT...Counter circuit, EXI
~EX4... Match/mismatch circuit, LCD, (ULCD,
DI, CD)...Product display panel, RDRV...Scanning electrode drive circuit, CDRV. CDRVl, CDRV2...Liquid crystal display drive device (signal line electrode drive device) Fig. 1 Fig. 2 Fig. 3 Fig. 4

Claims (1)

【特許請求の範囲】 1、走査電極と信号電極とにより構成されるドツトマト
リックス構成の液晶表示パネルの信号電極に供給する表
示信号を出力するlチップの半導体集積回路装置で構成
された液晶表示駆動装置であって、シリアルに供給され
る表示用データに対して並列形態に設けられた複数のラ
ンチ回路と、上記表示用データに対して同期したタイミ
ング信号を形成するカウンタ回路と、このカウンタ回路
の出力を受け、上記ランチ回路の時系列的な取り込み順
序を制御するデコーダ回路と、上記ランチ回路の出力信
号を受け、液晶駆動信号を形成する駆動回路とを含み、
外部端子からの情報に従って上記カウンタ回路又はデコ
ーダ回路を制御してランチ回路における時系列的な取り
込み順序を切り換える機能を持たせたことを特徴とする
液晶表示駆動装置。 2、上記カウンタ回路は、アップ/ダウンカウンタ回路
であり、上記外部端子からの情報に従って選択的にアッ
プ又はダウン針数動作とその初期値の設定が行われるも
のであることを特徴とする特許請求の範囲第1項記載の
液晶表示駆動装置。
[Claims] 1. A liquid crystal display drive composed of an l-chip semiconductor integrated circuit device that outputs a display signal to be supplied to a signal electrode of a liquid crystal display panel having a dot matrix structure composed of a scanning electrode and a signal electrode. The device includes a plurality of launch circuits arranged in parallel for serially supplied display data, a counter circuit for forming a timing signal synchronized with the display data, and a counter circuit for forming a timing signal synchronized with the display data. a decoder circuit that receives an output and controls the chronological order of acquisition of the launch circuit; and a drive circuit that receives an output signal of the launch circuit and forms a liquid crystal drive signal;
A liquid crystal display driving device characterized by having a function of controlling the counter circuit or the decoder circuit according to information from an external terminal to switch the chronological order of acquisition in the launch circuit. 2. A patent claim characterized in that the counter circuit is an up/down counter circuit, and selectively performs up or down stitch count operation and setting of its initial value according to information from the external terminal. The liquid crystal display driving device according to item 1.
JP58242030A 1983-12-23 1983-12-23 Liquid crystal driving device and liquid crystal display device using the same Expired - Lifetime JPH0654416B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58242030A JPH0654416B2 (en) 1983-12-23 1983-12-23 Liquid crystal driving device and liquid crystal display device using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58242030A JPH0654416B2 (en) 1983-12-23 1983-12-23 Liquid crystal driving device and liquid crystal display device using the same

Publications (2)

Publication Number Publication Date
JPS60134292A true JPS60134292A (en) 1985-07-17
JPH0654416B2 JPH0654416B2 (en) 1994-07-20

Family

ID=17083221

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58242030A Expired - Lifetime JPH0654416B2 (en) 1983-12-23 1983-12-23 Liquid crystal driving device and liquid crystal display device using the same

Country Status (1)

Country Link
JP (1) JPH0654416B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61173295A (en) * 1985-01-28 1986-08-04 セイコーエプソン株式会社 Liquid crystal driving circuit
JPS62265696A (en) * 1986-05-13 1987-11-18 三洋電機株式会社 Image display unit driving circuit
JPH02894A (en) * 1987-12-04 1990-01-05 Thorn Emi Plc Display device and operation thereof
US6731264B2 (en) 1994-09-30 2004-05-04 Semiconductor Energy Laboratory Co., Ltd. Driver circuit for display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247635A (en) * 1975-10-15 1977-04-15 Toshiba Corp Control method for transmitting informat ion
JPS54107221A (en) * 1978-02-10 1979-08-22 Hitachi Ltd Series-parallel converter circuit for liquid crystal driving unit
JPS56144490A (en) * 1980-04-14 1981-11-10 Hitachi Ltd Data memory
JPS5741694A (en) * 1980-08-25 1982-03-08 Sharp Kk Electroluminescent display unit
JPS5875195A (en) * 1981-10-29 1983-05-06 株式会社東芝 Display

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247635A (en) * 1975-10-15 1977-04-15 Toshiba Corp Control method for transmitting informat ion
JPS54107221A (en) * 1978-02-10 1979-08-22 Hitachi Ltd Series-parallel converter circuit for liquid crystal driving unit
JPS56144490A (en) * 1980-04-14 1981-11-10 Hitachi Ltd Data memory
JPS5741694A (en) * 1980-08-25 1982-03-08 Sharp Kk Electroluminescent display unit
JPS5875195A (en) * 1981-10-29 1983-05-06 株式会社東芝 Display

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61173295A (en) * 1985-01-28 1986-08-04 セイコーエプソン株式会社 Liquid crystal driving circuit
JPS62265696A (en) * 1986-05-13 1987-11-18 三洋電機株式会社 Image display unit driving circuit
JPH02894A (en) * 1987-12-04 1990-01-05 Thorn Emi Plc Display device and operation thereof
US6731264B2 (en) 1994-09-30 2004-05-04 Semiconductor Energy Laboratory Co., Ltd. Driver circuit for display device
US7432905B2 (en) 1994-09-30 2008-10-07 Semiconductor Energy Laboratory Co., Ltd. Driver circuit for display device

Also Published As

Publication number Publication date
JPH0654416B2 (en) 1994-07-20

Similar Documents

Publication Publication Date Title
US5579027A (en) Method of driving image display apparatus
JP2958687B2 (en) Drive circuit for liquid crystal display
US4499459A (en) Drive circuit for display panel having display elements disposed in matrix form
JP2002311913A (en) Liquid crystal display device and control circuit
JPH0128955B2 (en)
KR0140426B1 (en) Display controller
JPS6235113B2 (en)
JPS60134292A (en) Liquid crystal display driver
JPH0230027B2 (en)
JPH04116588A (en) Display device
CN101042480B (en) Scanning signal line driving device, liquid crystal display device, and liquid crystal display method
JPH09160526A (en) Driving circuit for matrix type display panel, and display device using the same
JPS6332392B2 (en)
JPS6012581A (en) Display
JPH0230509B2 (en)
JPH0473928B2 (en)
JP3487660B2 (en) Liquid crystal display
CN101546510B (en) Display device
JPH07199864A (en) Display device
JP2645265B2 (en) Matrix panel display drive
JPH01149687A (en) Matrix type display device
JPS61213897A (en) Image display unit
JPH01218183A (en) Image display device
JPH06167941A (en) Driving device for display
JPS6243623A (en) Circuit structure for liquid crystal display device

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term