JPS6010844A - 複合交換方式 - Google Patents

複合交換方式

Info

Publication number
JPS6010844A
JPS6010844A JP11725283A JP11725283A JPS6010844A JP S6010844 A JPS6010844 A JP S6010844A JP 11725283 A JP11725283 A JP 11725283A JP 11725283 A JP11725283 A JP 11725283A JP S6010844 A JPS6010844 A JP S6010844A
Authority
JP
Japan
Prior art keywords
packet
tdsm
time
processor
exchange
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11725283A
Other languages
English (en)
Inventor
Hiroaki Takechi
武市 博明
Yasutsugu Nagahama
長浜 泰嗣
Kenzo Aoki
青木 賢三
Takashi Nara
奈良 隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11725283A priority Critical patent/JPS6010844A/ja
Publication of JPS6010844A publication Critical patent/JPS6010844A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は主として音声信号を対象とする回線交換と、パ
ケット化されたデータを対象とするパケット交換とを同
一交換機で実現するための複合交換機に関するものであ
る。
従来技術と問題点 従来の交換機は宵1話による音声信号の交換を主目的と
しており、根板的接点によって構成されたスイッチマト
リックスのパスを開閉することによって、それぞれ4 
KHzの周波数帯域を与えたメタリックケーブル上のア
ナログ信号に対する交換機能を実現していた。近年に到
って、ディジタル技術および情報処理技術の発達に伴い
、音声信号だけでなくディジタルデータをも交換の対象
とするように、交換機の機能は次第に拡充されてきてい
る。そしてこのような交換機能の拡充は、最近のディジ
タル時分割方式の交換機によって、次第に充足されつつ
ある。
とtに対して、主として計算機間における通信方式とし
て大きな地位を占めるパケット通信に対しては、一般に
電話用(音声信号用)の交換機とは別の独立した交換機
および交換網を必要とした。
これは従来の交換方式においては通信の間、物理的なパ
スを固定的に設定するが、パケットデータの場合は周知
のように1本の物理的ガ回線(パス)上を、複数の論理
的なリンクが共有して使用する形態をとるため、従来の
電話交換を主体とする交換方式では、制御上程々の困難
な問題が生じるためでおる。
一方、伝送路および交換機のディジタル化の進展に伴っ
て、各種の性格の異なるトラヒックを物理的に単一の網
によって統一的に取扱う、いわゆる統合サービステイジ
タル網(ISDN)の実現の機運が高まっておシ、この
観点から音声信号に代表される回線交換機能と、パケッ
トを直接取扱うことができるパケット交換機能とを兼ね
具えた複合交換機の出現がめられている。
しかしながら、電話による音声信号を主な対象とする従
来の交換機においては、一つの物理チャネルにパケット
を多重化して伝送する機能を具えていなかったため、パ
ケットの論理リンクと物理リンクとを1:1に対応させ
なければならず、従ってパケット通信におけるチャネル
の有効利用という本来の利点を活かすことができなかっ
た。
発明の目的 本発明はこのような従来技術の問題点を解決しようとす
るものであって、その目的は、回線交換機能とパケット
交換機能とを兼ね備えることができ、複合交換機として
の要求に経済的にかつ柔軟に対応することが可能な交換
機の方式を提供することにある。
呵 発明の実施例 プロセッサが高集積化されるのに伴って、価格/性能比
が低下し、これによってプロセッサを多数使用して分散
処理を行うシステム構成が多く用いられるようになった
。交換システムにおいて分散処理を行う場合においては
、従来のようにすべての通話路系装置を単一のプロセッ
サで制御するtsiltと異って、ビルディングブロッ
ク形式で構成される通話路モジュール単位にプロセッサ
を分散配置し、分散配置されたプロセッサ間を通信パス
で結んで、この通信パスを通じてプロセッサ同志が制御
情報を相互に通信しながら交換処理を進めて行く方式が
一般的である。
本発明の複合交換方式は、このような分散処理の一般的
方式を生かしながら、回線交換とパケット(蓄積)交換
の双方に柔軟に適合し得るごとく、通信パスと通話路モ
ジュールの構成を行ったものである。
第1図は本発明の複合交換方式の一実施例の構成を示し
ている。同図において、1−1.・・・・・・、1−n
は時分割スイッチモジュール(以下TDSMと略す)、
2−1.・・・・・・、2−ルネットワークプロセッサ
(以下NFPと略す)、3はグローバルプロセッサ(以
Tfpと略す)、4はパケットパス(以下PKTBUS
と略す)、5はハイウェイスイッチ(以下HIEFと略
す)、6−1.・・・・・・、6−1はネットワークタ
ーミナル(以下TRAlと略す)である。
TDSMl−+、・・・・・・、1−4は、それぞれ内
蔵する制御メモリに書込まれた内容によって、上り方向
および下シ方向のそれぞれについてハイウェイ上のタイ
ムスロットの時間位置を入替える機能を有するとともに
1任意のタイムスロットを内蔵する信号メモリにドロッ
プし、または信号メモリから任意のタイムスロットをイ
ンサートする機能を有し、さらに任意のタイムスロット
をパケット制御手順を実行するインタフェースを介して
GP5に接続する機能を有する。またTDSM 1−1
+・・・・・・、1〜.はそれぞれNWP2−1.・・
・・・・、2−几を有し、#’FP2−1 +・・・・
・・、2−4 はそれぞれTDSMl−1,・・・・・
・、1−nを制御するためのプログラムまたはデータを
格納したメモリを有するとともに、PKTBUS4を経
てパケットインタフェースを介して他のNWPと通信す
る機能を有する。なお第1図においてはPKTBUS4
はループ状をなすものとして示されているが、本発明は
ループ形式のパスに限定されるものではない。
TDSM 1− + +・・・・・・、1−nはそれぞ
れ1個でも小容量交換機として動作可能なものであるが
、通常は交換後規模に応じて複数個のTDSMが用意さ
れ、各TDSH間には通信路としてPKTBUS4を有
し、PKTBUS4を通じて各TDSMが相互に結ばれ
ている。またPKTBUS4には、GP3が単独にまた
は複数個接続されている。GP5は交換システム全体に
またがる制御を行う。
一方、TDSMタイムスロットの時間位置を交換された
ハイウェイは、HWSW’5によってTDSAfハイウ
ェイ間で相互にタイムスロットを空間的に入替えられ、
入替えられたハイウェイは再びTD SHに戻る。TR
H6−+、・・・・・・、6−nはpcu %のディジ
タル中継線またはコンベンショナルなアナログ中継線に
対してTDSMをインタフェースするものであって、T
RH6−+はジャンクションを経てTDSMl−1をデ
ィジタル中継線に接続し、TRH6−2はTDSM1=
zをアナログ中継線に接続する。加入者線を集線するラ
インコネクタもTRHの一極として含まれる。
第1図に示された複合交換方式における交換料話路パス
を物理的に設定し保持する必要があるが、この場合は第
1図においテTDSM−HWSW−TDSMをいわゆる
T−5−T形式の通話路ネットワークとして制御する。
通話路の設定に際しては、TDSAfは加入者データを
参照するためNWPを介してGP3と通信し、他のTD
SHにまたがる呼については、該当するTDSH内のN
IPと制御データを送受しなからパスを設定し、呼の終
了時には、再び他のTDSAf内のyrrpと交信して
パスを解放するとともに、GP3に対して課金情報等の
運用データを送信する。これらの制御データはすべてパ
ケット形式によって、PKTBUS4を介して送受され
る。
次にパケット交換を必要とする回線に対しては、 ”物
理的な回線と呼は1:1に対応せず、1本の物理的な回
線は複数の論理的表チャネルに対し、パケット単位ごと
に待時式に多重化され共有されて用いられる。このよう
なパケット呼に対してはHWSW5は使用されず、各T
DSH内のパケットインタフェースによって直接NIP
内のメモリに取込まれて蓄極と処理を行ったのち、最適
な出線を決定される。すガわち一般にはPKTBUS4
を経由して他のNWPに送られて、その属するTD S
Mから回線に送出される。課金データ等の運用データは
、回線交換の場合と同様にGP5へ送られる。これらの
プロセッサ間の通信は、PKTBUS4が本来パケット
ベースで構成されているため、回線交換の場合と基本的
に同一の制御でよい。
このように本発明の複合交換方式では、分散処理方式の
回線交換機における基本的構成を維持しながら、パケッ
ト交換に対しても容易に適合するととができる。
第2図は本発明の複合交換方式におけるTDSMの一構
成例を示している。同図においては第1図に示されたT
DSMの上多方向の時間スイッチと千゛ 下多方向の時
間スイッチ とを、進行方向に従って展開して示しておシ、11はマ
ルチプレクサ(以下ptpxと略す)、12はデマルチ
プレクサ(以下DAfPXと略す)、13は1次タイム
スイッチ(以下prsと略す)、14は2次タイムスイ
ッチ(以下srsと略す)、15は受信信号メモリ(以
下R5Mと略す)、16は送信信号メモリ(以下SSM
と略す)、17はPTsコントロールメモリ(以下PT
Cと略す)、18はsTsコントロールメモリ(以下s
rcと略す)、19はIIWSW :r ン) o −
pvメモリ(以下SWCと略す)、20.21はパケッ
トインタ7エーサ(以下pxrr pと略す)、22は
タイミング発生器(以下TUGと略す)、23は内部パ
ス(以下IBと略す)であって、2.5は第1図に示さ
れたと同じそれぞれNWP 、 HWSFF’である。
第2図において、音声信号等に対する回線交換時の基本
的なタイムスロットデータの流れは、次のようにして行
われる。すなわち第2図において、MPxllは複数台
のTRMからの信号またはデータを集束して、TDSH
におけるハイウェイのスピードに多重化する。JfPx
llにおいて多重化されたハイウニイはPT513にお
いて、PTC17に蓄私されWF2の制御によって読出
されたアドレスに従って、ハイウェイ内のタイムスロッ
トの時間的位置の入替えを行われる。PTS13でタイ
ムスロットの入替えを行われたノ・イウエイデータは、
5F(:’19に蓄積されNWP 2の制御によって読
出されたアドレスに従って、IIWSW5において空間
的に入替えを行われる。HWSW5で空間的に入替えを
行われた)翫イクエイデータは5TS14において、5
TC18に蓄積されNWP 2の制御によって読出され
たアドレスに従って、再びタイムスロットの時間的位置
の入替えを行われる。5TS14において時間的位置の
入替えを行われたノ・イウエイデータは、DMPx12
において再びTRJfのスピードに分離されて、各TR
Hに分配送出される。
ことで85M15,55M16は回線交換方式における
個別信号を主体とするそれぞれ受信信号メモリおよび送
信信号メモリであって、85M15は、MPXllで多
重化されたハイウェイデータ中の所定のタイムスロット
から制御用データを取込んで蓄積し、NTFP2からの
アクセスによってlB25 を経てこれを出力し、#I
’P2はこれによって所要の処理を行う。一方、NWP
2が送出する制御用データはlB25を経て55M16
に蓄積され、所定のタイムスロットで読出されて55M
16からのハイウェイデータと合流されて、DMPX1
2に加えられて各TRMに信号ビットとして分配送出さ
れる。
次にパケット交換時のデータの流れは次のようにして行
われる。第2図において、PKTIF20.21は高速
のパケット制御手順を実行するパケットインタフェース
であって、PKTIF20はNWP2の制御のもとにP
TS13からパケット情報を受入れて、とれをlB26
を経てNIf’P2内のメモリに書込む。NWP2はパ
ケット情報の処理を行い、他のTDSAfに送出すべき
制御情報があったときは、これをパケットとしてPKT
IF21を経てPKTBUS4に送出する。一方、TR
Hに送出すべきデータパケットはPKTIF20から5
TS14を介してDMPX12へ送られ、各TRHに対
して分配送出される。 ′ TDSHにおける各部は同期的に動作する必要があシ、
7MG22は基本クロックBCLKを受けてTDSM各
部が動作するために必要なタイミング信号を作成し、こ
れを各部に供給する。
発明の詳細 な説明したように本発明の複合交換方式によれば、複数
個のTDSMを設けて時分割多重化信号におけるタイム
スロットの時間位置の入替えを行うとともに所定のタイ
ムスロットをノくケラト制御手順で内蔵するプロセッサ
とインタフェースし、HWSWを設けて各TDSHによ
って時間位置を入替えられたタイムスロットを他のTD
SMとの間でタイムスロットの時間位置ごとに空間的に
交換し、パケットバスを設けて各TDSM間を結びノ(
ケラト形式でプロセッサ間の情報送受を行うとともに1
または複数個のグローバルプロセッサを)(ケラトバス
に接続して各TDSHにおける接続制御を行うようにし
、回線交換時はTDSM−HWSTf’−TDSMを結
んでr−s−r形式の通話路を形成するとともにrns
y内のプロセッサとグローバルプロセッサ間で制御情報
をパケット形式で交信して通話路を設定することによっ
て交換機能を実行し、パケット交換時は705M内のプ
ロセッサでパケットを取込みパケットバスを介して他T
DSMのプロセッサへ転送して送信先TDSMから出回
線へパケットを送出することによって交換機能を実現す
るようにしたので、回線交換様能とパケット交換機能と
を兼ね備えることができ、しかも各TDSHにプロセッ
サを有してパケットの処理を各TDSM内で分歓処理す
るととができるので、1個のプロセッサですべての処理
を行わせる場合に比べて著しく構成を簡単にすることが
でき、複合交換機としての扱求に経済的にかつ柔軟に対
処することができる。
【図面の簡単な説明】
第1図は本発明の複合交換方式の一実施例の構成を示す
ブロック図、第2図は本発明の複合交換方式における時
分割スイッチモジュール(TDSM)の−構成例を示す
図である。 1−1.・・・・・・、1−n :時分割スイッチモジ
ュール(TDSM)、2−+、−=、2−n :ネット
ワークプロセッサ(NTl’P)、3ニゲローバルプロ
セツサC0P) 、4 :パケラトバス(PKTBUS
)−15:ハイウェイスイッチCHF5F)、6−+、
、−=6−n :ネットワークターミナル(rRM)、
11:マルチプレクサ0IPX)、12:テマルチプレ
クサ(DMPx)、15:1次タイムスイッチ(PTS
)、14 : 2次タイムスイッチ(STS)、15:
受信信号メモリ(85M)、16:送信信号メモリ(S
SM)、17 : PTSコントロールメモリ(PTC
)、IB : srsコントロールメモリ(STC) 
、19 : IWsFコントロールメモリ(!;WC)
、20,21 :パケットインタフエーサ(PKTIF
) 、22 :タイミング発生管(TUG)、23:内
部バス(IB)。 特許出願人 富士通株式会社 代理人弁理士玉蟲久五部(外1名)

Claims (1)

    【特許請求の範囲】
  1. 時分割多重化信号におけるタイムスロットの時間位置の
    入替えを行うとともに所定のタイムスロットをパケット
    制御手順で内蔵するプロセッサとインタフェースする複
    数個の時分割スイッチモジュール(以下TD SMと略
    す)と、それぞれのTDSMによって時間位置を入替え
    られたタイムスロットを他のTDSMとの間でタイムス
    ロットの時間位置ごとに空間的に交換するハイウェイス
    イッチ(以下HWSTF’と略す)と、前記各TDSA
    f間を結びパケット形式でプロセッサ間の情報送受を行
    うパケットバスと、該パケットバスに接続され各TDS
    Hにおける接続制御を行う1または複数個のグローバル
    プロセッサとを具え、TDSM−HWSW−TDSMを
    結んでT−5−T形式の通話路を形成するとともにTD
    SM内のプロセッサと前記グローバルプロセッサ間で制
    御情報をパケット形式で交信して通話路を設定すること
    によって回線交換機能を次行し、TDSAI内のプロセ
    ッサでパケットを取込み前記パケットバスを介して他T
    DSHのプロセッサへ転送し送信先TDSMから出回線
    へパケットを送出することによってパケット交換機能を
    実行するととに特徴とする複合交換方式。
JP11725283A 1983-06-29 1983-06-29 複合交換方式 Pending JPS6010844A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11725283A JPS6010844A (ja) 1983-06-29 1983-06-29 複合交換方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11725283A JPS6010844A (ja) 1983-06-29 1983-06-29 複合交換方式

Publications (1)

Publication Number Publication Date
JPS6010844A true JPS6010844A (ja) 1985-01-21

Family

ID=14707158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11725283A Pending JPS6010844A (ja) 1983-06-29 1983-06-29 複合交換方式

Country Status (1)

Country Link
JP (1) JPS6010844A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10513021B2 (en) 2008-09-25 2019-12-24 Black & Decker Inc. Hybrid impact tool

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10513021B2 (en) 2008-09-25 2019-12-24 Black & Decker Inc. Hybrid impact tool

Similar Documents

Publication Publication Date Title
US5787070A (en) One for N redundancy in a communication system
US5809028A (en) Protocol converter for a wireless telecommunications system
EP0351181B1 (en) Packet switching system for a distributed processing ISDN switch
RU99107134A (ru) Узел и интерфейс телекоммуникационной системы (варианты) и способ установления сопряжения
JPH09503634A (ja) 分散型電気通信交換システム
JPH04225649A (ja) パケット交換システム
US4975695A (en) High speed communication processing system
JPH02168797A (ja) 異種通信網の一元的通信網への統合方法
JPS62249545A (ja) 自動交換装置
JPH0118636B2 (ja)
JPH09508778A (ja) 電気通信信号を簡素化するためのグルーミング装置
JP2001506818A (ja) ビデオ情報サービスと一体化された電話トラヒックを提供するための電気通信スイッチ
EP1428355B1 (en) Method for improving the utilization of a time-division multiplexed communication link of a signal transfer point, and a corresponding signal transfer point
JP3435010B2 (ja) 統合電気通信ネットワークにおける、同期狭帯域信号を広帯域非同期転送モード信号に変換する方法及び装置
WO2006007762A1 (fr) Architecture extensible de systeme de station de base centralise
JP3007690B2 (ja) 情報を一般の送信回線網で送信するための方法
JPS6010844A (ja) 複合交換方式
CN107204799A (zh) 一种中继宽带融合通信的星载光电混合交换装置
KR19980047015A (ko) 비동기전달모드 교환 시스템에서의 망 연동장치
JP2001177866A (ja) 無線通信システム
JPH06141038A (ja) 分散交換機及び交換機構成方式
KR19990076385A (ko) 광대역 무선 가입자망의 기지국 및 기지국 제어기 시스템
JP2002524889A (ja) 遠隔通信スイッチノードのためのリソースインタフェイスユニット
JP2513038B2 (ja) 非同期転送モ―ド交換システム
JP2002507352A (ja) クロス接続要素及びデータ伝送ネットワーク