JPS5958565A - デ−タ・サンプリング処理方式 - Google Patents

デ−タ・サンプリング処理方式

Info

Publication number
JPS5958565A
JPS5958565A JP16897382A JP16897382A JPS5958565A JP S5958565 A JPS5958565 A JP S5958565A JP 16897382 A JP16897382 A JP 16897382A JP 16897382 A JP16897382 A JP 16897382A JP S5958565 A JPS5958565 A JP S5958565A
Authority
JP
Japan
Prior art keywords
data
storage device
processing unit
counter
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16897382A
Other languages
English (en)
Inventor
Yoshio Inoue
善雄 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP16897382A priority Critical patent/JPS5958565A/ja
Publication of JPS5958565A publication Critical patent/JPS5958565A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Processing Or Creating Images (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 囚 発明の技術分野 本発明は、データ・サンプリング処理方式。
特π例えば衛星からの画像データを格納した外部記憶装
置腎から、当該記憶内容を主記憶装置上に転送して処理
するに轟って、画面上のnドツト毎にデータを処理すれ
ば足シる如き場合に、上記主記憶装eVC転送する除に
必要とするデータのみをサンプリングできるようにした
データ、サンプリング処理方式に関するものである。
(B)  技術の背景と問題点 例えば衛星からの大量の画像データを外部記憶装+t 
K格納しておき、データ処理装置は当該記憶内容を主記
憶装置a上に転送して処理するようにされる。このよう
な処理の場合、例えば両面全体をディスプレイに表示し
ようとする如き場合には。
ディスプレイ上の表示ドツト数の関係から、画像データ
のうちのnドツトにつき1ドツトのデータを抽出してデ
ィスプレイに表示せしめれは足シる。
しかし、従来このような処理を行うに当って、外部記憶
装置上のデータをすべて一旦主犯1.ホ装−上に転送す
る形をとシ、中央処理装置内で所望とするデータのみを
サンプリングして上記表示を行うようにされている。こ
のために、中央処理装置における処理負担が犬となる。
このために、予め飛び飛びのデータで足シることが判っ
ている点に着目して、主記憶装置に格納する以前にサン
プリングし得るようにすることが望まれる。
(C)  発明の目的と構成 本発明は上記サンプリングを行い得るようにしたことを
目的としておシ、本発明のデータ・サンプリング方式は
、主記憶装置を含む処理装置、チャネル装置、入出力コ
ントローラ、および外部記憶装置を有し、該外部記憶装
置に格納されて因る格納内容を上記主記憶装置上に転送
した上で処理を行うデータ処理システムにおいて、上記
処理装置からのコマンドに対応して上記外部記憶装置か
らのリード・データを飛び飛びに抽出するデータ・サン
プリング処理ユニットをもうけ、該データ・す・プリン
グ処理ユニットは、上記コマンドに対応して当該サンプ
リングに必要な情報をセットされるレジスタと、サンプ
リング点をカウントするカウンタとを少なくともそなえ
ると共[、+1−ド・データのうちサンプリングしたデ
ータを)くッファ部にセットするよう構成されることを
特徴としている。以下図面を参照しつつ説明する。
(D)  発明の実施例 第1図は本発明の一実施例全体構成、第2図は第1図図
示入出力コントローラにもうけられたデータ・サンプリ
ング処理ユニットの一実施例構成、早3図はデータ・サ
ンプリング処理ユニットの他の実施例に関連した説明図
、第4図はデータ・サンプリング処理ユニットの他の実
施例構成を示す。
第1図において、lは主犯憶装jlであって処理装置を
も代表する形で示したもの、2はチャネル、3は入出力
コントローラ、4は外部記憶装置4.5はバッファ部、
6はデータ・サンプリング処理ユニット、7はコマンド
・チェインされたチャネルと制御語を表わす。
図示構成の場合、入出力コントローラ3上にデータ・サ
ンプリング処理ユニット6が載置され、当該ユニット6
が、処理装置からのコマンドに対応して、外部記憶装置
4からリードされてきたデータを例えばバイトを単位と
して所望のもののみをサンプリングしてバッファ部5に
セットするようにされる。そしてバッファ部5の内容は
主記憶装置1に転送され格納される。上記サンプリング
処理を行うに当っては、例えばサンプル・コマンド(S
ample )が用意され、当該コマンドによって、入
出力コントローラに対して、如何なる態様でサンプリン
グを行うかが指示される。
第2図はデータ・サンプリング処理ユニットの一実施例
を示し、図中の符号3.4,5.6は第1図に対応して
いる。また、図中の符号8は対チャネル・インタフェー
ス部、9はサンプル周期値セット・レジスタ、10はカ
ウンタを表わしている。
第2図し1示の場合、第1図図示のサンプル・コマンド
(Sample )中に、いわばサンプル周期価のみが
与えられている場合に対応している。入出力コマンド3
が上記サンプル・コマンドを受取ると、当該コマンド中
のサンプル周期価がレジスタ9にセットされる。そして
、第1図図示のリード・コマンド(Read )が開始
されると、レジスタ9の内容がカウンタ10にプリセッ
トされる。外部記憶装置a4から例えば1バイト単位で
リード・データがリードされてくると、その都贋データ
・サンプリング処理ユニット6は、カウンタ10の内容
をマイナス1してゆ〈。そして、データ・サンプリング
処理ユニット6は、カウンタ10の内容が零になるとき
のリード・データをバッファ部5にセットし、このとき
カウンタ10はレジスタ9の内容を再びプリセットされ
る。データがサンプリングされると、例工ばその都度、
データ・サンプリング処暑ユニット6はこの旨を対チャ
ネル・インタフェース部8に通知し、上位装置からバッ
ファ部5の内容を吸上げるよう上位装置に対して報告す
る。
第2図図示の場合には、いわばpバイトおきに1バイト
分をサンプリングする形となるが、第3図(5)図示の
如き形の抽出、例えば先頭α×cバイト分を棄却した上
でαバイト分をサンプリングし以下α×nバイトおきに
、バイト分を抽出してゆくなどの比較的高置の抽出を行
うことができない。
第4図に示す他の一実施例はこのような高度の抽出を可
能にするものである。
第3図(4)図示斜線部のみを抽出する如き処理は。
例えば、第3図(B)図示の如く術星からの画像データ
が図示枠11のように本来の枠12から歪んでいる場合
において、ドツトX1のデータをドラ)X2の如く位置
せしめて歪を矯正するなどに利用される。このような処
理を行うに当っては、第3図(C)図示の如く、処理装
置tは、サンプル・コマンド(Sample ) K対
応して、(1)抽出バイト数α、(11)サンプル周期
s、(iil)先頭棄却個数Cが与えられる。
第4図において、符号3,4,5.6は第1図に対応し
、13はαレジスタ、14はnレジスタ、15はCレジ
スタ% 16は転送位置計算部、17は転送位置レジス
タ、18は入力バイト・カウンタ、19は出力細砂カウ
ンタを表わしている。
上記サンプル・コマンド(Sample ) Kもとづ
いて上記値α、n、cが夫々レジスタ13 、14 、
15にセットされる。そして各カウンタ13 、15お
よびレジスタ14の内容が−Hwセットされる。
この場合、先頭の棄却されるべきバイト数は、((C+
 0.5)) ×α 小斂点切捨て で与えられ、各抽出されるべきバイトの位置は、〔(C
+nx<+0.5))xCL 小数点切捨て で与えられることになる。最初<=Qであることから、 ((c+ 0.5)) ×α 位置からaバイト分抽出され、i−1とされ、[(c+
 n + 0.5)) Xα 位置からαバイト分抽出され、i−2とさ冶、・・・の
如く処理される形となる。転送位置計算部16は、上記
α、n、6.jにもとづいて、iが変化する毎に、 ((c+fLx <+0.5)) xaを計算して転送
位置レジスタ17に値をセットするように動作する。
第1図に示した如く、サンプル・コマンド(Sampl
e ) Kっづいてリード・コマンド(Read )が
与えられると1人出方コントローラ3は外部記憶装置4
から例えば1バイト単位でデータをリードしてくる。該
リード・データが1バイト人カされてくるたびに、入力
バイト・カウンタ18の内容jが+1されてゆく。そし
て、レジスタ17の内容tとカウンタ18の内容jとが
等しい値となるとき、データ・サンプリング処理ユニッ
ト6は、出力個数カウンタ19の内容iを+1すると共
に、当該時点からαバイト分をバッファ部5にセットす
る。
勿論この間、カウンタ18の内容jは歩進される。
上記カウンタ19の内容iが+1されたことに伴って、
レジスタ17の内容tは更新される。そしてユニット6
は、上記αバイト分をバッファ部5にセットした後は、
次K t = jとなるまでリード・データを捨て去る
ようにする。
(El  発明の詳細 な説明した如く、本発明によれば、大量のデータの中か
ら所望のデータのみ勿抽出して主起′1.ハ装置に転送
することが可能となる。
【図面の簡単な説明】
巣1図は本発明の一実施例全体構成、第2図は第11g
+図示入出力コントローラにもうけられたデータ・サン
プリング処理ユニットの一英施例格成、第3図はデータ
、サンプリング処理ユニットの他の実施例に関連した説
明図、第4図はデータ・サンプリング処理ユニットの他
の実施例構成を示す。 図中、lは主記憶装置、2はチャネル、3は入出力コン
トローラ、4は外部記1、ハ装置t、5はバッファ部、
6はデータ・サンプリング処理ユニットを表わす。 特許出願人  富士辿株式会社 代理人弁理士  森 1) 寛 (夕(1名)−−m 才3図

Claims (1)

    【特許請求の範囲】
  1. 主記憶装置を含む処理装置゛、チャネル装餉、入出力コ
    ントローラ、および外部記憶装置を有し1、該外部記憶
    装置に格納されている格納自答を上記主記憶装置上に転
    送した上で処理を行うデータ処理システムにおいて、上
    記処理装(aからのコマンドに対応して上記外部記憶装
    置からのリード・データを飛び飛びに抽出するデータ・
    サンプリング処理ユニットをもうけ、該データ・サンプ
    リング処理ユニットは、上記コマンドに対応して当まサ
    ンプリングに必要な情報をセットされるレジスタと、サ
    ンプリング点をカウントするカウントとを少なくともそ
    なえると共に、リード・データのうちサンプリングした
    データをバッファ部にセットするよう構成されることを
    特徴とするデータ・サンプリング処理方式。
JP16897382A 1982-09-28 1982-09-28 デ−タ・サンプリング処理方式 Pending JPS5958565A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16897382A JPS5958565A (ja) 1982-09-28 1982-09-28 デ−タ・サンプリング処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16897382A JPS5958565A (ja) 1982-09-28 1982-09-28 デ−タ・サンプリング処理方式

Publications (1)

Publication Number Publication Date
JPS5958565A true JPS5958565A (ja) 1984-04-04

Family

ID=15877996

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16897382A Pending JPS5958565A (ja) 1982-09-28 1982-09-28 デ−タ・サンプリング処理方式

Country Status (1)

Country Link
JP (1) JPS5958565A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2333673A1 (en) * 2009-12-07 2011-06-15 STMicroelectronics (Research & Development) Limited Signal sampling and transfer.
US8468381B2 (en) 2009-12-07 2013-06-18 Stmicroelectronics (R&D) Limited Integrated circuit package with multiple dies and a synchronizer
US8504751B2 (en) 2009-12-07 2013-08-06 STMicroelectronics (R&D) Ltd. Integrated circuit package with multiple dies and interrupt processing
US8521937B2 (en) 2011-02-16 2013-08-27 Stmicroelectronics (Grenoble 2) Sas Method and apparatus for interfacing multiple dies with mapping to modify source identity
US8629544B2 (en) 2009-12-07 2014-01-14 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and a multiplexed communications interface
US8653638B2 (en) 2009-12-07 2014-02-18 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and bundling of control signals
US9367517B2 (en) 2009-12-07 2016-06-14 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and queue allocation

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2333673A1 (en) * 2009-12-07 2011-06-15 STMicroelectronics (Research & Development) Limited Signal sampling and transfer.
US8468381B2 (en) 2009-12-07 2013-06-18 Stmicroelectronics (R&D) Limited Integrated circuit package with multiple dies and a synchronizer
US8504751B2 (en) 2009-12-07 2013-08-06 STMicroelectronics (R&D) Ltd. Integrated circuit package with multiple dies and interrupt processing
US8610258B2 (en) 2009-12-07 2013-12-17 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and sampled control signals
US8629544B2 (en) 2009-12-07 2014-01-14 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and a multiplexed communications interface
US8653638B2 (en) 2009-12-07 2014-02-18 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and bundling of control signals
US9105316B2 (en) 2009-12-07 2015-08-11 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and a multiplexed communications interface
US9367517B2 (en) 2009-12-07 2016-06-14 Stmicroelectronics (Research & Development) Limited Integrated circuit package with multiple dies and queue allocation
US8521937B2 (en) 2011-02-16 2013-08-27 Stmicroelectronics (Grenoble 2) Sas Method and apparatus for interfacing multiple dies with mapping to modify source identity

Similar Documents

Publication Publication Date Title
JPS5941194B2 (ja) ラスタ・デイスプレイ装置用リフレツシユ・システム
JPS5958565A (ja) デ−タ・サンプリング処理方式
CN100389436C (zh) 图像处理装置
JP3033052B2 (ja) 波形解析装置
US6166724A (en) Method and apparatus for sequencing palette updates in a video graphics system
JP3055261B2 (ja) タイマー装置
JPS6074771A (ja) 画像イメ−ジの拡大縮小方式
JP2611476B2 (ja) イメージデータ拡大処理方式
JPS63225874A (ja) 画像処理装置
JPS62176374A (ja) 画像データ処理装置
JPS6360428B2 (ja)
JPS6113873A (ja) 画像デ−タ処理装置
JPS62296278A (ja) イメ−ジメモリ制御方式
JPS6330944A (ja) 画像フアイリング装置
JPS6048532A (ja) 漢字連想文字入力時におけるカ−ソル制御方式
JPH02302881A (ja) データ描画方式
JPS59132281A (ja) デ−タ制御方式
JPS62278675A (ja) 画像デ−タ転送装置
JPH01142851A (ja) データ転送装置
JPH0568732B2 (ja)
KR20060016982A (ko) 이미지 데이터를 처리하는 방법 및 장치
JPH04191984A (ja) 画像データ取込装置
JPH0814752B2 (ja) ビデオレ−ト色抽出装置
JPS62101176A (ja) 画像処理方法
JP2001086500A (ja) 画像データ圧縮装置、画像データ伸長装置、それらを用いた画像表示装置およびそれらの方法