JPS595100U - 主記憶常駐デ−タの格納前における使用防止装置 - Google Patents
主記憶常駐デ−タの格納前における使用防止装置Info
- Publication number
- JPS595100U JPS595100U JP9938082U JP9938082U JPS595100U JP S595100 U JPS595100 U JP S595100U JP 9938082 U JP9938082 U JP 9938082U JP 9938082 U JP9938082 U JP 9938082U JP S595100 U JPS595100 U JP S595100U
- Authority
- JP
- Japan
- Prior art keywords
- main memory
- prevention device
- device before
- resident data
- before storing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は仮想記憶制御計算機のページングにおけるマツ
ピングの流れを示す図、第2図はページングにおけるア
ドレス変換の流れを示す図、第3図はページテーブルの
構成図である。 1・i・ページテーブル全体、2・・・論理空間、3・
・・物理空間、4・・・論理番地、5・・・絶対番地、
6・・・ページテーブル、7・・・ページテーブル有効
性表示フラグ、8・・・使用ベンディングフラグ、9・
・・ブロック番号。 第 1 図
ピングの流れを示す図、第2図はページングにおけるア
ドレス変換の流れを示す図、第3図はページテーブルの
構成図である。 1・i・ページテーブル全体、2・・・論理空間、3・
・・物理空間、4・・・論理番地、5・・・絶対番地、
6・・・ページテーブル、7・・・ページテーブル有効
性表示フラグ、8・・・使用ベンディングフラグ、9・
・・ブロック番号。 第 1 図
Claims (1)
- 仮想記憶制御を採用する論理空間と物理空間とこれら両
者をマツピングするページテーブルから成る処理装置に
おいて、主記憶常駐領域の割付は時に、使用ベンディン
グフラグを前記ページテーブルに設定することを特徴と
する主記憶常駐データの格納前における使用防止装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9938082U JPS595100U (ja) | 1982-07-02 | 1982-07-02 | 主記憶常駐デ−タの格納前における使用防止装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP9938082U JPS595100U (ja) | 1982-07-02 | 1982-07-02 | 主記憶常駐デ−タの格納前における使用防止装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS595100U true JPS595100U (ja) | 1984-01-13 |
Family
ID=30235537
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP9938082U Pending JPS595100U (ja) | 1982-07-02 | 1982-07-02 | 主記憶常駐デ−タの格納前における使用防止装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS595100U (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01232608A (ja) * | 1988-03-11 | 1989-09-18 | Diafoil Co Ltd | コンデンサ用ポリフェニレンスルフィドフィルム |
-
1982
- 1982-07-02 JP JP9938082U patent/JPS595100U/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01232608A (ja) * | 1988-03-11 | 1989-09-18 | Diafoil Co Ltd | コンデンサ用ポリフェニレンスルフィドフィルム |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
| JPS595100U (ja) | 主記憶常駐デ−タの格納前における使用防止装置 | |
| JPS6378478U (ja) | ||
| JPS61172343U (ja) | ||
| JPS5996628U (ja) | 電子式卓上計算機 | |
| JPS6087050U (ja) | デ−タ転送制御装置 | |
| JPS58164042U (ja) | フロツピ−デイスク装置 | |
| JPS5852586U (ja) | 表示装置 | |
| JPS58133844U (ja) | 住所情報入力装置 | |
| JPS59130290U (ja) | メモリ・ボ−ド | |
| JPS5558873A (en) | Data processor having common memory unit | |
| JPS60100850U (ja) | メモリアドレス指定回路 | |
| JPS6281251U (ja) | ||
| JPS6030050U (ja) | デ−タメモリアクセス方式 | |
| JPS59130146U (ja) | メモリ装置 | |
| JPS6418340U (ja) | ||
| JPS63199344U (ja) | ||
| JPS6380645U (ja) | ||
| JPS59118043U (ja) | パ−ソナル・コンピユ−タのメモリ残量表示装置 | |
| JPS60126846U (ja) | メモリ切換え制御回路 | |
| JPS59104246U (ja) | パリテイチエツク回路 | |
| JPS5973790U (ja) | パタ−ン出力装置 | |
| JPS5945642U (ja) | ワ−ドプロセツサ | |
| JPS62175353U (ja) | ||
| JPS63163543U (ja) |