JPS5944806B2 - 発振回路 - Google Patents

発振回路

Info

Publication number
JPS5944806B2
JPS5944806B2 JP54005094A JP509479A JPS5944806B2 JP S5944806 B2 JPS5944806 B2 JP S5944806B2 JP 54005094 A JP54005094 A JP 54005094A JP 509479 A JP509479 A JP 509479A JP S5944806 B2 JPS5944806 B2 JP S5944806B2
Authority
JP
Japan
Prior art keywords
transistor
capacitor
current
current flowing
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54005094A
Other languages
English (en)
Other versions
JPS5597727A (en
Inventor
宏志 鬼頭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP54005094A priority Critical patent/JPS5944806B2/ja
Publication of JPS5597727A publication Critical patent/JPS5597727A/ja
Publication of JPS5944806B2 publication Critical patent/JPS5944806B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0231Astable circuits

Description

【発明の詳細な説明】 本発明はコンデンサの充放電を利用した発振回路に関す
る。
一般にコンデンサの充放電を利用した発振回路は公知で
あるが、この種のものはいずれもコンデンサに直列に接
続されたトランジスタ、並列に接続されたトランジスタ
をそれぞれコンデンサの両端電圧で駆動されるシュミッ
ト回路等の出力によって互に交互にオン、オフ制御する
ように構成しただけのものであり、コンデンサへの充電
電流、放電電流等を小さくして発振周波数を低くした場
合シュミット回路等を構成する前段のトランジスタのベ
ーズ電流が上記発振周波数に大きく影響するようになり
、発振周波数がコンデンサへの充電電流、放電電流に対
してリニアに変化しないという問題があった。
本発明は以上のような従来の欠点を除去するものであり
、簡単な構成で正確に発振周波数を可変できる優れた発
振回路を提供することを目的とするものである。
以下、本発明の発振回路について一実施例の図面ととも
に説明する。
図は本発明の発振回路における一実施例の電気的結線図
であり、図中、1は電源ライン、2はダイオード接続さ
れたトランジスタ、3は発振周波数可変用の抵抗、4,
5はトランジスタ2との間でカレントミラー回路を構成
するトランジスタ、6,7はエミッタが互に接続され差
動的に動作するトランジスタ、8はトランジスタ2との
間でカレントミラー回路を構成し、コンデンサ9に所要
の充電電流を供給するトランジスタ、10はトランジス
タ4,5に直列に接続されたトランジスタ、11.12
はトランジスタ10との間でカレントミラー回路を構成
するトランジスタ、13,14,15,16はそれぞれ
トランジスタ6.7のベースベイアス用抵抗、17はト
ランジスタ12のエミッタ抵抗、18はコンデインサ9
に充電された電圧を検出する電流増幅用のトランジスタ
、19.20はトランジスタ18の出力によって駆動さ
れるシュミット回路を構成するトランジスタ、21.2
2,23,24はそれぞれ抵抗、25は出力端子である
上記実施例において電源ライン1に所定の電圧が印加さ
れるとトランジスタ2に抵抗3によって決定される一定
の電流■。
が流れ、トランジスタ4,5゜8にも同様に上記一定の
電流■。
が流れる。トランジ゛スタ8に一定の電流■。
が流れると、これがコンデンサ9に供給されるため、コ
ンデンサ9が上記一定の電流■。
をもって徐々に充電される。コンデンサ9が充電過程に
あるときにはトランジスタ18のベース電位が比較的低
くトランジスタ18にほとんど電流が流れない。
したがって、この状況ではシュミット回路を構成する前
段のトランジスタ19がオフ、後段のトランジスタ20
がオンしており、出力端子25にはローレベルの信号が
出力されている。
そして、この出力が抵抗16を通してトランジスタ1の
ベースに印加されているため、トランジスタIがオフ、
トランジスタ6がオンの状態にある。
すなわち、この状態ではトランジスタ6を通してトラン
ジスタ11に2■oの電流が流れている0 コンデンサ9がトランジスタ8を通して流れる上記一定
電流■。
によって充電され、その両端電圧が予め定めた一定電圧
以上になると、トランジスタ18のベース電位が上記一
定電圧以上になり、トランジスタ18に予め定めた一定
電流以上の電流が流れるようになる。
したがって、この状態でシュミット回路を構成する前段
のトランジスタ19がオン、後段のトランジスタ20が
オフし出力端子25にハイレベルの信号が出力される。
そのため、これによってトランジスタ7がオン、トラン
ジスタ6がオフし、コンデンサ9に蓄積された電荷がト
ランジスタ7を通して放電される。
この場合トランジスタ11に流れる電流は前述したよう
に21゜であり、トランジスタ7.11にはコンデンサ
9からの放電電流のほかにトランジスタ8に流れる電流
■。
も同時に流れるため、結局コンデンサ9からの放電電流
は■。
になり、充電時と同じ速度で放電されることになる。
そしてコンデンサ9に蓄積された一定電圧がトランジス
タ7゜11を通して放電されその両端電圧が予め定めた
一定電圧以下になると、再びトランジスタ18に流れる
電流が小さくなり、トランジスタ19゜20がそれぞれ
オフ状態、オン状態に切換えられる。
したがって、出力端子25に再びローレベルの信号が現
われトランジスタ7がオフ、トランジスタ6がオンにな
り、再びトランジスタ8を通してコンデンサ9に充電が
開始される。
そのため、以降同様の動作が繰返され、出力端子25よ
りコンデンサ9への充放電速度に比例する周波数の発振
出力が現われることになる。
ところで、コンデンサ9への充放電速度はコンデンサ9
への充放電電流の大きさによって決定されるため、抵抗
3の値を調整し、そこに流れる電流I。
の大きさを変化させることによって容易に変化させるこ
とができる。
すなわち、抵抗3の値を調整し、そこに流れる電流■。
の値を変化させればそれによってトランジスタ8,11
に流れる電流■。
、2■oも同様に変化し、コンデンサ9への充放電電流
も同様に変化することになるため、出力端子25に現わ
れる発振出力の周波数も同様に変化することになる。
特に、この実施例ではトランジスタ2とトランジスタ4
,5,8.トランジスタ10とトランジスタ11との間
でそれぞれカレントミラー回路を構成しているため、ト
ランジスタ8,11に流れる電流をトランジスタ2に流
れる電流に比例して正確に変化させることができ、発振
出力の周波数を著しく正確に変化させることができる。
また、上記実施例ではコンデンサ9の両端電圧を検出す
る電流増幅用トランジスタ18にトランジスタ10との
間でカレントミラー回路を構成するトランジスタ12を
直列に接続しているため、トランジスタ18のベースエ
ミッタ間を通して流れるコンデンサ9の充放電電流の一
部によって発振周波数に狂いが生ずるのを極力少なくす
ることができる。
すなわち、上記実施例によればコンデンサ9への充放電
電流が一部トランジスタ18のベースエミッタ間を通し
て流れたとしてもその値が上記トランジスタ12によっ
て、トランジスタ2に流れる電流に比例するように制御
されるため、トランジスタ2に流れる電流を変化させて
発振周波数を高くしたり、低くしたりした場合でも、上
記トランジスタ18のベース、エミッタ間を通して流れ
る電流による上記発振周波数への影響がほとんど変化せ
ず、発振周波数の狂いがほとんど生じないという利点を
有する。
また、上記実施例によればトランジスタ19のベース、
エミッタ、間にトランジスタ19のベース電流による蓄
積効果により蓄積電荷が蓄積されたとしても、これによ
ってトランジスタ19のオン。
オフ動作が遅延することはほとんどなく、高い発振周波
数でも充分に対応できるという利点を有する。
すなわち、一般にトランジスタ19に蓄積電荷が蓄積さ
れると、ベース電位が予めきめられた一定電位以上に低
下しても上記電荷によりトランジスタ19かなかなかオ
フせず、オフするタイミングが若干遅れることになるが
、上記実施例によればトランジスタ19がオフするタイ
ミングに上記電荷が上記トランジスタ12によって、瞬
時に放電されることになり、上記トランジスタ19が素
早くオフすることになる。
したがって、発振周波数を高くした場合でも充分にそれ
を追従することになり、正確な発振周波数を得ることが
できる。
以上、実施例より明らかなように、本発明の発振回路に
よればコンデンサへの充放電電流を変化させることによ
り、発振周波数を容易に可変することができ、しかも発
振周波数を変化させても常にその時の正確な発振周波数
を得ることができ、実用上きわめて有利である。
【図面の簡単な説明】
図は本発明の発振回路における一実施例の電気的結線図
である。 6〜8,10,12.18〜20・・・・・・トランジ
スタ、9・・・・・・コンデンサ。

Claims (1)

    【特許請求の範囲】
  1. 1 充放電用コンデンサに並列に接続された第1のトラ
    ンジスタに流れる電流を上記コンデンサに直列に接続さ
    れた第2のトランジスタに流れる電流に比例して上記第
    2のトランジスタに流れる電流より大きくなるように構
    成し、上記第1のトランジスタを上記コンデンサの充電
    電圧が予め定めた一定電圧以上になったとき動作するシ
    ュミット回路の出力によってオンオフ制御し、第2、第
    1のトランジスタを通して上記コンデンサに充放電を繰
    返えさせ発振出力を出力させるように構成すると共に上
    記シュミット回路の前段に電流増幅用の第3のトランジ
    スタを設け、このトランジスタに直列に第1、第2のト
    ランジスタに流れる電流に比例する電流が流れる第4の
    トランジスタを接続して成る発振回路。
JP54005094A 1979-01-19 1979-01-19 発振回路 Expired JPS5944806B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP54005094A JPS5944806B2 (ja) 1979-01-19 1979-01-19 発振回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP54005094A JPS5944806B2 (ja) 1979-01-19 1979-01-19 発振回路

Publications (2)

Publication Number Publication Date
JPS5597727A JPS5597727A (en) 1980-07-25
JPS5944806B2 true JPS5944806B2 (ja) 1984-11-01

Family

ID=11601794

Family Applications (1)

Application Number Title Priority Date Filing Date
JP54005094A Expired JPS5944806B2 (ja) 1979-01-19 1979-01-19 発振回路

Country Status (1)

Country Link
JP (1) JPS5944806B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS621928U (ja) * 1985-06-19 1987-01-08

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5873221A (ja) * 1981-10-27 1983-05-02 Ricoh Co Ltd 発振器
US5514987A (en) * 1994-06-27 1996-05-07 Advanced Micro Devices Inc. Digital regenerative comparator

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS621928U (ja) * 1985-06-19 1987-01-08

Also Published As

Publication number Publication date
JPS5597727A (en) 1980-07-25

Similar Documents

Publication Publication Date Title
JP2860407B2 (ja) 発振器
EP0204088A2 (en) Integrated circuit with a phase-locked loop
EP3852268A1 (en) Oscillation circuit, chip, and electronic device
US4115748A (en) MOS IC Oscillation circuit
US6211744B1 (en) Ring oscillator having an externally adjustable variable frequency
JPS5944806B2 (ja) 発振回路
JP2707461B2 (ja) 波形整形回路
US4994764A (en) Single-pin oscillator
EP0020717B1 (en) Interval timer circuit
JPS6044845B2 (ja) 発振回路
US4256981A (en) Circuit arrangement for generating a pulse with a delayed edge
US4538572A (en) Electronically controlled ignition system for an internal combustion engine
CN108649900B (zh) 一种振荡器链路延时校正电路
JPS6025154Y2 (ja) ミユ−テイング回路
JPH09121142A (ja) 発振回路
JP2623739B2 (ja) 鋸歯状発振回路
JP2738024B2 (ja) 負帰還差動増幅回路
JPS5811763B2 (ja) デンアツセイギヨハツシンキ
US2869002A (en) Transistor frequency dividers
KR0167707B1 (ko) 주파수 체배기
JPH0151216B2 (ja)
JPS5829635Y2 (ja) 同期発振回路
JPH02224518A (ja) Cr発振回路
JPH0685622A (ja) 発振回路
JPH053933B2 (ja)