JPS594086A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS594086A
JPS594086A JP11310882A JP11310882A JPS594086A JP S594086 A JPS594086 A JP S594086A JP 11310882 A JP11310882 A JP 11310882A JP 11310882 A JP11310882 A JP 11310882A JP S594086 A JPS594086 A JP S594086A
Authority
JP
Japan
Prior art keywords
layer
channel
impurities
gate
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11310882A
Other languages
English (en)
Inventor
Tsunenori Yamauchi
経則 山内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11310882A priority Critical patent/JPS594086A/ja
Publication of JPS594086A publication Critical patent/JPS594086A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の技術分野 本発明は半導体装置にかかり、特に接合ゲート電界効果
トランジスタ(以下J−FETと記す)の改良構造に関
する。
(2)技術の背景 J−FETの製造方法としては従来から種々の方法が提
案され、その分類方法は単結晶基板をスタート材料とし
チャンネルを作る技術によって分類するのが一般的であ
り、合金型、単一拡散型。
二重拡散型、気相成長型等が知られている。
これらの種類のうち二重拡散型、気相成長型が一般的に
用いられ、これら製造方法のうち気相成長型はウェハ上
面に例えばN型のエピタキシャル層を形成し、さらに該
エピタキシャル層の表面から例えばP型不純物を選択拡
散させてソース、ドレイン及びチャンネル領域を分離し
、さらに表面からP型不純物等を拡散してゲート領域を
作ってJ−FETを完成させている。この構造は半導体
基板の不純物濃度の如何にかかわらず任意の不純物濃度
の気相成長層を形成することができるので適当な不純物
濃度分布を持ったチャンネルが得やすく破壊耐圧の高い
J−FETを作り得る。
さらに、二重拡散型では拡散によって作られた接合では
表面に最も高濃度の不純物が存在するため第1の拡散層
に作られるPN接合は表面で破壊を起し易く表面濃度を
一定値以上に上げられず低濃度拡散は高濃度拡散に比べ
て難しく高い破壊耐圧を持つJ−FETが得にくい反面
チャンネル高さが比較的正確にコントロールできピンチ
オフ電圧VT最大飽和ドレイン電流Egs!、のバラツ
キが少ない長所を持っている。
しかし、J−FETの製法の鍵はチャンネル部分の導電
率の制御をいかに精密にコントロールするかにかかって
いる。
(3)従来技術と問題点 従来の二重拡散法によるJ−FETの製造方法を第1図
++1)〜ff)に示すに、第1図(alに示すように
基板としてN型のシリコン基板1を選択し、該シリコン
基板1上に二酸化シリコン(Si02)層2を形成し、
次に第1図(b)のように5i02膜上に部分エツチン
グによってチャンネル拡散層部分の窓明け3がなされる
さらに、第1図(C)に示すように窓明は部分3にチャ
ンネルを作るためのP型ボロン等が不純物拡散されチャ
ンネル4が形成される。P型不純物拡散によって窓明は
部分3に新たなS i 02 ffi 5が形成される
ここで第1図(d+に示すように新たに形成したSi0
2層5に第2回目の窓明け6がなされN型のリン等の拡
散を第1図(Q)の如(行ってN型の拡散層7が形成さ
れる。最後に第1図(flに示すようにゲートG、ソー
スS及びドレインDのオーミック接触形成がなされてJ
−FETが完成する。
第2図は気相成長型のJ−FETの完成した側断面で8
はエピタキシャル層である。このようなJ−FETの製
造工程において、チャンネル部分の不純物濃度のプロフ
ァイルは第3図に示すように表すことができる。すなわ
ち、縦軸に不純物濃度を、横軸に表面(0)よりの深さ
をとったときチャンネル部分の不純物濃度曲線は9で表
され、ゲートの不純物濃度曲線は例えば10’、11で
表せる。
このゲートの不純物濃度曲線から解るように不純物濃度
曲線が曲線10から11に少し変化するとチャンネルの
不純物総量ΔQは面積12で示ず分だけ増加する。この
結果、先に述べたようにJ−FETのVrや不純物総量
に比例する相互コンダクタンスg−が大幅に変化してし
まう欠点を生ずる。
(4)発明の目的 本発明は上記従来の欠点に鑑み、ピンチオフ電圧のコン
トロールが極めて有効に行えてゲートの不純物拡散時に
深さ方向の変化があってもチャンネルの不純物総量があ
まり変化しないJ−FETを構成することを目的とする
ものである。
(5)発明の構成 この目的は本発明によれば、基板上に第1層目のエピタ
キシャル成長層を設け、該第1層目のエピタキシャル成
長層表面にチャンネル拡散層を有し、該第LIE目のエ
ピタキシャル成長層及びチャンネル拡散層上に第2屓目
のエピタキシャル成長層を設け、該第2N目のエピタキ
シャル成長層に、ソース及びドレイン拡散層並びにゲー
ト拡散層が形成されてなることを特徴とする半導体装置
によって達成される。
(6)発明の実施例 以下、本発明の一実施例を第4図(al乃至(el及び
第5図について説明する。
第4図(al乃至(elは本発明のJ−FETの製造工
程を示す側断面図、第5図は本発明構成の不純物濃度曲
線である。
本発明は第4図(81のように例えばP型のシリコン基
板1上に第1N目のN型エピタキシャル成長層8を形成
し、第4図(b)の如くN型の第1層目のエピタキシャ
ル成長層8表面よりP型不純物を拡散させてチャンネル
層4を形成する。
次に第4図(C)に示すように第1N目のエピタキシャ
ル成長N8とチャンネル層4の表面より第2層目のN型
エピタキシャル成長層8aを形成すると第1層目に拡散
されたチャンネル層はオートドープにより第2層目の中
に入り込む型となる。さらに、第2層のエピタキシャル
成長層8aの表面よりチャンネル4の表面にソース及び
ドレインのP4不純物を拡散してコンタクトをとること
でドレイン層14とソースN13を形成すると共にゲー
ト用のN+不純物を拡散させてゲート屓7を得、第4図
(elに示すようにソース、ドレイン、ゲート層上に電
極形成を行ってJ−FETを完成させる。
上記したような製造方法によってJ’−FF、Tを製作
するとチャンネル部分とゲート部分の不純物濃度曲線は
第5図の如くなる。すなわち、第5図で横軸に、1FE
Tの表面(0)よりの深さ、縦軸を不純物濃度とすると
、そのプロファイルは第1層目のエピタキシャル層8と
第2N目のエピタキシャル層8aの境界18を中心にチ
ャンネル4部分の不純物濃度曲線は19の如く表すこと
ができる。よって、いまゲート層用の不純物を第2層目
のエピタキシャル層8aに拡散させたとき目標値のドー
プ深さが曲線15で示すものが曲線16に示すように少
し深く入り込んだとしても不純物総量は17で示される
面積骨の増加だけであり、第3図に示した場合に比べて
増加分は極めて少ないことが解る。
(7)発明の効果 本発明は上述の如く構成させたのでゲート層の拡散時に
その深さ方向の不純物濃度コントロールにおいて精密に
制御しなくてもJ−FETのglやV、に影響を大きく
与える不純物総量を全体的に少なくするように製作した
ので厳密な不純物深さ制御を必要としない特徴を有する
【図面の簡単な説明】
第1図+a)〜(f)は従来の二重拡散型J−FETの
製造方法を示す側断面図、第2図は気相成長型、J−F
ETの完成した側断面図、第3図は従来の製造方法によ
る不純物濃度と深さの関係を示す曲線図、第4図(a)
〜(elは本発明のJ−FETの製造方法を示す側断面
図、第5図は第4図で得られたJ−FETの不純物濃度
と深さの関係を示す曲線図である。 1・・・基板、 2・・・二酸化シリコン層、4・・・
チャンネル、 7・・・N型の拡散層(ゲート層)、 
8,8a・・・第1及び第2層目のエピタキシャル成長
層、  13・・・ソース層、  14・・・ドレイン
層。 特許出願人  富士通株式会社 第2図 ] 第3図 O斤τ−

Claims (1)

    【特許請求の範囲】
  1. 基板上に第1N目のエピタキシャル成長層を設け、該第
    1層目のエピタキシャル成長層表面にチャンネル拡散層
    を有し、該第1N目のエピタキシャル成長層及びチャン
    ネル拡散層上に第2層目のエピタキシャル成長層を設け
    、該第2層目のエピタキシャル成長層に、ソース及びド
    レイン拡散層並びにゲート拡散層が形成されてなること
    を特徴とする半導体装置。
JP11310882A 1982-06-30 1982-06-30 半導体装置 Pending JPS594086A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11310882A JPS594086A (ja) 1982-06-30 1982-06-30 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11310882A JPS594086A (ja) 1982-06-30 1982-06-30 半導体装置

Publications (1)

Publication Number Publication Date
JPS594086A true JPS594086A (ja) 1984-01-10

Family

ID=14603696

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11310882A Pending JPS594086A (ja) 1982-06-30 1982-06-30 半導体装置

Country Status (1)

Country Link
JP (1) JPS594086A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5319227A (en) * 1984-10-05 1994-06-07 Analog Devices, Incorporated Low-leakage JFET having increased top gate doping concentration
EP0711804A2 (de) 1994-11-14 1996-05-15 Ciba-Geigy Ag Kryptolichtschutzmittel

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5319227A (en) * 1984-10-05 1994-06-07 Analog Devices, Incorporated Low-leakage JFET having increased top gate doping concentration
EP0711804A2 (de) 1994-11-14 1996-05-15 Ciba-Geigy Ag Kryptolichtschutzmittel

Similar Documents

Publication Publication Date Title
US4242691A (en) MOS Semiconductor device
US4554570A (en) Vertically integrated IGFET device
US4795716A (en) Method of making a power IC structure with enhancement and/or CMOS logic
US4476622A (en) Recessed gate static induction transistor fabrication
US3404450A (en) Method of fabricating an integrated circuit structure including unipolar transistor and bipolar transistor portions
EP0586835A1 (en) High speed, low gate/drain capacitance dmos device
JP2000349093A (ja) マスク数を低減したmosゲートデバイスの製造プロセス
US3440503A (en) Integrated complementary mos-type transistor structure and method of making same
US3977017A (en) Multi-channel junction gated field effect transistor and method of making same
US4984048A (en) Semiconductor device with buried side contact
US5100814A (en) Semiconductor device and method of manufacturing the same
US4393574A (en) Method for fabricating integrated circuits
US5786251A (en) Method for producing a channel region layer in a voltage controlled semiconductor device
JPS594086A (ja) 半導体装置
KR100762523B1 (ko) 개량된 반도체 트렌치 모스 디바이스를 제조하는 방법
EP0756760B1 (en) Semiconductor device with guard ring and process for its production
JP2002190593A (ja) 絶縁ゲート型電界効果トランジスタ及びその製造方法
JPH0758785B2 (ja) 縦型電界効果トランジスタの製造方法
US4191602A (en) Liquid phase epitaxial method of making a high power, vertical channel field effect transistor
JPS6136390B2 (ja)
JPH04294585A (ja) 縦型mos半導体装置の製造方法
JP2803619B2 (ja) 接合型電界効果トランジスタ及びその製造方法
JPS6143858B2 (ja)
JPH04312927A (ja) 半導体装置,およびその製造方法
JP2656125B2 (ja) 半導体集積回路の製造方法