JPS5938674B2 - 記憶装置 - Google Patents
記憶装置Info
- Publication number
- JPS5938674B2 JPS5938674B2 JP51144659A JP14465976A JPS5938674B2 JP S5938674 B2 JPS5938674 B2 JP S5938674B2 JP 51144659 A JP51144659 A JP 51144659A JP 14465976 A JP14465976 A JP 14465976A JP S5938674 B2 JPS5938674 B2 JP S5938674B2
- Authority
- JP
- Japan
- Prior art keywords
- potential
- transistor
- data line
- sense amplifier
- memory cells
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/08—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements
Landscapes
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
Description
【発明の詳細な説明】
本発明は記憶装置に係わり、特にリードオンリメモリに
関する。
関する。
メモリセルがm行xn行の行列状に配列されるMOSR
OMは周知である。
OMは周知である。
このROMにおいては一本のデータ線にn個のメモリセ
ルが接続さ私利アドレスデコーダにより、そのうちの一
個のセルが選択される。一方、行アドレスデコーダによ
り、m本のデータ線のうちの一本が選択され、出力回路
に接続される。選択されたメモリセルがデータ線の電荷
を放電できるか否かで2進情報が貯えられる。データ線
の電位をセンス増幅器が感知することにより情報の読出
しが行われる。従来のROMにおいてはデータ線の電位
はメモリセルの貯蔵内容により電源電圧と接地電位との
間を一杯に振れる。前述した如く、データ線にはn個の
メモリセルが接続しているためにデータ線の寄生容量は
比較的大きい。この比較的大きい、データ線の寄生容量
を電源電圧、接地電位間一杯に充電放電することは高速
読出しという点から不利である。本発明はデータ線の電
位振幅を可能な限り小さくし、高速・かつ安定に読出し
を行えるROMのセンス増幅器を提供するにある。以下
、図面を参照して本発明を一実施例により詳細に説明す
る。
ルが接続さ私利アドレスデコーダにより、そのうちの一
個のセルが選択される。一方、行アドレスデコーダによ
り、m本のデータ線のうちの一本が選択され、出力回路
に接続される。選択されたメモリセルがデータ線の電荷
を放電できるか否かで2進情報が貯えられる。データ線
の電位をセンス増幅器が感知することにより情報の読出
しが行われる。従来のROMにおいてはデータ線の電位
はメモリセルの貯蔵内容により電源電圧と接地電位との
間を一杯に振れる。前述した如く、データ線にはn個の
メモリセルが接続しているためにデータ線の寄生容量は
比較的大きい。この比較的大きい、データ線の寄生容量
を電源電圧、接地電位間一杯に充電放電することは高速
読出しという点から不利である。本発明はデータ線の電
位振幅を可能な限り小さくし、高速・かつ安定に読出し
を行えるROMのセンス増幅器を提供するにある。以下
、図面を参照して本発明を一実施例により詳細に説明す
る。
デイプレツシヨン型トランジスタを負荷素子とするnチ
ャネルE/D構成を例に説明するが、本発明はpチャネ
ル型、E/E構成にも当然のことながら適用できる。第
1図に実施例として、2行2列のメモリセルと、センス
増幅器を示す。
ャネルE/D構成を例に説明するが、本発明はpチャネ
ル型、E/E構成にも当然のことながら適用できる。第
1図に実施例として、2行2列のメモリセルと、センス
増幅器を示す。
11、12、21、22はメモリセル、51、52は列
選択線、61、62は行選択線、Ti、?2はデータ線
である。
選択線、61、62は行選択線、Ti、?2はデータ線
である。
101は電源(例えば5V)、102は接地である。
81はセンス増幅器の入力で、行選択トランジスタ31
、32を介してデータ線に接続する。
、32を介してデータ線に接続する。
82はセンス増幅器の出力で出力バッファ回路(図示し
ていない)の入力となる。
ていない)の入力となる。
41、42、43がセンス増幅器を構成するトランジス
タである。
タである。
43は図にはデプブレツシヨン型トランジスタとして示
してあるが、これはエンハンメント型トランジスタでも
あるいは線型な抵抗素子でももちろんよい。
してあるが、これはエンハンメント型トランジスタでも
あるいは線型な抵抗素子でももちろんよい。
第1図により動作を説明する。列選択線51、52のい
ずれか一方が゛1’’になり、メモリセル11、12、
または2122がデータ線に電気的に接続される。つい
で行選択線61、62のいずれか一方が゛1”となりト
ランジスタ31、32のいずれか一方が導通し、データ
線71,72のいずれか一方がセンス増幅器の入力81
に接続される。この時、選択されたメモリセルの状態に
従いデータ線及びセンスアンプの入力は、高電位あるい
は低電位となる。このデータ線、センスアンプ入力の高
電位、低電位の差(振幅)を小さく―高速動作を可能な
らしめるのが本発明の一つの目的である。トランジスタ
41のしいき値電圧をVTl、トランジスタ42のしき
い値電圧をT2、それ以外のエンハンスメント型トラン
ジスタ(例えば31,32)のしきい値電圧をTOとす
るとなる関係が成立するようにそれぞれのしきい値電圧
を設定する。
ずれか一方が゛1’’になり、メモリセル11、12、
または2122がデータ線に電気的に接続される。つい
で行選択線61、62のいずれか一方が゛1”となりト
ランジスタ31、32のいずれか一方が導通し、データ
線71,72のいずれか一方がセンス増幅器の入力81
に接続される。この時、選択されたメモリセルの状態に
従いデータ線及びセンスアンプの入力は、高電位あるい
は低電位となる。このデータ線、センスアンプ入力の高
電位、低電位の差(振幅)を小さく―高速動作を可能な
らしめるのが本発明の一つの目的である。トランジスタ
41のしいき値電圧をVTl、トランジスタ42のしき
い値電圧をT2、それ以外のエンハンスメント型トラン
ジスタ(例えば31,32)のしきい値電圧をTOとす
るとなる関係が成立するようにそれぞれのしきい値電圧
を設定する。
一例としてTO=0.8V,VT,一3.0V,VT2
=3.5である。91は後で示すように101と同電位
でなくともよいが、ここでは簡単のため91も101と
同じ電源電圧VDDとする。
=3.5である。91は後で示すように101と同電位
でなくともよいが、ここでは簡単のため91も101と
同じ電源電圧VDDとする。
今81が高置位にあり、次に、選択されたメモリセルの
状態にしたがつて低電位に変化する場合を考える。81
が高電位にある時の81の電位はVDD−VT,,82
の電位はVDDである。
状態にしたがつて低電位に変化する場合を考える。81
が高電位にある時の81の電位はVDD−VT,,82
の電位はVDDである。
81が低電位に変化し始めるとまずトランジスタ41が
導通し、82も低電位に変化を始める。
導通し、82も低電位に変化を始める。
この時はトランジスタ42は非導通で81およびデータ
線の負荷素子として作用しないから81,82の低電位
への移行は高速に行われる。81の電位がVDD−T2
まで下がるとトランジスタ42が導通する。
線の負荷素子として作用しないから81,82の低電位
への移行は高速に行われる。81の電位がVDD−T2
まで下がるとトランジスタ42が導通する。
トランジスタ42は81の低電位が下がり過ぎないよう
低電圧をクランプする効果を持つ。次に81が低電位か
ら高電位に変化するときは、まず、トランジスタ41,
42は導通しており、トランジスタ42,43が81デ
ータ線の負荷素子として作用し、81の電位がVDD一
VT2になるとトランジスタ42力琲導通となりV。D
−VT,となるとトランジスタ41が非導通し、トラン
ジスタ43が82のみをVDDまで充電する。以上見て
きたように、トランジスタ41,42のしきい値電圧を
制御することにより、センス増幅器の入力81およびデ
ータ線の振巾をVDD−VT,〜トランジスタ42でク
ランプされる低電位間と小さくし、かつ高速で動作させ
る一方、センス増幅器の出力82の振幅DO〜低電位と
大きくとることにより安定に出力バツフアに伝達できる
。前述したようにデータ線および81の寄生容量は大き
くこの容量の充放電の振幅を小さく押えることは高速動
作に極めて有効である。本発明の要点はトランジスタ4
1,42のゲート電圧V。としきい値電圧VTの差VG
−VTを小さくするところにあり、第1図の91を10
1より低い電位にし、例えばVT,をVTOと等しくし
て↓υ↓晶−― としても全く同様な効果を得ることができる。
低電圧をクランプする効果を持つ。次に81が低電位か
ら高電位に変化するときは、まず、トランジスタ41,
42は導通しており、トランジスタ42,43が81デ
ータ線の負荷素子として作用し、81の電位がVDD一
VT2になるとトランジスタ42力琲導通となりV。D
−VT,となるとトランジスタ41が非導通し、トラン
ジスタ43が82のみをVDDまで充電する。以上見て
きたように、トランジスタ41,42のしきい値電圧を
制御することにより、センス増幅器の入力81およびデ
ータ線の振巾をVDD−VT,〜トランジスタ42でク
ランプされる低電位間と小さくし、かつ高速で動作させ
る一方、センス増幅器の出力82の振幅DO〜低電位と
大きくとることにより安定に出力バツフアに伝達できる
。前述したようにデータ線および81の寄生容量は大き
くこの容量の充放電の振幅を小さく押えることは高速動
作に極めて有効である。本発明の要点はトランジスタ4
1,42のゲート電圧V。としきい値電圧VTの差VG
−VTを小さくするところにあり、第1図の91を10
1より低い電位にし、例えばVT,をVTOと等しくし
て↓υ↓晶−― としても全く同様な効果を得ることができる。
全く同じ意味から、トランジスタ41,42のしきい値
電圧を異らせることなく、第2図の如くトランジスタ4
1,42のゲート電圧VG4l,G42をなる関係を成
立させることにより、同様の効果が得られる。
電圧を異らせることなく、第2図の如くトランジスタ4
1,42のゲート電圧VG4l,G42をなる関係を成
立させることにより、同様の効果が得られる。
第1図は本発明の一実施例を説明するための回路図、第
2図は他の実施例を説明するための回路図である。
2図は他の実施例を説明するための回路図である。
Claims (1)
- 1 単一の半導体基板上に行列状に配列された複数のメ
モリセルと、これらのメモリセルに結合されるセンス増
幅器とを含む記憶装置において、前記センス増幅器は入
力節点と出力節点と、前記入力節点と出力節点との間に
結合される第一トランジスタと、前記入力節点に結合さ
れる第一負荷トランジスタと、前記出力節点に結合され
る第二負荷トランジスタとを備え、第一トランジスタの
しきい値電圧に比べ、第一負荷トランジスタのしきい値
電圧を高く設定したことを特徴とする記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP51144659A JPS5938674B2 (ja) | 1976-12-03 | 1976-12-03 | 記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP51144659A JPS5938674B2 (ja) | 1976-12-03 | 1976-12-03 | 記憶装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59049175A Division JPS6023437B2 (ja) | 1984-03-16 | 1984-03-16 | 記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5369551A JPS5369551A (en) | 1978-06-21 |
JPS5938674B2 true JPS5938674B2 (ja) | 1984-09-18 |
Family
ID=15367224
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP51144659A Expired JPS5938674B2 (ja) | 1976-12-03 | 1976-12-03 | 記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5938674B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5833638B2 (ja) * | 1979-09-21 | 1983-07-21 | 株式会社日立製作所 | メモリ装置 |
JPS5648723A (en) * | 1979-09-28 | 1981-05-02 | Nec Corp | Sense amplifying circuit |
JPS5864699A (ja) * | 1981-10-13 | 1983-04-18 | Nec Corp | 半導体記憶回路装置 |
JPS6218899U (ja) * | 1986-07-10 | 1987-02-04 |
-
1976
- 1976-12-03 JP JP51144659A patent/JPS5938674B2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5369551A (en) | 1978-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3440444A (en) | Driver-sense circuit arrangement | |
KR920008245B1 (ko) | 불휘발성 반도체기억장치 | |
US4095281A (en) | Random access-erasable read only memory cell | |
KR930007284B1 (ko) | 공통 데이타선 바이어스 구성을 갖는 기억장치 | |
US4760561A (en) | MOS static type RAM having a variable load | |
US10560085B2 (en) | Apparatuses for reducing off state leakage currents | |
JPH0241113B2 (ja) | ||
JPS6239519B2 (ja) | ||
JPS63179617A (ja) | Mos技術を応用した電圧スイッチ回路 | |
EP0227128B1 (en) | Memory device including a sense amplifier | |
JPS5833638B2 (ja) | メモリ装置 | |
EP0329141A1 (en) | Sense circuit incorporated in semiconductor memory device | |
US4000429A (en) | Semiconductor circuit device | |
US4110840A (en) | Sense line charging system for random access memory | |
US4697252A (en) | Dynamic type semiconductor memory device | |
KR950001423B1 (ko) | 비트선 구동기와 메모리 회로 | |
KR950000029B1 (ko) | 기생용량에 의해 야기된 오동작을 방지하기 위한 eprom의 디코더 회로 | |
JPS5938674B2 (ja) | 記憶装置 | |
KR910000138B1 (ko) | 데이타 독출회로 | |
JPS59121694A (ja) | 電力散逸を減少させたmosランダムアクセスメモリ用の交差結合型トランジスタメモリセル | |
JPS5953637B2 (ja) | 記憶回路 | |
JPH0516119B2 (ja) | ||
JPS6027118B2 (ja) | 半導体メモリ装置 | |
JP3094913B2 (ja) | 半導体回路 | |
EP0318094B1 (en) | Integrated memory circuit with on-chip supply voltage control |