JPS5929176A - 感熱記録装置 - Google Patents
感熱記録装置Info
- Publication number
- JPS5929176A JPS5929176A JP57140175A JP14017582A JPS5929176A JP S5929176 A JPS5929176 A JP S5929176A JP 57140175 A JP57140175 A JP 57140175A JP 14017582 A JP14017582 A JP 14017582A JP S5929176 A JPS5929176 A JP S5929176A
- Authority
- JP
- Japan
- Prior art keywords
- time
- block
- signal
- current supply
- elapsed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000903 blocking effect Effects 0.000 claims description 2
- 238000000034 method Methods 0.000 claims description 2
- 238000010438 heat treatment Methods 0.000 description 5
- 230000007257 malfunction Effects 0.000 description 5
- 238000001514 detection method Methods 0.000 description 3
- 101100028093 Drosophila melanogaster Or22b gene Proteins 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/315—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material
- B41J2/32—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of heat to a heat sensitive printing or impression-transfer material using thermal heads
- B41J2/375—Protection arrangements against overheating
Landscapes
- Electronic Switches (AREA)
- Facsimile Heads (AREA)
- Fax Reproducing Arrangements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はファクシミリ等に使用する(感熱記録装置に関
し、特に誤動作時に感熱ヘッドを保護することを目的と
する。
し、特に誤動作時に感熱ヘッドを保護することを目的と
する。
近年のファクシミリの記録装置では、感熱ヘッド内の一
列に配列さ7′した多数の発熱素子を複数個のグロック
tζ分け、その各ブロック内の対応する発熱素子の一端
側を共通に記録ドライバ回路に接続すると共に、その各
ブロック内の発熱素子の他端111リケ各ブロツク毎p
こ設けた選択!−゛ライパ回路に接続し、この選択ドラ
イバ回路の一つ?順次選択的1こ動作させて行くことに
より、ブロック毎に通電して配性を行なうようにしてい
る。
列に配列さ7′した多数の発熱素子を複数個のグロック
tζ分け、その各ブロック内の対応する発熱素子の一端
側を共通に記録ドライバ回路に接続すると共に、その各
ブロック内の発熱素子の他端111リケ各ブロツク毎p
こ設けた選択!−゛ライパ回路に接続し、この選択ドラ
イバ回路の一つ?順次選択的1こ動作させて行くことに
より、ブロック毎に通電して配性を行なうようにしてい
る。
斯る感熱記録装置に於いて、Mil記選択ドライバ回路
を順次選択的に動作させて行くための制御I動作は一般
にファクシミリの各種動作を司どるマイクロコンピュー
タによって行なっているため、ノイズやシーケンシャル
な誤動作が生じた際に上記制御動作が正常に行なわf’
Lない場合がある。その際、上記選択ドライバ回路の全
てが不動作tこなるようなエラーであ〕1ばよいが、選
択1゛フィバ回路の(+iJれか或いは全1が動作状態
になると云うようなエラーが生じた場合には、感熱ヘッ
ドが長時間に亘って通電状態に保持された1\Uこなり
、それが破壊さハる虞れがある。
を順次選択的に動作させて行くための制御I動作は一般
にファクシミリの各種動作を司どるマイクロコンピュー
タによって行なっているため、ノイズやシーケンシャル
な誤動作が生じた際に上記制御動作が正常に行なわf’
Lない場合がある。その際、上記選択ドライバ回路の全
てが不動作tこなるようなエラーであ〕1ばよいが、選
択1゛フィバ回路の(+iJれか或いは全1が動作状態
になると云うようなエラーが生じた場合には、感熱ヘッ
ドが長時間に亘って通電状態に保持された1\Uこなり
、それが破壊さハる虞れがある。
そこで、本発明は斯る問題を解決すべくなされたもので
あり、以下、その詳細を図面を参照して説明する。
あり、以下、その詳細を図面を参照して説明する。
第1図は本発明による感熱記略装瞭の一実施例ケ示し、
(1−I D )は前述の如き感熱ヘッドであり、こノ
ヘッドの発熱素子(へ)と分離ダイオードp)の対が各
n個ずつの8個のブロック(B1)〜(Bs)に分けら
れている。(CD)は記録信号6t”シフトレジスタ(
SR)によってnビットずつパラレル変換さtlて導入
される記録ドライバ回路であり、この回路は上記記録信
号の各ビットに応じてSiJ記各記名素子の一端側を接
地する8VF−を行なう。(SDl)〜(SDs)は前
記各ブロック毎に設けられた選択ドライバ回路であり、
この回路は後述する選択信号によっ又導通せしめられた
時に、その対応するブロック内の各発熱素子の他端側し
こ直流高m圧(VpJを印加する動作を行なう。なお、
斯る回路部分は従来装置と同様であり、特記すべき特徴
はない。
(1−I D )は前述の如き感熱ヘッドであり、こノ
ヘッドの発熱素子(へ)と分離ダイオードp)の対が各
n個ずつの8個のブロック(B1)〜(Bs)に分けら
れている。(CD)は記録信号6t”シフトレジスタ(
SR)によってnビットずつパラレル変換さtlて導入
される記録ドライバ回路であり、この回路は上記記録信
号の各ビットに応じてSiJ記各記名素子の一端側を接
地する8VF−を行なう。(SDl)〜(SDs)は前
記各ブロック毎に設けられた選択ドライバ回路であり、
この回路は後述する選択信号によっ又導通せしめられた
時に、その対応するブロック内の各発熱素子の他端側し
こ直流高m圧(VpJを印加する動作を行なう。なお、
斯る回路部分は従来装置と同様であり、特記すべき特徴
はない。
次に、(CU )はマイクロコンピュータ等からなる制
御回路であシ、この回路は6iJ述したように種々の動
作の制御全行なうが、ここでは持に記往開始信号(第2
図M))を得ると一定時間毎に1から8オで変化して行
く2進数ヲ吸わすコード信号^〜υ)(第2図(ロ))
を作成する点に注意すべきである。(DC)はこのコー
ド信号をデコードして対応する出力端子(01)〜(0
8)に導出するデコーダ回路であり、その各出力信号が
60述した選択信4′+(第2図(ハ))とし又アンド
ゲート(AN12〜(ANs)の各−人力として夫々導
入される。
御回路であシ、この回路は6iJ述したように種々の動
作の制御全行なうが、ここでは持に記往開始信号(第2
図M))を得ると一定時間毎に1から8オで変化して行
く2進数ヲ吸わすコード信号^〜υ)(第2図(ロ))
を作成する点に注意すべきである。(DC)はこのコー
ド信号をデコードして対応する出力端子(01)〜(0
8)に導出するデコーダ回路であり、その各出力信号が
60述した選択信4′+(第2図(ハ))とし又アンド
ゲート(AN12〜(ANs)の各−人力として夫々導
入される。
また、(T D )は前記選択信号(ハ)の切換わりタ
イミンクの検出??■なう検出回路であり、この回路V
i前記コード信号のうち最下位桁の信号へを初段の入力
とする2段縦続接続のDフリップ・フロラ7” (F
l’ 1) (F F 2 )とイクスクルーシプオア
ゲ−1・(E X )から構成されている。(CN)は
上記ゲート(EX)の出力パルス(第2図に))でクリ
アさi1図示しないクロック発振器からのクロックパル
ヌtカウントするカウンタであり、このカウンタの出力
(第2図1→)’d上記クロ・ンクを前記選択信号のパ
ルス幅(’I’ 1)より少r1:大なる時間(’1”
2 )に相当する個数カウントするとハイレベルにな
る。そして、この出力はカウンタ(CN)自身に停止信
号として印加さiすると共に、インバータ(IN)で反
転さitて口0記アンドゲート(ANl)〜(AN8)
の各他人力として導入されるようになっている。
イミンクの検出??■なう検出回路であり、この回路V
i前記コード信号のうち最下位桁の信号へを初段の入力
とする2段縦続接続のDフリップ・フロラ7” (F
l’ 1) (F F 2 )とイクスクルーシプオア
ゲ−1・(E X )から構成されている。(CN)は
上記ゲート(EX)の出力パルス(第2図に))でクリ
アさi1図示しないクロック発振器からのクロックパル
ヌtカウントするカウンタであり、このカウンタの出力
(第2図1→)’d上記クロ・ンクを前記選択信号のパ
ルス幅(’I’ 1)より少r1:大なる時間(’1”
2 )に相当する個数カウントするとハイレベルにな
る。そして、この出力はカウンタ(CN)自身に停止信
号として印加さiすると共に、インバータ(IN)で反
転さitて口0記アンドゲート(ANl)〜(AN8)
の各他人力として導入されるようになっている。
さて、ル[る記録装置に於いて、制御回路(CLI)が
正常に動作してコード信号(ロ)が一定時間(T1)毎
に変化して行く場合には、第2図(/場の各選択信号が
デコーダ回路(DC)から順番に導出され、月、つ、カ
ウンタ(CN)の出力に)がローレベルとなっているの
で、上記各選択信号l/場はアンドゲート(ANl)〜
(ANs)を夫々通って対応する選択ドライバ回路(S
Dl)〜(SDs)に順次印加さi’して行く。それ故
、この場合はシフトレジスタ(SR)によって記録ドラ
イバ回路(CI) )に印加さ才する各nビットの配球
信号しこ応じて感熱ヘッド(1−I D Jの各ブロッ
クが13 、から1ブロツクずつ通mされて記録を行な
っていくことになる。
正常に動作してコード信号(ロ)が一定時間(T1)毎
に変化して行く場合には、第2図(/場の各選択信号が
デコーダ回路(DC)から順番に導出され、月、つ、カ
ウンタ(CN)の出力に)がローレベルとなっているの
で、上記各選択信号l/場はアンドゲート(ANl)〜
(ANs)を夫々通って対応する選択ドライバ回路(S
Dl)〜(SDs)に順次印加さi’して行く。それ故
、この場合はシフトレジスタ(SR)によって記録ドラ
イバ回路(CI) )に印加さ才する各nビットの配球
信号しこ応じて感熱ヘッド(1−I D Jの各ブロッ
クが13 、から1ブロツクずつ通mされて記録を行な
っていくことになる。
ところが、前記制御回路(CU)が0口述の如く誤動作
し、コード信号−)の変化が例えば第2図の11時の直
後νこ停止すると、それ以後はイクヌクルーシプオアゲ
−1−CEX)からクリアパルスに)が発生しなくなる
〃・ら、1.時から12時間後の12時にカウンタ(C
N)の出力(ト)がハイレベルになり、以後この状態に
保持される。従って、アンドゲート(ANl)〜(AN
s)の各出力はデコーダ回路(13C)からの選択信号
(ハ)に拘わらず全てt」−レペルレこなる。それ故、
選択ドライバ回路(SDI)〜(S I) 8 )の各
々が不動作状態に保持され、感熱ヘッド(HD )への
JmW!、が遮断さf11記@動作が停止さiする。て
して、この状態は号のAがローレベルに反転すると、イ
クヌクルーシプオアゲ−F(l心X)からパルスか発生
してカウンタ(CN)がクリアされるので、以後は00
述の記録動作を再開する訳である。
し、コード信号−)の変化が例えば第2図の11時の直
後νこ停止すると、それ以後はイクヌクルーシプオアゲ
−1−CEX)からクリアパルスに)が発生しなくなる
〃・ら、1.時から12時間後の12時にカウンタ(C
N)の出力(ト)がハイレベルになり、以後この状態に
保持される。従って、アンドゲート(ANl)〜(AN
s)の各出力はデコーダ回路(13C)からの選択信号
(ハ)に拘わらず全てt」−レペルレこなる。それ故、
選択ドライバ回路(SDI)〜(S I) 8 )の各
々が不動作状態に保持され、感熱ヘッド(HD )への
JmW!、が遮断さf11記@動作が停止さiする。て
して、この状態は号のAがローレベルに反転すると、イ
クヌクルーシプオアゲ−F(l心X)からパルスか発生
してカウンタ(CN)がクリアされるので、以後は00
述の記録動作を再開する訳である。
なお、上記実施例では制御回路(CU)からの信号四を
得て選択信号(ハ)の切換わリタイミングを検出するよ
うeこしたが、これを上記選択信号から1ば液検出する
ようにしてもよい。また、誤動作時1こアントゲ−1(
ANI)〜(ANs)によって選択信相(ハ)全阻止す
る代りに、カウンタ(CN)の出力しこよって選択ドラ
イバ回路(S L) 1 )〜(S L) s )の各
々に供給する直流高電圧(VpJk遮断する構成とする
こともできる。更νこ、本発明は感熱ヘッドから複数グ
ロックずつ選択し、その選択さtした複数ブロックを同
時に通電して行く記録方式を採用した場合eこも個用で
きる。
得て選択信号(ハ)の切換わリタイミングを検出するよ
うeこしたが、これを上記選択信号から1ば液検出する
ようにしてもよい。また、誤動作時1こアントゲ−1(
ANI)〜(ANs)によって選択信相(ハ)全阻止す
る代りに、カウンタ(CN)の出力しこよって選択ドラ
イバ回路(S L) 1 )〜(S L) s )の各
々に供給する直流高電圧(VpJk遮断する構成とする
こともできる。更νこ、本発明は感熱ヘッドから複数グ
ロックずつ選択し、その選択さtした複数ブロックを同
時に通電して行く記録方式を採用した場合eこも個用で
きる。
以上の如く本発明の感熱記録装置に依れば、感熱ヘッド
金ブロック単位で通電しt記録して行く際に、各ブロッ
クのmnL開始時から一定時間を設定し、この時間内に
次のブロックの通電が開始されなかった場合tこ、上記
ヘッドのjlJj電?遮断する゛ようにしているので、
ヘッドの制御回路の誤動作時に感熱ヘッドの破損?防止
できると共に、不自然な記録が行なわ7するのを阻止で
き、ファクシミリ等に好適である。
金ブロック単位で通電しt記録して行く際に、各ブロッ
クのmnL開始時から一定時間を設定し、この時間内に
次のブロックの通電が開始されなかった場合tこ、上記
ヘッドのjlJj電?遮断する゛ようにしているので、
ヘッドの制御回路の誤動作時に感熱ヘッドの破損?防止
できると共に、不自然な記録が行なわ7するのを阻止で
き、ファクシミリ等に好適である。
第1図は本発明による感熱記録装置の一実施例を示し、
第2図はその各部の信号波形図である。 (ti D )・・・・・・感熱ヘッド、(C1))・
・・・・・tL!録ドライバ回路、(SDI)〜(SD
aJ・・・・・・選択ドライバ回路、(CU)・・・・
・・制御回路、(D C)・・・・・・デコーダ回路、
(’I″D)・・・・・・切換l)リタイミング検出回
路、(CN)・・・・・・カウンタ。
第2図はその各部の信号波形図である。 (ti D )・・・・・・感熱ヘッド、(C1))・
・・・・・tL!録ドライバ回路、(SDI)〜(SD
aJ・・・・・・選択ドライバ回路、(CU)・・・・
・・制御回路、(D C)・・・・・・デコーダ回路、
(’I″D)・・・・・・切換l)リタイミング検出回
路、(CN)・・・・・・カウンタ。
Claims (1)
- (1)複数のブロックに分けられた多数の発熱素子ケー
列に配置Nした感熱ヘッドを備え、このヘッドにti己
フ゛ロック毎に通Y代してH己録を行なうd己録装置に
於いて、前記各ブロックの通m開始毎にクリアさt1該
通m開始時から1ブG ツク当りの通電時間よりも少許
大なる時間経過後に出力を発生する手段と、この手段の
出力を得てni(記名ブロックへの通m全遮断する手段
を股&Jたことを特徴とする感熱!iL2録装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57140175A JPS5929176A (ja) | 1982-08-11 | 1982-08-11 | 感熱記録装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57140175A JPS5929176A (ja) | 1982-08-11 | 1982-08-11 | 感熱記録装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5929176A true JPS5929176A (ja) | 1984-02-16 |
Family
ID=15262626
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57140175A Pending JPS5929176A (ja) | 1982-08-11 | 1982-08-11 | 感熱記録装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5929176A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4988431A (ja) * | 1972-12-25 | 1974-08-23 |
-
1982
- 1982-08-11 JP JP57140175A patent/JPS5929176A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4988431A (ja) * | 1972-12-25 | 1974-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4309712A (en) | Thermal printer | |
JPS5929176A (ja) | 感熱記録装置 | |
EP0012264B1 (en) | Data transducing apparatus | |
US4257051A (en) | Apparatus and method for driving a magnetic print head | |
JPS6076360A (ja) | 感熱記録装置 | |
JP3101491B2 (ja) | 表示駆動回路 | |
JPS6258913B2 (ja) | ||
JP3225821B2 (ja) | パルス幅選択信号出力装置 | |
JPS6051418A (ja) | 電源受電方式 | |
JPS58218724A (ja) | 2重系リレ−駆動装置 | |
SU1495988A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1173443A1 (ru) | Устройство дл контрол магнитной записи | |
JP3889110B2 (ja) | メモリ装置で使用するための基準ワード線およびデータ伝播再生回路、ならびに、メモリ装置の読出のための方法 | |
JP3142952B2 (ja) | 親時計の子時計信号短絡保護回路 | |
JPH11277342A (ja) | 放電加工装置用スイッチング回路の保護回路 | |
JPS5944095A (ja) | Led表示装置 | |
JPS5917742A (ja) | 選択呼出受信装置 | |
JPS634968A (ja) | サ−マルヘツド駆動回路 | |
SU1157567A1 (ru) | Устройство воспроизведени сигналов магнитной записи | |
JPH0474191B2 (ja) | ||
JPH0157878B2 (ja) | ||
JPH05314280A (ja) | マイクロコンピュータ | |
JPS6011382A (ja) | サーマルヘッド保護装置 | |
JPS59109903A (ja) | 制御方式 | |
JPS59129972A (ja) | 磁気記録再生装置 |