JPS5927340A - 2次元座標検出装置 - Google Patents

2次元座標検出装置

Info

Publication number
JPS5927340A
JPS5927340A JP57137758A JP13775882A JPS5927340A JP S5927340 A JPS5927340 A JP S5927340A JP 57137758 A JP57137758 A JP 57137758A JP 13775882 A JP13775882 A JP 13775882A JP S5927340 A JPS5927340 A JP S5927340A
Authority
JP
Japan
Prior art keywords
layer
potential
potential gradient
electrodes
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57137758A
Other languages
English (en)
Inventor
Masanori Hiraishi
政憲 平石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Daicel Corp
Original Assignee
Daicel Corp
Daicel Chemical Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daicel Corp, Daicel Chemical Industries Ltd filed Critical Daicel Corp
Priority to JP57137758A priority Critical patent/JPS5927340A/ja
Priority to US06/507,644 priority patent/US4602126A/en
Publication of JPS5927340A publication Critical patent/JPS5927340A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/045Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means using resistive elements, e.g. a single continuous surface or two parallel surfaces put in contact

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、座標を検出する装置に関し、さらに詳しく
は座標に対応する1つの電位を検出することによって、
その2次元の位置座標を検出する装置に関する。
従来、ある面での座標を検出する装置とじては導電性面
を対向させ若干間隙を保持して平行に位置させ、更に両
フィルムに各導電性面と通電可能な電極を設けたものが
知られている。この装置は例えば映像を映し出した平ら
な面上に設置し、その映像中の位置(座標)をペン先な
どで抑圧(タッチ)するとき、同時に重ねあわされた導
電性面を押圧することにより、両[IMから座標に対応
する信号を取り出し、電算機等へ入力させるようにした
ものである。
一方同一方向に延びる絶縁部分で区切られた複数の導電
部分を有する2つの層が間隔をおいてそれぞれの導電部
分が直交するように重なっていて、柔軟性をもつため押
圧されたとき電気的に接触することができ、そのために
マドIJックス型のスイッチの機能をもつ装置があった
これらの座標検出装置は、座標に対応する2ケの電位を
検出するか、1ケの電位と座標に対応する時刻の組を検
出する方式であるため特に座標情報をコンピュータに伝
送する場合1こ、座標検出のためのインターフェイス及
びコンビュ−クへのデータ伝送のソフトウェアが複雑で
あるという欠点があった。
本発明者らはこれらの従来の座標検出装置の欠点を解決
すべく鋭意検討した結果本発明に到達した。即ち、押圧
されたときにのみ部分的に電気的に接触させるために充
分な柔軟性を有する常時間隔をおいて設けた電位勾配層
と検出層において、電位勾配層は同一方向に延びる絶縁
部分で区切られた複数の分割導電部分からなり、検出層
は全面導電層からなり、複数の電位勾配層がそれぞれ異
なる電位を形成するように電圧を印加し、押圧された位
置の電位を検出層から検出することを特徴とする2次元
座標検出装置である。
本発明において電位勾配層は一般にα01Ω/口〜IO
KΩ/口の表面抵抗を有する導電層を用いる。そして柔
軟性を有する導電層は導電性インクたとえばカーボンペ
ーストを1ラステイ、クフィルム上に塗布したり、金属
箔をフィルム等に積層したり、フィルム上に導電性物質
を蒸着して設けることにより得られる。特に後者の場合
において透明基体フィルム上に金やインジウム錫酸化物
等の導電性薄膜を蒸着したものは透明な電位勾配層とな
り得る。そして電位勾配層の形は一般に長方形である。
電極は電位勾配層の分割された導電部分の両側部に設け
られ導電ペイントを印刷したり、アルミ箔などの金属箔
を電位勾配層に積層して形成することができる。
導電部分の分割は一般の公知の方法で達成される。たと
えばシルクスクリーン法でカーボンペーストを複数の平
行な帯の形状に印刷したり、そのような形状に全面導電
性のものをエツチングする方法がある。
導電部分の分割の数は任意であるが、多い方が好ましい
絶縁部分の巾と分割された導電部分の巾は種々のものが
考えられる。一般に分割された導電部分の巾は小さいほ
ど位置座標検出の分解能が高くなり好ましい。絶縁部分
の巾は小さいほど分割された導電部分の巾を大きくする
こと力;でき好ましいが、絶縁部分の近辺が押圧された
とき、その絶縁部分に隣接する2つの導電部分が同時t
こ検出層と電気的なこ接触してしまう。
電位勾配層の複数の絶縁部分及び分割導電部分の巾はそ
れぞれ均一である必要はないが、一般に同一のものが用
いられる。
そして1分割導電部分の巾が充分に小さい場合は、本発
明の2次元座標検出装置はグラフィックな座標を指示す
る座標検出装置となる。又。
分割導電部分の巾が大きい場合、マトリックス型のスイ
ッチ機能をもつ座標検出装置となる。
検出層は一般にIOKΩ/口以下の口面下抗の導電性を
有する導電層であればなんでもよく。
電位勾配層と同じものやア/L/ ミなどの導電性の金
属箔を用いれば柔軟性を有する。検出層の電極は4周に
設けてもよく、一点に設けてもよい。
検出層の検は電位勾配層の形と同様一般に長方形である
。検出層も一般に絶縁性で充分な柔軟性をもつ基板の上
に形成される。
電位勾配層と検出層とを押圧されたとぎにのみ部分的に
電気的に接触させるためには一般に次の方法を用いるこ
とができる。第一はエヤーギャップを介して対向させる
方法であり、そのために4周に絶縁スペーサーを介して
電位勾配層と検出層とを接着する。第二はメソシュ又は
ドツト状の絶縁スペーサーを電位勾配層又は及び検出層
の表面に形成する。第三は異方性導電ゴムのような感圧
性導電ゴムや圧電性物質を介して積層する等の方法があ
る。
第四は本発明の二次元座標を検出する装置かCRTにフ
ィツトするように曲面加工された場合、電位勾配層と検
出層の曲率な外側に配置されるものの方が小さくなるよ
うにする方法である。
本発明による2次元座標検出装置の構成は上記の如くで
あるが、以下2次元座標を検出する方法を記述する。
まず、複数の分割導電部分をすべて電位勾配層とするた
め、分割導電部分の両側部に形成したすべて又は一部の
電極に電圧を印加するが、この際、複数の電位勾配層が
すべて異なった電位を形成するように電圧を印加する。
そして、電位勾配層と検出層とが重なっているうち一点
が押圧されると検出層から押圧した位置に対応する電位
が検出される。
従って、1ケの電位が2次元の座標を表わすので、座標
検出のための電子回路はきわめて簡単で電位勾配形成の
ための定電圧電源とその周辺付属部品があればよい。
又、コンピュータへ座標情報を伝送するためツインター
フェイス及びコンピュータのソフトウェアがきわめて簡
単となる。たとえば従来の座標に対応する2ケの電位を
検出するために必要な電位勾配層への電圧印加の切り換
え装置や、2ケの電位情報の入力の前後関係を配慮する
必要がなく、又1ケの電位と座標に対応する時刻を検出
する方式のように、たとえばマイクロプロセッサ−で、
順次電圧を印加する集積回路や、抑圧時刻を検出するO
R回路が必要でなく、常時1発生する2次元座標に対応
する1ケの電位を、単にデジタル変換して、データの前
後関係に関係なく、常時、コンピュータに伝送すれば。
よい。
そして、本発明の特徴としては、並列した複数の電位勾
配層の電位の形成のしかたによって、検出される1ケの
電位Vxyから座標情報(x、y)に変換すればよい。
たとえばインターツボイスによりVxyをA/口変換し
てコンピュータに伝送し、コンピュータがデジタルの座
標に変換すればよい。又は、インターフェイスに、マイ
クロコンピュータ機能を付属して、 VxyをA/口変
換した後、座標情報(x、y)に変換した後コンピュー
タに伝送すればよい。
並列した複数の電位勾配層に形成する電位は、互いに同
一の電位を示す部分がなければどのように電位勾配層に
電位を配分してもよい。それぞれの電位勾配層の電位の
範囲がたとえばOか■ ら1v、2から3.4から5V〜というようにとびとび
の電位でもよいし、0からIV、1から2V、2から3
 V’〜というように連続であってもよい。
又これらの範囲が互いに異なっていてもよい。
そしてとなりあう電位勾配層の電位の範囲が順番に増大
酸は減少していくことが望ましい。電位勾配層の両側部
の電極にこのような範囲の電位勾配が形成されると、電
位勾配層は表面抵抗が均一な導電層で形成されているの
で、この範囲内で、電位勾配が電位勾配の方向にほぼ線
形に形成されるので、この方向の座標を検出しやすい。
電位勾配層にこのような異なる電位勾配を形成する電子
回路については、一般に公知の種々の段階的な電圧値を
出力できる定電圧電源を用いればよく、簡単には電池の
直列接続から、リード線を引き出せばよく、銀ペースト
等で形成されたtiに、はとめでリード線を電気的に接
続すればよい。又、電位勾配層より充分低抵抗の抵抗体
の直列接線の両端に定電圧電源で電圧を印加し、直列接
続の接続部分からリード線を引き出し、はとめで電極と
接続してもよい。
電位勾配層の両側部に形成した電極すべてに電圧を印加
する必要はなく、2ケ又はそれ以上の電位勾配層を直列
接続して、両端に電圧を印加してもそれぞれの電位勾配
層が異なった電位の範囲が形成される。特にすべての電
位勾配層を直列接続し、その両端に定電圧電源で電圧を
印加すると本発明の2次元座標検出装置と外部電子回路
を接続するためのリード線の数は、電圧印加用の2本の
リード線と検出用の検出層の!極からとりだした1本の
リード線の計3本のリード線だけでよい。
この場合、並列する電位勾配層を順次直列接続する方が
検出する電位を座標に変換する場合計算が簡単で便利で
ある。そして、並列する電位勾配層の電極の直列接続法
としては、電位勾配層の電極の両側部に形成された電極
を接続するに際し、1つの電位勾配層の一方の側の電極
とその反対側の隣接する電位勾配層の!極と接続する方
法と、同じ側の隣接する電位勾配層の電極を接続する方
法の2通りある。前者は、検出する電位と座標との相関
がつけやすく、変換が容易であるが、電極からリード線
を取り出し、接続する必要がある。後者の場合、検出す
る電位と座標の相関は単純ではあるが、前者よりも複雑
であるが、電極が隣接しているため、わざわざリード線
を取り出す必要がなく、銀ペースト等の導電性樹脂をス
クリーン印刷し、硬化して、電極を形成する際に隣接す
る電極が、電気的に接続するよう銀ペーストを簡単に印
刷することができるので、リード線で接続することがま
ったく不用となり便利である。この場合、本発明の2次
元座標検出装置に接続されるリード線は、電圧印加水の
2本のリード線と検出用の1本のリード線のみで構成は
全く簡単なものとなり、製作が容易である。
以上のように本発明の2次元座標検出装置は製作が容易
で、押圧された位置に対応する1ケの電位を瞬時に出力
するので応答がはやく、検出のための電子回路が容易で
、コンピュータにデジタルの座標情報を入力するための
インターフェイスの製作が簡単で、デエータ伝送の際の
コンピュータのソフトウェアも簡単になるという数々の
特徴を有する。
さらに電位勾配層と検出層が両者とも透明又は半透明な
導電層である場合には、本発明の2次元座標検出装置は
透明又は半透明となるのでCRT等のディスプレイの前
面に設置できるため、特にCRTに表示された図又は文
字の座標検出を瞬時に行うことができ、コンピュータと
の対話形式の各種のシステム又はソフトウェアが容易に
製作できる。
以下本発明の一例を示す。
第一図に示す如く、ポリメチルメタアクリレート(厚み
5##)の基板1の上に、125pni厚ミの二軸延伸
ホリエチレンテレフタレートフィルム2に金の薄膜層が
蒸着された透明導電性フィルムをケミカルエツチングし
て分割導電部分3−1.3−2、・・・・・・・・・3
−8からなる電位勾配層を積層した。分割導電部分とは
、第二図に示す如く、両端に電極4−1.4−2、・・
・・・・・・・4−8及び5−1.5−2、・・・・・
・・・・5−8を施した。
4−2と4−3.4−4と4−5.4−6と4−7及び
5−1と5−2.5−3と5−4.5−5.5−6.5
−7と5−8が接続されている。
次にポリカーボネート6(厚みQ、 5 mg )をス
ペーサー6とし、その上に125μmの厚みの二軸延伸
ホリエアVンテレフタレートフィルム7にインジウム酸
化物と蒸着した検出層8及び4の4周にt極9を形成し
た積層物を設置した。
電位勾配層には、ダイセル化学工業製透明導電性フィル
ムセレソクG−34FXを使用した。
表面抵抗は約20Ω/口光線透過率は約70%であった
。検出層は同じくダイセル化学工業製の透明導電性フィ
ルムセレソクに−ECを使用した。表面抵抗は約300
Ω/口光線透過率は約80%であった。従って本発明の
実施例の2次元座標検出装置は、透明で光線透過率は約
55%でCRTやEL及びプラズマディスプレイ等の前
面に設置する座標検出装置として充分な透明性を有して
いた。
次に4−1をアース1.4−8に+8Vを印加した。電
極5−8と5−7.4−7と4−6゜5−6と5−5.
4−5と4−4.5−4と5−3.4−3と4−2.5
−2と5−1はそれぞれ銀ペーストで接続しているため
同電位であり、電位はそれぞれ7V、6V、5V、4V
、3V、2V、IVであった。又、それぞれの電位勾配
層は線形的な電位降下を示していた。
フィルム7を押圧すると電極9から押圧した位置に対応
する電圧が検出された。たとえば第2図に示すA点を押
圧するとtSVの電圧が検出された。
従ってtSVの電圧値から分割導電部分3−2の中央が
押圧されたことがわかり、2次元座標が検出されたこと
になる。従って1ケの電圧値を検出することによって2
次元座標を検出することができた。
【図面の簡単な説明】
第2図は第1図の電位勾配層を使用した本発明装置の■
−■線の位置の断面略示図である。 1 基板 27「位勾配層の基板 3−1.3−2、 ・・・・・3−8 分割導電部分4
−1.4−2、・・・・・・4−8 分割導電部分の′
I               電極、 5−1.5
−2、 ・・・5−8 分割導電部分のジ      
          電極6 スペーサー 7 検出層8の基板 8 検出層 9 検出層の電極 第1図は本発明の実施例の電位勾配層及びその電極の平
面略示図である。 特許出願人 ダイセル化学工業株式会社第11幻 一一゛ :> ふ 一′; キ畠

Claims (1)

    【特許請求の範囲】
  1. 押圧されたときにのみ部分的に電気的に接触させるため
    に充分な柔軟性を有する常時間隔を置いて設けた電位勾
    配層と検出層において、電位勾配層は同一方向に延びる
    絶縁部分で区切られた複数の分割導電部分からなり、検
    出層・は全面導電層からなり、複数の電位勾配層がそ°
    れぞれ異なる電位を形成するよう電圧を印加し、押圧さ
    れた位置の電位を検出層から検出することを特徴とする
    2次元座標検出装置。
JP57137758A 1982-06-25 1982-08-06 2次元座標検出装置 Pending JPS5927340A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP57137758A JPS5927340A (ja) 1982-08-06 1982-08-06 2次元座標検出装置
US06/507,644 US4602126A (en) 1982-06-25 1983-06-27 Two-dimensional coordinate detecting apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57137758A JPS5927340A (ja) 1982-08-06 1982-08-06 2次元座標検出装置

Publications (1)

Publication Number Publication Date
JPS5927340A true JPS5927340A (ja) 1984-02-13

Family

ID=15206142

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57137758A Pending JPS5927340A (ja) 1982-06-25 1982-08-06 2次元座標検出装置

Country Status (1)

Country Link
JP (1) JPS5927340A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005330048A (ja) * 2004-05-19 2005-12-02 Takazono Sangyo Co Ltd 薬品収納用カセット及び薬品収納装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005330048A (ja) * 2004-05-19 2005-12-02 Takazono Sangyo Co Ltd 薬品収納用カセット及び薬品収納装置
JP4502374B2 (ja) * 2004-05-19 2010-07-14 高園産業株式会社 薬品収納用カセット及び薬品収納装置

Similar Documents

Publication Publication Date Title
US9482693B2 (en) Capacitive sensor sheet and production method thereof
TW498266B (en) Resistive film type transparent analog touch panel
JPH08203382A (ja) アナログ式透明タッチパネルおよびその製造方法
US20230376141A1 (en) Input sensing unit and display device including the same
JP6309055B2 (ja) 抵抗膜式タッチパネルからのデータ取得方法、及び抵抗膜式タッチパネル装置
TWM481451U (zh) 單層式觸控面板
JP2001034419A (ja) タッチパネル
TWI505169B (zh) 觸控面板及具有觸控面板之電子裝置
JP2015125773A (ja) タッチセンサおよびその製造方法
JPS6222135A (ja) 透明図形入力タブレツト
CN211479096U (zh) 一种超窄边框的电容触摸屏及终端设备
WO2018047619A1 (ja) タッチパネル用部材
JP2011028699A (ja) 静電容量式タッチパネル構造体
JPH08287775A (ja) タッチパネル
JP2003241898A (ja) タッチパネル
JPH0648027U (ja) 透過型座標検出装置
JPS5927340A (ja) 2次元座標検出装置
JP2002041244A (ja) 抵抗膜式透明アナログ型タッチパネル
JPS5965383A (ja) 座標検出装置
US4602126A (en) Two-dimensional coordinate detecting apparatus
JPS5962989A (ja) 座標検出装置
JPS62204325A (ja) 接触入力形位置・形状センサ−
JPS6111795Y2 (ja)
CN111240514B (zh) 一种触控显示模组以及制作方法
JPS58219686A (ja) 二次元座標を検出する装置