JPS59139088A - 帰線パルス発生タイミング制御回路 - Google Patents
帰線パルス発生タイミング制御回路Info
- Publication number
- JPS59139088A JPS59139088A JP58194489A JP19448983A JPS59139088A JP S59139088 A JPS59139088 A JP S59139088A JP 58194489 A JP58194489 A JP 58194489A JP 19448983 A JP19448983 A JP 19448983A JP S59139088 A JPS59139088 A JP S59139088A
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- circuit
- retrace
- voltage
- response
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K4/00—Generating pulses having essentially a finite slope or stepped portions
- H03K4/06—Generating pulses having essentially a finite slope or stepped portions having triangular shape
- H03K4/08—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
- H03K4/48—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices
- H03K4/60—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor
- H03K4/62—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor using a semiconductor device operating as a switching device
- H03K4/64—Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape using as active elements semiconductor devices in which a sawtooth current is produced through an inductor using a semiconductor device operating as a switching device combined with means for generating the driving pulses
Landscapes
- Details Of Television Scanning (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
びさらに具体的にはCRTスクリーン上の英数字のドリ
フトを防止する装置に関する。
フトを防止する装置に関する。
CRTスクリーン上の英数字の位置が短時間であれ長時
間であれドリフトしない事は高分解能表示システムにと
って必要である。このドリフトは水平偏向回路における
水平同期パルスと帰線間隔の発生間の遅延によって生ず
る。帰線間隔は偏向ヨークと偏向ヨークに並列な帰線コ
ンデンサより成る安定なLC共振回路によって決定され
るので極めて安定している。この事は水平ヨーク駆動装
置のターン・オフで生ずる帰線間隔の開始時については
あてはまらない。帰線間隔の開始時間の変動は回路中の
変化もしくは励起電圧の変化及び温度の変化によって生
ずる飽和遅延の変化によって生ずる。テレビジョンの如
き一定周波数の走査システムにおいては、帰線間隔の開
始時における変動は通常位相ロック・ループ回路によっ
て制御されている。この様な位相ロック・ループ回路は
周波数に依存するので、可変周波数走査の可変フォーマ
ット英数字表示システムでは非実際的である。
間であれドリフトしない事は高分解能表示システムにと
って必要である。このドリフトは水平偏向回路における
水平同期パルスと帰線間隔の発生間の遅延によって生ず
る。帰線間隔は偏向ヨークと偏向ヨークに並列な帰線コ
ンデンサより成る安定なLC共振回路によって決定され
るので極めて安定している。この事は水平ヨーク駆動装
置のターン・オフで生ずる帰線間隔の開始時については
あてはまらない。帰線間隔の開始時間の変動は回路中の
変化もしくは励起電圧の変化及び温度の変化によって生
ずる飽和遅延の変化によって生ずる。テレビジョンの如
き一定周波数の走査システムにおいては、帰線間隔の開
始時における変動は通常位相ロック・ループ回路によっ
て制御されている。この様な位相ロック・ループ回路は
周波数に依存するので、可変周波数走査の可変フォーマ
ット英数字表示システムでは非実際的である。
米国特許第4063133号は同期回路によっては調節
され得ない、帰線の開始時の変動を修正する周波数に依
存した水平偏何回路な開示している0 米国特許第11263615号は水平、駆動掃引を成る
範囲の入力同期パルス幅で同期化する開ループ回路を開
示している。
され得ない、帰線の開始時の変動を修正する周波数に依
存した水平偏何回路な開示している0 米国特許第11263615号は水平、駆動掃引を成る
範囲の入力同期パルス幅で同期化する開ループ回路を開
示している。
従って水平同期パルスの開始時と帰線間隔の開始時の間
に一定の遅延が保証される他の装置が望まれる。
に一定の遅延が保証される他の装置が望まれる。
本発明に従い、可変フォーマットのCRT表示システム
における帰線間隔の開始時は周波数に依存し7ない閉ル
ープ補償回路によって制御される・水平同期信号の開始
によって開始される鋸歯状パルスの終点が帰線間隔の開
始点を決定する・鋸歯状パルスの終点が帰線間隔の中点
と比較される・帰線パルスが終点上に完全に中心付けら
れている限り、タイミングは適切である・しかしながら
中心がずれていると、回路が水平ヨーク駆動装置のター
ン・オフの遅延もしくは進みを生じて遅延の変化を補償
する様に帰線間隔の開始を修正する・従って本発明の目
的は水平同期を保持するだめの新規な制御機構を与える
事にある。
における帰線間隔の開始時は周波数に依存し7ない閉ル
ープ補償回路によって制御される・水平同期信号の開始
によって開始される鋸歯状パルスの終点が帰線間隔の開
始点を決定する・鋸歯状パルスの終点が帰線間隔の中点
と比較される・帰線パルスが終点上に完全に中心付けら
れている限り、タイミングは適切である・しかしながら
中心がずれていると、回路が水平ヨーク駆動装置のター
ン・オフの遅延もしくは進みを生じて遅延の変化を補償
する様に帰線間隔の開始を修正する・従って本発明の目
的は水平同期を保持するだめの新規な制御機構を与える
事にある。
本発明に従えば、帰線パルスの開始の遅延の変動が補償
された制御機構が力えられる。
された制御機構が力えられる。
第1図及び第2図を参照するに、帰線間隔の開始点は水
平偏向ヨーク・コイル16のための駆動トランジスタ1
Dがオフになると共に開始する。
平偏向ヨーク・コイル16のための駆動トランジスタ1
Dがオフになると共に開始する。
駆動トランジスタ100入力はラッチ120点状態出力
から取出される。ラッチ12は第3図に詳細に示された
セット優位ラッチである。即ち入力Sが上昇してラッチ
12がセットされる時はラッチ12はそのリセット人力
Rには完全に応答しなし・。又セット人力Sが降下する
時はラッチ12はリセット人力Rに与えられる比較回路
の出力に応答する。比較回路14は電流変成器5DKよ
ってて発生される、ヨーク16を流れる電流に比例する
電圧52を線54上の基準レベルと比較する・この電圧
が基準レベルを越える時は、比較回路14はラッチ12
のリセット人力RK正のレベルを与える。七ツト入力S
が降下している時は、これによってラッチ12のd出力
が上昇してトランジスタ10を導通させる。比較回路1
4への基準レベルはトランジスタ10の導通が開始され
る必要がある直前にラッチ12のリセット人力Rが6出
力を上昇させ、トランジスタ10をオンに転する様に設
定されている。駆動トランジスタ10の導通の終了及び
帰線間隔の開始はセット入力SKよって制御される。
から取出される。ラッチ12は第3図に詳細に示された
セット優位ラッチである。即ち入力Sが上昇してラッチ
12がセットされる時はラッチ12はそのリセット人力
Rには完全に応答しなし・。又セット人力Sが降下する
時はラッチ12はリセット人力Rに与えられる比較回路
の出力に応答する。比較回路14は電流変成器5DKよ
ってて発生される、ヨーク16を流れる電流に比例する
電圧52を線54上の基準レベルと比較する・この電圧
が基準レベルを越える時は、比較回路14はラッチ12
のリセット人力RK正のレベルを与える。七ツト入力S
が降下している時は、これによってラッチ12のd出力
が上昇してトランジスタ10を導通させる。比較回路1
4への基準レベルはトランジスタ10の導通が開始され
る必要がある直前にラッチ12のリセット人力Rが6出
力を上昇させ、トランジスタ10をオンに転する様に設
定されている。駆動トランジスタ10の導通の終了及び
帰線間隔の開始はセット入力SKよって制御される。
ラッチ12の七ツト入力SR印加される信号は第2の比
較回路18の出力である・第2の比較回路1Bは水平同
期パルス20に応答して正の出力レベルを発生する。水
平同期パルス20は第2のラッチ22のセット人力Sに
与えられ、ラッチ22の4出力21をオフに転じ、ラッ
チ゛22のQ出力25をオンに転する。会出力21が降
下する時は、トラン・クスタ25はオフにバイアスきれ
、コンデンサ26が充電されて、比較回路18の正の端
子における電圧を上昇させる。この電圧はランプ(勾配
)電圧24(第2図参照)として上昇するので、究極的
には比較回路18の負の入力の可変基準レベルを越える
。この様な事態が生ずると比較回路18の出力は上昇し
て、水平非駆動パルス60を発生する。水平非駆動パル
ス60はラッチ12の互出力を降下させ、トランジスタ
10をオフに転じて、帰線間隔を開始する1゜ランプ電
圧24は上昇を続け、第6の比較回路62の負の入力に
供給される基準レベル2,9を越える様になる。
較回路18の出力である・第2の比較回路1Bは水平同
期パルス20に応答して正の出力レベルを発生する。水
平同期パルス20は第2のラッチ22のセット人力Sに
与えられ、ラッチ22の4出力21をオフに転じ、ラッ
チ゛22のQ出力25をオンに転する。会出力21が降
下する時は、トラン・クスタ25はオフにバイアスきれ
、コンデンサ26が充電されて、比較回路18の正の端
子における電圧を上昇させる。この電圧はランプ(勾配
)電圧24(第2図参照)として上昇するので、究極的
には比較回路18の負の入力の可変基準レベルを越える
。この様な事態が生ずると比較回路18の出力は上昇し
て、水平非駆動パルス60を発生する。水平非駆動パル
ス60はラッチ12の互出力を降下させ、トランジスタ
10をオフに転じて、帰線間隔を開始する1゜ランプ電
圧24は上昇を続け、第6の比較回路62の負の入力に
供給される基準レベル2,9を越える様になる。
基準レベルを越えると、ラッチ22のリセット入力Rが
上昇し、Q出力上の電圧を降下させ、d出力上の電圧を
上昇させる。互出力が上昇すると、l・ランジスタ25
が導通し、コンデンサ26を大地に短絡し、ランプ電圧
即ち鋸歯状電圧24を終了させ、これに伴って水平非駆
動パルス60を降下させる。水平非駆動パルスが降下す
ると、ラッチ12は再びそのリセット人力Rに応答し得
る様になり、上述のサイクルを繰返し得る様になる。
上昇し、Q出力上の電圧を降下させ、d出力上の電圧を
上昇させる。互出力が上昇すると、l・ランジスタ25
が導通し、コンデンサ26を大地に短絡し、ランプ電圧
即ち鋸歯状電圧24を終了させ、これに伴って水平非駆
動パルス60を降下させる。水平非駆動パルスが降下す
ると、ラッチ12は再びそのリセット人力Rに応答し得
る様になり、上述のサイクルを繰返し得る様になる。
帰線間隔の半分がランプ電圧の終了前に生じ、他の生方
がラング電圧の終了後に生ずるかぎり、帰線間隔は水平
同期パルスに関する限り適切に調時されている。このタ
イミングを維持するために、コンデンサ27上の電圧2
8の大きさが」二昇もしくは降下され、水平非駆動パル
ス50の開始が進めもねたり遅らされたりする。これは
差動電流スイッチ34を使用する事によって達成される
。ラッチ22のQ出力はこの差動電流スイッチ54のト
ランジスタ36のベースに与えられ、ラッチ22の4出
力けトランジスタ58のベースへ与えられる。これ等の
2つのトランジスタのエミッタはトランジスタ4oのコ
レクタに接続されている0トランジスタ4oは帰線コン
デンサ44に人力端子が接続される事によって誘導され
る入力電圧45をクリップするパルス整形回路42の出
力によって制御される。従ってパルス整形回路42の出
力は帰線電圧が上昇する時に上昇し、帰線電圧が降下す
る時に降下する。差動電流スイッチ34のだめの負荷は
直結電流ミラー45でありI −12 に/なる様に設計されている。ここで12はトランジス
タ56及び40が共に導通している時にコンデンサ27
を充電する電流であり、11はトランジスタ38及び4
0が導通する時にコンデンサ27を放電する電流である
。
がラング電圧の終了後に生ずるかぎり、帰線間隔は水平
同期パルスに関する限り適切に調時されている。このタ
イミングを維持するために、コンデンサ27上の電圧2
8の大きさが」二昇もしくは降下され、水平非駆動パル
ス50の開始が進めもねたり遅らされたりする。これは
差動電流スイッチ34を使用する事によって達成される
。ラッチ22のQ出力はこの差動電流スイッチ54のト
ランジスタ36のベースに与えられ、ラッチ22の4出
力けトランジスタ58のベースへ与えられる。これ等の
2つのトランジスタのエミッタはトランジスタ4oのコ
レクタに接続されている0トランジスタ4oは帰線コン
デンサ44に人力端子が接続される事によって誘導され
る入力電圧45をクリップするパルス整形回路42の出
力によって制御される。従ってパルス整形回路42の出
力は帰線電圧が上昇する時に上昇し、帰線電圧が降下す
る時に降下する。差動電流スイッチ34のだめの負荷は
直結電流ミラー45でありI −12 に/なる様に設計されている。ここで12はトランジス
タ56及び40が共に導通している時にコンデンサ27
を充電する電流であり、11はトランジスタ38及び4
0が導通する時にコンデンサ27を放電する電流である
。
トランジスタ40の導通時間の中心がランプ電圧24の
降下時と一致している場合の様に、もし電流■1及び■
2の持続時間が等しければ、コンデンサ27はわずかに
充電され、そして同じ量だけ放電されて、その初期帯電
状態に復帰する・この事は第2図の47.48で示され
ている。もし帰線回路が非駆動信号30に応答する際の
飽和遅延のために帰線の開始が遅れると、信号24の終
了が遅れて、従って電流■2はコンデンサ26のスイッ
チングで流れなくなる迄短かい期間流れ、電流■1はト
ランクδり4oが再び開かれて流れなくなる迄対応する
より長い期間流れ続ける。これによってコンデンサ27
の帯電量は減少され、これによってラング電圧26はほ
どなく線28J:の電圧レベルに達し、非駆動信号ろ0
の開始が進められる。従って回路は平衡状態に戻り、こ
こで帰線動作はランプ電圧24の降下点に中心が置かれ
る様になる。上述の説明から帰線間隔の開始を進める効
果はコンデンサ27にまたがる電圧を増大させ、非駆動
パルス50の開始を妨げる事にある事は明らかであろう
。
降下時と一致している場合の様に、もし電流■1及び■
2の持続時間が等しければ、コンデンサ27はわずかに
充電され、そして同じ量だけ放電されて、その初期帯電
状態に復帰する・この事は第2図の47.48で示され
ている。もし帰線回路が非駆動信号30に応答する際の
飽和遅延のために帰線の開始が遅れると、信号24の終
了が遅れて、従って電流■2はコンデンサ26のスイッ
チングで流れなくなる迄短かい期間流れ、電流■1はト
ランクδり4oが再び開かれて流れなくなる迄対応する
より長い期間流れ続ける。これによってコンデンサ27
の帯電量は減少され、これによってラング電圧26はほ
どなく線28J:の電圧レベルに達し、非駆動信号ろ0
の開始が進められる。従って回路は平衡状態に戻り、こ
こで帰線動作はランプ電圧24の降下点に中心が置かれ
る様になる。上述の説明から帰線間隔の開始を進める効
果はコンデンサ27にまたがる電圧を増大させ、非駆動
パルス50の開始を妨げる事にある事は明らかであろう
。
水平方向の中心合せはランプ電圧24の勾配を変化させ
る様に46で示された如<、R,Cランプ回路の抵抗器
Rを調節可能にする事によって簡単に達成する事が出来
る。この事は表示装置のスクリーン・フォーマット制御
装置(図示されず)に応答する回路によって電子工学的
に達成する事が出来る・ランプ電圧の長さく期間)、従
って帰線間隔の開始の遅延の調節は電流スイッチ52に
供給される基準電圧29を変化させる事によって達成さ
れ得る。基準電圧29を増大する事によって、遅延を増
大する効果が得られ、減少する事によって遅延を減少す
る効果が得られる。基準電圧29はランプ電圧24の長
さが所望の遅延に帰線間隔45の半分を加えたものに等
しくなる様に選択される。
る様に46で示された如<、R,Cランプ回路の抵抗器
Rを調節可能にする事によって簡単に達成する事が出来
る。この事は表示装置のスクリーン・フォーマット制御
装置(図示されず)に応答する回路によって電子工学的
に達成する事が出来る・ランプ電圧の長さく期間)、従
って帰線間隔の開始の遅延の調節は電流スイッチ52に
供給される基準電圧29を変化させる事によって達成さ
れ得る。基準電圧29を増大する事によって、遅延を増
大する効果が得られ、減少する事によって遅延を減少す
る効果が得られる。基準電圧29はランプ電圧24の長
さが所望の遅延に帰線間隔45の半分を加えたものに等
しくなる様に選択される。
第1図は本発明に従う帰線パルス同期回路の概略図であ
る。第2図は第1図の回路に関連する波形図である。第
5図は第1図に示されたセット優位ラッチの詳細な回路
図である。 10・・・・駆動トランジスタ、12.22・・・・ラ
ッチ、14.18.52・・・・比較回路、34・・・
・差動電流スイッチ、42・・・・パルス整形回路、4
5・・・・電流ミラー、50・・・・変成器。 出願人 インターナショップレービジネス・マシー
ンズ・コーポレーション代理人 弁理士 山 本
仁 朗(外1名)
る。第2図は第1図の回路に関連する波形図である。第
5図は第1図に示されたセット優位ラッチの詳細な回路
図である。 10・・・・駆動トランジスタ、12.22・・・・ラ
ッチ、14.18.52・・・・比較回路、34・・・
・差動電流スイッチ、42・・・・パルス整形回路、4
5・・・・電流ミラー、50・・・・変成器。 出願人 インターナショップレービジネス・マシー
ンズ・コーポレーション代理人 弁理士 山 本
仁 朗(外1名)
Claims (1)
- 【特許請求の範囲】 同期パルスに応答して陰極線管表示装置の偏向コイルに
与えられる駆動パルスを終了させ、帰線間隔を開始させ
る非駆動パルス発生回路であって、(a) 上記同期
パルスに応答してランプ電圧を発生ずるランプ電圧発生
装置と、 (b) 上記帰線間隔に応答してその間隔の電気的表
示信号を発生する装置と、 (c)上記ランプ電圧の終了に関して上記電気的表示信
号の発生時刻に応答し、その電気的アナログ表示信号を
発生ずる比較装置と、 (d) 上記電気的アナログ表示信号の大きさに応答
して、上記帰線間隔の開始を進めたり遅らせたりするた
めに、上記同期パルスに関連する予定の時間関係に関し
て進められたり遅らされたり4し得る非駆動パルスを発
生するパルス発生装置とより成る非駆動パルス発生回路
。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US461076 | 1983-01-26 | ||
US06/461,076 US4547710A (en) | 1983-01-26 | 1983-01-26 | Cathode ray tube display horizontal deflection system with delay compensation |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59139088A true JPS59139088A (ja) | 1984-08-09 |
JPS6322591B2 JPS6322591B2 (ja) | 1988-05-12 |
Family
ID=23831122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58194489A Granted JPS59139088A (ja) | 1983-01-26 | 1983-10-19 | 帰線パルス発生タイミング制御回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4547710A (ja) |
EP (1) | EP0115037B1 (ja) |
JP (1) | JPS59139088A (ja) |
DE (1) | DE3381373D1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1204395B (it) * | 1986-06-18 | 1989-03-01 | Sgs Microelettronica Spa | Circuito regolatore di fase,in particolare di fase orizzontale per visualizzatori di dati |
AR242503A1 (es) | 1986-07-21 | 1993-04-30 | Lego As | Ferrocarril a cremallera de juguete, vehiculo motriz a vias para el mismo. |
US5394020A (en) * | 1992-12-30 | 1995-02-28 | Zenith Electronics Corporation | Vertical ramp automatic amplitude control |
US5455493A (en) * | 1993-10-04 | 1995-10-03 | Zenith Electronics Corporation | Multisync horizontal drive generator |
KR100218011B1 (ko) * | 1996-10-17 | 1999-09-01 | 윤종용 | 디스플레이 장치의 수평 귀선 시간 조정 펄스 발생 회로 |
WO2000046924A1 (en) | 1999-02-05 | 2000-08-10 | Koninklijke Philips Electronics N.V. | Driving a switching transistor |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3970894A (en) * | 1973-09-03 | 1976-07-20 | Matsushita Electric Industrial Co., Ltd. | Deflection system |
NL7714033A (nl) * | 1977-12-19 | 1979-06-21 | Philips Nv | Televisie-ontvanger met een lijnsynchroniseer- schakeling. |
US4292654A (en) * | 1979-12-20 | 1981-09-29 | Rca Corporation | Deflection system and switched-mode power supply using a common ramp generator |
US4317133A (en) * | 1980-09-29 | 1982-02-23 | Rca Corporation | Two-loop horizontal AFPC system |
US4400653A (en) * | 1982-03-24 | 1983-08-23 | Tektronix, Inc. | Resonant scan deflection circuit with flyback voltage limiting |
US4400652A (en) * | 1982-05-03 | 1983-08-23 | Squibb Vitatek, Inc. | Magnetic deflection sweep amplifier with intelligent flyback |
-
1983
- 1983-01-26 US US06/461,076 patent/US4547710A/en not_active Expired - Fee Related
- 1983-10-19 JP JP58194489A patent/JPS59139088A/ja active Granted
- 1983-12-21 DE DE8383112893T patent/DE3381373D1/de not_active Expired - Fee Related
- 1983-12-21 EP EP83112893A patent/EP0115037B1/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
EP0115037B1 (en) | 1990-03-21 |
JPS6322591B2 (ja) | 1988-05-12 |
EP0115037A2 (en) | 1984-08-08 |
US4547710A (en) | 1985-10-15 |
EP0115037A3 (en) | 1987-02-04 |
DE3381373D1 (de) | 1990-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100296436B1 (ko) | 제어가능한톱니파발생기를포함한편향회로 | |
JPS59139088A (ja) | 帰線パルス発生タイミング制御回路 | |
JPH06105180A (ja) | テレビジョン偏向装置 | |
KR100296654B1 (ko) | 비디오디스플레이장치 | |
US5216336A (en) | Generator for sawtooth signal with selectable retrace slope for a deflection apparatus | |
US5672942A (en) | Sawtooth generator controlled in a gain control feedback loop | |
CA2089779C (en) | Service adjustment arrangement for a sawtooth generator of a video display | |
JPS6141338Y2 (ja) | ||
US4296360A (en) | Switched-mode frame-scan control circuit for a videofrequency receiver | |
US5220253A (en) | Service switch for video display deflection apparatus | |
KR100548749B1 (ko) | 전하 제어형 래스터 보정 회로 | |
CA2299124C (en) | A deflection circuit having a controllable sawtooth generator | |
US4126815A (en) | Delayed kinescope blanking pulse generator | |
JPS60194674A (ja) | 水平偏向装置 |