JPS59104228U - プロセツサの暴走防止装置 - Google Patents

プロセツサの暴走防止装置

Info

Publication number
JPS59104228U
JPS59104228U JP19822982U JP19822982U JPS59104228U JP S59104228 U JPS59104228 U JP S59104228U JP 19822982 U JP19822982 U JP 19822982U JP 19822982 U JP19822982 U JP 19822982U JP S59104228 U JPS59104228 U JP S59104228U
Authority
JP
Japan
Prior art keywords
processor
read
memory
prevention device
runaway prevention
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19822982U
Other languages
English (en)
Inventor
和彦 大橋
Original Assignee
三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP19822982U priority Critical patent/JPS59104228U/ja
Publication of JPS59104228U publication Critical patent/JPS59104228U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案プロセッサの暴走防止装置を示すブロッ
ク図、第2図は本考案装置の各点の電位の時間的変化を
示す図である。 1・・・プロセッサ、2・・・ROM、3・・・データ
バス、4・・・アドレスバス、6・・・リセット手段、
10−・・アクセス手段、11・・・電圧印加手段、1
2・・・D−フリップフロップ回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. プロセッサと、このプロセッサとは別体に設けられ、該
    プロセッサを動作させるプログラムが記−憶されたリー
    ドオンリーメモリと、で構成され、前記リードオンリー
    メモリの特定箇所にはダミ−データが記憶された情報処
    理装置にお−いて、電源投入に応じてプロセッサを一定
    期間リセットせしめるリセット回路と、電源投入に応じ
    て前記リードオンリーメモリ内の特定アドレスをアクセ
    スするアクセス手段と、前記リードオンリーメモリから
    ダミーデータが出力されたとき前記プロセッサを起動せ
    しめる起動手段と、から成るプロセッサの暴走防止装置
JP19822982U 1982-12-28 1982-12-28 プロセツサの暴走防止装置 Pending JPS59104228U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19822982U JPS59104228U (ja) 1982-12-28 1982-12-28 プロセツサの暴走防止装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19822982U JPS59104228U (ja) 1982-12-28 1982-12-28 プロセツサの暴走防止装置

Publications (1)

Publication Number Publication Date
JPS59104228U true JPS59104228U (ja) 1984-07-13

Family

ID=30423783

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19822982U Pending JPS59104228U (ja) 1982-12-28 1982-12-28 プロセツサの暴走防止装置

Country Status (1)

Country Link
JP (1) JPS59104228U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53126344A (en) * 1977-04-07 1978-11-04 Aisin Seiki Detachable device for connecting electronic memory units
JPS5552599A (en) * 1978-10-11 1980-04-17 Ricoh Co Ltd Read-only memory detection control method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53126344A (en) * 1977-04-07 1978-11-04 Aisin Seiki Detachable device for connecting electronic memory units
JPS5552599A (en) * 1978-10-11 1980-04-17 Ricoh Co Ltd Read-only memory detection control method

Similar Documents

Publication Publication Date Title
JPS59192740U (ja) コンピユ−タ装置
JPS59104228U (ja) プロセツサの暴走防止装置
JPS58147050U (ja) 情報処理装置
JPS6095654U (ja) デ−タ転送制御装置
JPS5963744U (ja) 情報処理装置
JPS6087050U (ja) デ−タ転送制御装置
JPS6030050U (ja) デ−タメモリアクセス方式
JPS5844638U (ja) ワ−ルドプロセツサ
JPS59142839U (ja) プログラムの複写防止装置
JPS58129554U (ja) メモリマツプ式i/oを有するデ−タ処理装置
JPS5994393U (ja) 画像処理装置
JPS5828600U (ja) パルスモ−タ−の分配回路
JPS58195334U (ja) Cpuのリセツト回路
JPS6125641U (ja) 電子計算機
JPS5872050U (ja) レシ−ト印字装置
JPS59100345U (ja) デイジタル制御装置
JPS5984627U (ja) 電子計算機に内蔵されたインタ−バルタイマ
JPS58148799U (ja) メモリ保護機構
JPS6057855U (ja) デュアルcpu方式情報処理装置
JPS6065843U (ja) メモリアドレス拡張回路
JPS63126941U (ja)
JPS60135939U (ja) 処理装置の暴走検出回路
JPS5984636U (ja) デ−タ転送制御装置
JPS59174627U (ja) 電源シ−ケンス処理装置
JPS59193040U (ja) パ−ソナル無線機の表示駆動回路