JPS5890749U - 波形整形回路 - Google Patents

波形整形回路

Info

Publication number
JPS5890749U
JPS5890749U JP18497781U JP18497781U JPS5890749U JP S5890749 U JPS5890749 U JP S5890749U JP 18497781 U JP18497781 U JP 18497781U JP 18497781 U JP18497781 U JP 18497781U JP S5890749 U JPS5890749 U JP S5890749U
Authority
JP
Japan
Prior art keywords
transistor
base
waveform shaping
shaping circuit
collector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP18497781U
Other languages
English (en)
Other versions
JPH0210677Y2 (ja
Inventor
古賀 隆史
Original Assignee
株式会社東芝
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社東芝 filed Critical 株式会社東芝
Priority to JP18497781U priority Critical patent/JPS5890749U/ja
Publication of JPS5890749U publication Critical patent/JPS5890749U/ja
Application granted granted Critical
Publication of JPH0210677Y2 publication Critical patent/JPH0210677Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図A、 Bは入力信号と出力信号の波形図、第2図
は従来の波形整形回路の回路図、第3図は本考案になる
波形整形回路の一実施例の回路図、第4図は第3図の他
の実施例の回路図である。 図中符号1は入力端子、倉は出力端子、3は差動増幅器
、4はカレントミラー回路である。

Claims (3)

    【実用新案登録請求の範囲】
  1. (1)入力信号を入力端子を介して第1のベースに入力
    される第1のトランジスタと、バイアス電源を第2のベ
    ースに印加される第2のトランジスタとを有する差動増
    幅器において、前記第1のトランジスタのコレクタと基
    準電位点との間に接続した第1のダイオードと、前記第
    2のトランジスタのコレクタ負荷抵抗の一端が第3のベ
    ースに接続されている第3のトランジスタと、前記第1
    のトランジスタのコレクタが第4のベースに接続されて
    いる第4のトランジスタトラ具備し、エミッタフォロワ
    を形成する前記第3のトランジスタのエミッタが前記第
    1のダイオードとカレントミラーを形成する第4のトラ
    ンジスタのコレクタに接続されるよう構成したことを特
    徴とする波形整形回路。
  2. (2)入力端子と第1のベースとの間に接続した第2の
    ダイオードと、バイアス電源と第2のベースとの間に接
    続した第3のダイオードとを具備したことを特徴とする
    実用新案登録請求の範囲第1項記載の波形整形回路。
  3. (3)  第2のトランジスタと第2のトランジスタの
    コレクタ負荷抵抗の一端との間に接続された第4のダイ
    オードを具備し、第2のトランジスタのコレクタが第3
    のベー スに接続されていることを特徴とする実用新案
    登録請求の範囲第1項並びに第2項記載の波形整形回路
JP18497781U 1981-12-14 1981-12-14 波形整形回路 Granted JPS5890749U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18497781U JPS5890749U (ja) 1981-12-14 1981-12-14 波形整形回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18497781U JPS5890749U (ja) 1981-12-14 1981-12-14 波形整形回路

Publications (2)

Publication Number Publication Date
JPS5890749U true JPS5890749U (ja) 1983-06-20
JPH0210677Y2 JPH0210677Y2 (ja) 1990-03-16

Family

ID=29985612

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18497781U Granted JPS5890749U (ja) 1981-12-14 1981-12-14 波形整形回路

Country Status (1)

Country Link
JP (1) JPS5890749U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61202519A (ja) * 1985-03-06 1986-09-08 Fujitsu Ltd コンパレ−タ回路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5199959A (ja) * 1975-01-29 1976-09-03 Rca Corp
JPS53116754A (en) * 1977-03-21 1978-10-12 Nat Semiconductor Corp Comparator and currentttootime converter utilizing same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5199959A (ja) * 1975-01-29 1976-09-03 Rca Corp
JPS53116754A (en) * 1977-03-21 1978-10-12 Nat Semiconductor Corp Comparator and currentttootime converter utilizing same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61202519A (ja) * 1985-03-06 1986-09-08 Fujitsu Ltd コンパレ−タ回路

Also Published As

Publication number Publication date
JPH0210677Y2 (ja) 1990-03-16

Similar Documents

Publication Publication Date Title
JPS5890749U (ja) 波形整形回路
JPS5813718U (ja) 可変利得増幅回路
JPS60163832U (ja) クランプ回路
JPS591236U (ja) 高圧パルス発生回路
JPS618313U (ja) 定電圧回路
JPS5893013U (ja) 出力トランジスタの電流制限回路
JPS60121318U (ja) 周波数変換回路
JPS60101831U (ja) 信号切換回路
JPS5811330U (ja) 波形整形回路
JPS60193715U (ja) パルス極性指定回路
JPS5834414U (ja) 電力増幅器の電流制限回路
JPS58129712U (ja) 増幅回路
JPS59137618U (ja) 電圧電流変換回路
JPS60172434U (ja) 始動時誤動作防止回路
JPS60189131U (ja) 可変抵抗回路
JPS5811332U (ja) 波形整形回路
JPS6126350U (ja) ステレオインジケ−タ回路
JPS58186632U (ja) 波形整形回路
JPS59193065U (ja) 映像増幅回路
JPS604014U (ja) 信号増幅回路
JPS606345U (ja) パルス発生回路
JPS5882019U (ja) 増幅回路
JPS6073327U (ja) 電源遮断回路
JPS60189126U (ja) 制御電圧形成回路
JPS59159012U (ja) ミユ−テイング信号発生回路