JPS5872084A - 電子時計 - Google Patents

電子時計

Info

Publication number
JPS5872084A
JPS5872084A JP17170681A JP17170681A JPS5872084A JP S5872084 A JPS5872084 A JP S5872084A JP 17170681 A JP17170681 A JP 17170681A JP 17170681 A JP17170681 A JP 17170681A JP S5872084 A JPS5872084 A JP S5872084A
Authority
JP
Japan
Prior art keywords
circuit
rom
address
decoder
drive pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17170681A
Other languages
English (en)
Other versions
JPH0222349B2 (ja
Inventor
Hiroyuki Odagiri
小田切 博之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP17170681A priority Critical patent/JPS5872084A/ja
Publication of JPS5872084A publication Critical patent/JPS5872084A/ja
Publication of JPH0222349B2 publication Critical patent/JPH0222349B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04CELECTROMECHANICAL CLOCKS OR WATCHES
    • G04C3/00Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means
    • G04C3/14Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means incorporating a stepping motor
    • G04C3/143Means to reduce power consumption by reducing pulse width or amplitude and related problems, e.g. detection of unwanted or missing step

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Stepping Motors (AREA)
  • Electromechanical Clocks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、電子時計のステップモータ駆動パルスのパル
ス幅が任意に選択出来る様にした電子時計に関する。
従来の電子時計のステップモータ駆動パルスのパルス幅
は、ステップモータ(以下モータ。〕の設計で決まって
来た。したがってモータの変更にともない駆動パルス幅
も変更して来た。
この結果、特に指針式電子時計の場合は、基本的な回路
構成に変わりは無いのに、モータの変更にともない新規
設計する必要があった。
特に従来の電子時計の駆動パルス発生回路は、組合せ回
路で設計さnていた為、駆動パルス幅の変更は全面的に
電子時計用集積回路を再開発しなければならず非常に不
経済であった。
そこで本発明の目的(ハ、駆動パルス発生回路の一部y
ROM化する事で1駆動パルス幅の変更を従来の電子時
計よりも容易に行える様にすること1目的とし、更には
電子回路の外部から前述したROMの了ドレスを変えら
しる様にする事で任意の駆動パルス幅が選択出来る様に
した新規な電子時計を提供する事である。
以下実施例を示し本発明を説明する。
実施例としては、複数の主駆動パルスを備えた補正駆動
方式を用いた電子時計の主駆動パルスの任意選択につい
て述べる。
そこで、本発明の理解を助ける為に従来の補正駆動方式
を採用した電子時計の動作を第1図を用いて簡単に説明
する。
発振回路1で発振した基準信号は、分周回路2で分周さ
nる。デコーダ回路3は分周回路2の信号をデコードし
駆動パルスを発生するワンショットパルス発生回路4ヘ
クロツクパルスを出力する。
5はモータ8を駆動する駆動回路。6は駆動回路5から
の回転非回転信号と、主駆動パルスのパルNカウンタ(
アップダウンカウンタ)。デコーダ3[UP/DOWN
カウンタ6により制御さ扛、UP/DOWNカウンタ6
の内容に対応したクロックパルスをワンショットパルス
発生回路4へ出力する。この結果、主駆動パルスはUP
/DOWNカウンタ6に対応したパルス幅で駆動回路5
゜モータ8、減速輪列系(図示せず。)を介して指針表
示部で時刻を表示する関係にある。
UP/DOWNカウンタ6は、主駆動パルスでモータが
非回転の場合(この時モータは主駆動パルスよシもパル
ス幅の広い補正駆動パルスで強制的に回転される。)U
Pカウントされる。
デコーダ回路iUPカウントにともない長い駆動パルス
に対応したクロックパルスを発生する様に構成する事で
、次の駆動時の主駆動パルス幅は長(なる。この様に、
モータが非回転状態であると順に主駆動パルスのパルス
幅が長くなる様にし、C主駆動パルスの種類1dUP/
DOWNカウンタ    纒6のカウント数で決!!シ
大体8種類程度用意さnる〕 又、非回転が続くと主駆動パルスは最大のパルス幅とな
るので、ある一定の周期でパルス幅を短くする必要があ
る。
その周期を決めるのがカウンタ7である。カウンタ7は
分周回路2からの信号をカウントしUP/DOWNカウ
ンタ6のDOWN信号を発生し一定周期で主駆動パルス
のパルス幅k 短(スル。
この様に、複数の主駆動パルスをUP/DOWNする事
で最適な駆動パルスを自動的に決めるのが補正駆動方式
の特徴である。
そこで本発明は、デコーダ回13iROM化し、かつデ
コーダROMのアドレスを外部より任意に指定出来る構
成とする事で駆動パルスのパルス幅ヲ自由に選択出来る
様にしたものである。
以下第2図を用いて本発明を説明する。
分周回路10は発振回路(図示せず。〕の基準信号を分
周し、デコーダROM1l、主駆動パルス発生回路15
、カウンタ14へ分周信号を出力する。デコーダROM
11は、分周信号をデコードし主駆動パルス発生回路1
5は、デコーダROMIIからのクロック信号と分周口
w510との信号で主駆動パルス七発生し駆動回路16
へ出力する。
駆動回路16は、入力さする駆動パルスでモータ(図示
せず。)を駆動すると・供に、モータの回転非回転情報
″f、ROM了ドレスコノドレスコントロール力5− する。
ROM0Mアドレスコントロール1、駆動回路160回
転回転転情報とカウンタ14からの信号でデコードレス
デコーダ12の初期値は、外部より書き込み可能な記憶
素子で構成さnた記憶回路13の内容で与えらnる関係
にある。
ROM0Mアドレスコントロール12の内容は、駆動回
路16からの非回転信号で、ROMアドレスの大きい方
へ変化し、カウンタ14からの信号でアドレスが小さい
方へ変化する。
ROM0Mアドレスコントロール12の初期値は、記憶
回路13から与えらnた状態を最小アドレスとし駆動回
路16からの非回転信号でアドレスがTTPし、カウン
タ14の信号でDOWNする構成となっている。
そこで、デコーダROM llの内容’に28ワードと
し駆動パルスで1.2mg〜7゜8兜8ステツプであ種
相当とする。
そfにともないROMアドレスコントロール回路6一 12も別ワードの任意のアドレスを指定出来る様にする
事で、主駆動パルスのパルス幅を自由に指定する事が出
来る。
次に以上述べた実施例の一具体例全第3図に示し更に具
体的に説明する。
11 、12 、13 、15は第2図で述べたように
そnぞnトロール回路、13は記憶回路、15は主駆動
パルス発生回路である。
記憶回路13の記憶素子13()〜13には、たとえば
電気的に書替え可能な読み出し専用メモリーを用い、1
3八〜13 E ilそnぞnのメモリーにデータを書
き込む為の入力端子である。13Fはデータを書込む為
の電圧印加端子である。
記憶回路】3は、本実施例ではデコーダROM llの
あワードのアドレスをそnぞn独立して指定出来る様に
する為5bitの構成となっている。
記憶回路13のそ【ぞnの記憶素子’i 13 G〜1
3にの出力信号は、ROMアドレスコントロール回路1
2の昂進UP/DOWNカウンタ12A(図面が煩雑に
なるので詳細なUP/DOWNカウンタの構成は示さな
い)の各bitのBet、Re5et端子に接続さnる
UP/DOWNカウンタ12AのUP倍信号、駆動回路
からの非回転情報で与えら3. D OW N信号はD
OWN周期を決めるカウンタで与えらnる。
UP/DOWNカウンタの初期値は、電子回路のRe5
etと、初期値を基準にしである一定数をカウントする
カウンタ(図示せず。)の出力信号Aと、UP/DOW
Nカウンタ12Aの内容と記憶回路13の一致を検出す
るゲート群+2Dの信号で、設定さnる関係にある。
記憶回路13の内容に設定さしたUP/DOWNカウン
タ12 Aの出力5bitは、デコーダROM 11に
接続さn1デコーダROM 11のアドレスを制御する
。デコーダROM 11は、ROMアドレスコントロー
ル回路12の信号で決めらnたアドレスト分周回路10
からの分周信号でクロックパルスを主駆動パルス発生回
路15へ出力する。
主駆動パルス発生回路15は、分周回路10からの1H
zとデコーダROM ilからのクロックパルス[Cよ
って主駆動パルスを駆動回路へ出力する関係にある。そ
こで、記憶回路13でROMアドレスコントロール回路
12の初期1直をnアドレスに設定したときの動作を説
明する。ROMアドレスが22に設定さnると最初の主
駆動パルスのパルス幅は6゜6惧8のパルス幅となる。
以後非回転が続くと駆動回路16からのUPカウント信
号により順にROMアドレスが23 、24 、 :?
−5、26、27と太き(なるに従って、駆動パルスは
6゜8,7.1,7.3゜7.6,7.8msとパルス
幅が広くナッテ行く。このとき主駆動パルスの数は、信
号Aを発生するカウンタのカウント数で決まる。このカ
ウンタf、りとえば8進カウンタとしても、パルス幅の
最大はゲート12EでUPカウント信号が阻止さnるの
で7.8msである。
逆にデコーダROM11のこの場合の初期値であるnア
ドレスでダウンカウント入力があると、UP/ D O
W NカウンタI−2Aと記憶回路13の一致を検出す
るゲート群12Dの出力で、ダウンカウントが9− 12Fで阻止さnる。したがって主駆動パルスのパルス
幅は記憶回路13で設定さnた初期値を最小パルス幅と
しそn以上短くならない。
この様に、記憶回路13に設定したデコーダROM11
の初期アドレスによって任意の駆動パルス幅が選択出来
る。このROMアドレスと駆動パルス幅の関係を第4図
に示しておく。
以上述べた様に本発明によnば、従来組合せ回路で設計
さ′nたデコーダ部分をROM化する事で従来の回路よ
り比較的容易に駆動パルス幅が変更出来るとともに、駆
動パルスのパルス幅を決定するROMのft0Mアドレ
スを電子回路の外部よシ任意に選択する事で、任意の駆
動パルスが選択出来る様にした新規な電子時計を提供す
る事が出来る。
したがって従来、ステップモータの設計変更にともない
電子回路の再開発を行なう必要があるが、本発明では駆
動パルス幅を決定するデコーダ部分を従来の組合せ回路
からROM化しているので変更が比較的容易に行なえる
効果が有る。さらに、10− 実施例に示す様にROMアドレスを電子回路の外部から
指定出来る様な構成とする事で電子回路の再開発の必要
を無くすと同時に、ステップモータの設計上の自由度も
増す効果がある。
なお、本発明の実施例でに、補正駆動方式を用いた電子
時計の主駆動パルスの任意選択について限定して説明し
たが、本発明はステップモータを用いた電子時計全てに
適用可能である。
【図面の簡単な説明】
第1図は従来の補正駆動方式を用いた電子時計を示すブ
ロック図、第2図は本発明の一実施例を示す図、第3図
は本発明、の−具体例を示す図、第4図はROMアドレ
スと主駆動パルス幅の対応を示す図である。 1000発振回路 2゜、。分周回路 3、。。デコーダ回路 41.。ワンショットパルス発生回路 50.。駆動回路 6゜。。UP/DOWNカウンタ 7゜。。カウンタ 8、。。ステップモータ 9゜。。指針表示部 10゜。6分周回路 11゜。、デコーダROM 12゜。。ROMアドレスコントロール回路13゜。。 記憶回路 14゜、。カウンタ 15゜、。主駆動パルス発生回路 16゜、。駆動回路 以上 出願人 株式会社第二精工舎 代理人 弁理士最上  務

Claims (2)

    【特許請求の範囲】
  1. (1)分周回路の信号をデコードするデコーダROM、
    前記デコーダROMの出力に対応したパルス幅のステッ
    プモータ駆動パルスを発生する駆動パルス発生回路、前
    記デコーダROMのROMアドレスを制御するアドレス
    コントロール回路を備え、前記アドレスコントロール回
    路の内容に対応したパルス幅のステップモータ駆動パル
    スを発生する事を特徴とする電子時計。
  2. (2)@記デコーダROMのlROM3アドレスヲ制御
    する前記アドレスコントロール回路に、データをセット
    する外部から電気的に書替え可能な記憶回路を備えた事
    を特徴とする特許請求の範囲第1項記載の電子時計。
JP17170681A 1981-10-27 1981-10-27 電子時計 Granted JPS5872084A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17170681A JPS5872084A (ja) 1981-10-27 1981-10-27 電子時計

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17170681A JPS5872084A (ja) 1981-10-27 1981-10-27 電子時計

Publications (2)

Publication Number Publication Date
JPS5872084A true JPS5872084A (ja) 1983-04-28
JPH0222349B2 JPH0222349B2 (ja) 1990-05-18

Family

ID=15928162

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17170681A Granted JPS5872084A (ja) 1981-10-27 1981-10-27 電子時計

Country Status (1)

Country Link
JP (1) JPS5872084A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11127595A (ja) * 1997-08-11 1999-05-11 Seiko Epson Corp 電子機器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5614976A (en) * 1979-07-17 1981-02-13 Citizen Watch Co Ltd Circuit for electronic watch
JPS5669576A (en) * 1979-11-12 1981-06-10 Seiko Epson Corp Electronic watch

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5614976A (en) * 1979-07-17 1981-02-13 Citizen Watch Co Ltd Circuit for electronic watch
JPS5669576A (en) * 1979-11-12 1981-06-10 Seiko Epson Corp Electronic watch

Also Published As

Publication number Publication date
JPH0222349B2 (ja) 1990-05-18

Similar Documents

Publication Publication Date Title
US8259536B2 (en) Analog electronic timepiece and stepping motor driving method
KR940009375B1 (ko) 전자 수정 기능 부착 전자 시계
US4283784A (en) Multiple time zone, alarm and user programmable custom watch
JPH0310916B2 (ja)
JPS6161283B2 (ja)
US4479723A (en) Analog electronic timepiece drive circuitry for energizing stepping motor drive coil in full and intermediate excitation states, and method therefor
EP0347249A2 (en) An IC chip for an analog electronic watch
JPS6115381B2 (ja)
US4043109A (en) Electronic timepiece
JPS5872084A (ja) 電子時計
JPH0347718B2 (ja)
US5195063A (en) Electronic timepiece including integrated circuitry
GB2027233A (en) Plural function electronic timepieces
US6046964A (en) Electronic timepiece provided with a calendar
JP2017215229A (ja) モーター駆動回路、ムーブメントおよび電子時計
JP3162652B2 (ja) 電子時計
JPS6037437B2 (ja) カレンダ表示装置
US20170277135A1 (en) Electronic timepiece
US5255247A (en) Electronic timepiece including integrated circuitry
JPH042504Y2 (ja)
US4253175A (en) Time data processing circuit for electronic timepiece
JPH03229193A (ja) 電子時計
JP3160225B2 (ja) 高精度時計
JPS6032625Y2 (ja) 計時回路
WO2001022175A1 (fr) Compteur de temps electronique; technique de commande et methode de reglage dudit compteur de temps