JPS583605B2 - 受信周波数補正方式 - Google Patents

受信周波数補正方式

Info

Publication number
JPS583605B2
JPS583605B2 JP8484276A JP8484276A JPS583605B2 JP S583605 B2 JPS583605 B2 JP S583605B2 JP 8484276 A JP8484276 A JP 8484276A JP 8484276 A JP8484276 A JP 8484276A JP S583605 B2 JPS583605 B2 JP S583605B2
Authority
JP
Japan
Prior art keywords
frequency
counter
intermediate frequency
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8484276A
Other languages
English (en)
Other versions
JPS5310212A (en
Inventor
稲本敏晴
酒井康英
渡辺豊彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP8484276A priority Critical patent/JPS583605B2/ja
Publication of JPS5310212A publication Critical patent/JPS5310212A/ja
Publication of JPS583605B2 publication Critical patent/JPS583605B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Description

【発明の詳細な説明】 本発明は周波数自動掃引式受信機におげる掃引停止後や
周波数プリセット式受信機等において温度変動による受
信機の同調周波数のずれを自動的に補正させようとする
方式に関するものである。
たとえば自動掃引式受信において掃引停正直後の状態は
局部発振周波数を受信周波数より高くとった場合、中間
周波出力周波数をfiとし所定の中間周波数をfIとす
れば次の関係が成立する。
したがって中間周波出力周波数と所定の中間周波数との
差の正負から受信周波数に対して同調周波数がどちらの
方向にずれているかを判定することが可能である。
中間周波出力周波数を計数するカウンタで中間周波出力
周波数を一定時間a回計数し、各計数毎に所定の中間周
波数との差の正負を判定し、それぞれの判定結果が正な
ら別に設けたAカウンタ、負なら同じく別に設けたBカ
ウンタで1つ計数する。
但しfI=fiのときはAカウンタ、Bカウンタいずれ
にも計数しない。
n回計数後AカウンタとBカウンタの値の大小判定を行
う。
ある任意に設定した数値をmとし、AカウンタとBカウ
ンタの値の差が±mの範囲にあればfI−fiの状態で
あると判定する。
Aカウンタの値がBカウンタの値より大きく差がmより
大きいとfI<fiの状態であるから受信機は受信周波
数に比べて同調周波数は高い方向にずれていることにな
る。
そこで例えば受信機がフエーズロツクループで構成され
ているとすればプログラマブル分周器の分周比を同調周
波数が低くなる方向に補正する。
もしBカウンタの値がAカウンタの値より大きく差がm
より大きいとfI>fiの状態であるから受信周波数に
比べて同調周波数が低い方向にずれているのでプログラ
マブル分周器の分周比を同調周波数が高くなる方向に補
正すればよい。
この方式の特徴はAカウンタとBカウンタの値の差が±
mの範囲にあればfI>fiの状態であると判定し、補
正動作を行なわないところにある。
差の値がmをこえた時に補正することにより、ランダム
に発生する誤動作で間違った方向に補正するのを防ぐ。
さらにAカウンタとBカウンタの値の差が±mの範囲に
ある状態が規定回数発生したあるいは連続して規定回数
発生したことを検出して補正動作を終了すると、合理的
に中間周波出力周波数は所要の中間周波数に近ずき受信
周波数に同調周波数を合わせることができる。
又、デイジタル化ICにまとめやすくコスト低下の面か
らもきわめて有効なものである。
これまでの説明と逆に局部発振周波数を受信周波数より
低くとった場合は中間周波出力周波数と所定の中間周波
数との関係がずれ方向に対して逆になるだけである。
また、プリセット式受信における温度源動による受信機
の同調周波数のずれに対しても同じ方法で補正すること
ができる。
図面は本発明を適用した受信機の一実施例である。
1は受信機の高周波増幅回路、2は局部発振器で局部周
波数発生用フエーズロツクループの電圧制御式可変周波
数発生器で構成している。
3は混合器で受信周波数と局部周波数を混合して中間周
波数に変換するものである。
4は中間周波増幅器、5は検波器、6は音声増幅器であ
る。
7はカウンタ12の出力によって分周比を指示されるプ
ログラマブル分周器である。
8は位相比較器で、プログラマブル分周器7の出力周波
数と水晶発振器9の出力を分周器10で分周した出力周
波数とを比較し、どちらの周波数が高いかによって出力
の1と0の出力時間比を変えるよう構成されている。
11は位相比較器6の出力から高周波成分を除き位相比
較器8の2つの入力周波数の差に応じた直流電圧を可変
周波数発生器2に供給する低周波フィルタである。
したがってプログラマブル分周器7の周波数と分局器1
0の出力周波数は常に等しくなるよう制御されるのでプ
ログラマブル分周器7の分周比によって局部発振器2の
出力周波数を変えることができる。
12はクロツク入力によって計数出力の値を変えプログ
ラマプル分周器7の分周比を変えるカウンタ、13はゲ
ート回路、分周器10より適当な速度の周波数を選んで
カウンタ12に供給する通路に入れサーチ尭示によって
ゲートを開き受信周波数の掃引を可能ならしめ、サーチ
ストップ信号によってゲートを閉じ受信周波数の掃引を
停めて、受信状態にするためのものである。
14は中間周波回路出力をデイジタル回路を駆動できる
レベルまで増幅する増幅器、15は分周器10より適当
な時間間隔のパルスを入れこの信号でゲートを開き増幅
器14の出力を中間周波数カウンタ16の入力に供給す
るためのゲート回路である。
16は中間周波数カウンタで、ゲート15の出力を計数
し、その時点の中間周波数値を示す。
17は中間周波数カウンタ16が示すその時点の中間周
波数値と所定の中間周波数値とから判定しサーチストッ
プ信号とずれ方向を示す信号を発生させる判定回路、1
8は判定回路17の出力がfI<fiの信号を出せばゲ
ートを開き分周器10より適当なパルスを1つAカウン
タ200入力へ供給するゲート回路、19は判定回路1
7の出力がfI>fiの信号を出せばゲートを開き分周
器10より適当なパルスを1つBカウンタ21の入力へ
供給するゲート回路、20はゲート18からの出力を計
数しfl<fiの状態発生回数を示すAカウンタ、21
はゲート19からの出力を計数しfI>fiの状態発生
回数を示すBカウンタ、22は判定回路で制御回路24
からn回計数終了信号でAカウンタ20とBカウンタ2
1の内容の大小判定を行い、Aカウンタ20の方がBカ
ウンタ21より大きい値で、その差がmより大きいとす
ればfI<fiの方向に同調周波数がずれていることを
示す信号を発生させる。
23はゲート回路で制御回路24の補正指示信号と分周
器10より適当な時間間隔のパルスでゲートを開き、判
定回路22かものずれ方向を示す信号により同調周波数
のずれを補正する分周比になるような信号をカウンタ1
2に供給する。
24は制御回路でAカウンタ20とBカウンタ21の初
期値の設定、判定回路22にn回計数終了信号の発生判
定回路22が示すfI=fiの状態指示信号からその発
生回数をカウントし必要なだけゲート回路23に補正指
示信号を発生させるなどの制御を行う。
次に以上のように構成した実施例の動作について説明す
る。
ゲート回路13にサーチストップ信号を加え、カウンタ
12を固定した状態においては分周器7の分周比は固定
され、それに対応した周波数で局部発振器2は発振動作
する。
したがって混合器3で生じる中間周波信号は一定時間間
隔で開かれるゲート回路15を介してカウンタ16に加
えられ計数される。
その計数値は判定回路17において設定値と比較され、
大小に応じてAカウンタ20、Bカウンタ21に入力さ
れる。
その判定動作を繰返し、規定回数になると、Aカウンタ
20とBカウンタ21の計数値が判定回路22で判定さ
れ、局部発振器2の発振周波数は適正な値かあるいは太
きいか、小さいかを識別する。
その結果はゲート回路23を介してカウンタ12を制御
し、プログラマブル分周器7の分周比を変えることによ
り発振周波数を補正する。
以上の説明から明らかなように本発明によれば周波数自
動掃引停止後の同調周波数のずれを自動的に補正するこ
とができ実用上きわめて有効である。
またプリセット式受信機等における温度源動による同調
周波数のずれを自動的に補正する手段としても利用する
ことができる。
また判定回路は規定値以上の差がなければ制御信号を出
さないようにしているため、ランダムに発生する雑音等
による誤動作を防止することができる。
【図面の簡単な説明】
図面は本発明による受信周波数補正方式を適用した受信
機のブロック図である。 15,23・・・・・・ゲート回路、16・・・・・・
カウンタ、17,22・・・・・・判定回路、20・・
・・・・Aカウンタ、21・・・・・・Bカウンタ。

Claims (1)

    【特許請求の範囲】
  1. 1 フエーズロツクループの電圧制御可変周波数発重器
    で構成された局部発振器と、高周波受信信号と上記局部
    発振器の出力とを混合し中間周波信号を出力する混合器
    と、所定時間上記中間周波信号の波数を計数する中間周
    波数カウンタと、この中間周波数カウンタの計数値と設
    定値との大小を判定し大、小の信号を発生する第1の判
    定回路と、この第1の判定回路による大または小の判定
    回数を計数する第1、第2のカウンタと、上記第1の判
    定回路によるn回の判定における上記第1、第2のカウ
    ンタの計数値の差と所定値との大小を判定する第2の判
    定回路とを具備し、上記第1、第2のカウンタの計数値
    の差が所定値より大きい場合ニ上記フエーズロツクルー
    プの分周器の分周比を補正することを特徴とする受信周
    波数補正方式。
JP8484276A 1976-07-15 1976-07-15 受信周波数補正方式 Expired JPS583605B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8484276A JPS583605B2 (ja) 1976-07-15 1976-07-15 受信周波数補正方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8484276A JPS583605B2 (ja) 1976-07-15 1976-07-15 受信周波数補正方式

Publications (2)

Publication Number Publication Date
JPS5310212A JPS5310212A (en) 1978-01-30
JPS583605B2 true JPS583605B2 (ja) 1983-01-22

Family

ID=13842037

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8484276A Expired JPS583605B2 (ja) 1976-07-15 1976-07-15 受信周波数補正方式

Country Status (1)

Country Link
JP (1) JPS583605B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS611110A (ja) * 1984-06-14 1986-01-07 Matsushita Electric Ind Co Ltd 自動周波数制御装置
JPS6315514A (ja) * 1986-07-08 1988-01-22 Sanyo Electric Co Ltd 計数回路

Also Published As

Publication number Publication date
JPS5310212A (en) 1978-01-30

Similar Documents

Publication Publication Date Title
CA1299255C (en) Frequency synthesizer having digital phase detector with optimal steering and level-type lock indication
US6288583B1 (en) PLL synthesizer circuit
US4245349A (en) Automatic frequency scanning radio receiver
EP0005128A2 (en) Improvement in circuits for the automatic tuning of voltage controlled filters
US4004233A (en) Search type tuning device
US3893040A (en) Digital automatic frequency control system
JPS583605B2 (ja) 受信周波数補正方式
US4641325A (en) Receiver for phase shift modulated carrier signals
US3427561A (en) Frequency synthesisers with stepwise changeable output frequencies
CA1149978A (en) Search type tuning system
US4470018A (en) Circuit for producing a control voltage depending on frequency and/or phase differences
JPS5813042B2 (ja) 受信周波数補正方式
GB2302771A (en) Television signal receiver
US4379270A (en) Phase locked loop having rapid tuning
EP0199686B1 (en) Method and apparatus for locking the signal from a controlled oscillator to that of a reference oscillator
US4219783A (en) Phase locked loop with rapid phase pull in
US4419767A (en) Automatic digital control device for exact frequency tuning of a receiver
JPS6042658B2 (ja) 中間周波数補正回路
GB1125916A (en) Improvements in or relating to frequency synthesisers
JPH02242168A (ja) 周波数範囲検出装置
JPH028438Y2 (ja)
JPH0210605B2 (ja)
JPS6246337Y2 (ja)
JPS5937892B2 (ja) 選局装置
JPS5832344Y2 (ja) 振幅変調放送波検知回路