JPS5822539A - Method of selecting quantity of load breakage - Google Patents
Method of selecting quantity of load breakageInfo
- Publication number
- JPS5822539A JPS5822539A JP56122641A JP12264181A JPS5822539A JP S5822539 A JPS5822539 A JP S5822539A JP 56122641 A JP56122641 A JP 56122641A JP 12264181 A JP12264181 A JP 12264181A JP S5822539 A JPS5822539 A JP S5822539A
- Authority
- JP
- Japan
- Prior art keywords
- load
- block
- feeders
- combination
- upper limit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title description 3
- 230000006641 stabilisation Effects 0.000 claims description 2
- 238000011105 stabilization Methods 0.000 claims description 2
- 238000004364 calculation method Methods 0.000 description 5
- 238000010187 selection method Methods 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 241000102542 Kara Species 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 239000011269 tar Substances 0.000 description 1
- 235000012976 tarts Nutrition 0.000 description 1
- 230000002747 voluntary effect Effects 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.
Description
【発明の詳細な説明】
この発明は、系統安定化装置において負荷しゃ断音を選
択する方法、特に最適な負荷しゃ断音を得る演算時間を
短縮した負荷しゃ断音選択方法に関するものである。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a method for selecting load shedding noise in a system stabilizing device, and more particularly to a load shedding selection method that reduces calculation time to obtain optimal load shedding.
従来、系統故障時の故障除去に伴って生じる需給電力の
不平衡を解消するために、系統安定化装置の必要な負荷
しゃ断音を、第1図に示すアルゴリズムで選択していた
。この第1図において、ブロック(1)では、必要な負
荷しゃ断音すなわち制御角荷量PLを制御対象潮流から
計算して入力する。Conventionally, in order to eliminate the unbalance of power supply and demand that occurs when a fault is removed in the event of a system failure, the necessary load interruption noise of a system stabilization device has been selected using an algorithm shown in FIG. In this FIG. 1, in block (1), the necessary load interruption sound, that is, the control angular load PL is calculated from the controlled object power flow and inputted.
ブロック(2)において、負荷フィーダー(/〜n)の
負荷量(P、′〜PLn )の組合せpt、’比m &
計算する。ブロック(3)ではこの負荷組合せt /
PL(amがPLを越えているかどうかを判定して、も
し越えていなければもう一度ブロック(コ)に戻るが、
越えているならば次のブロック(ll)に進む。このブ
ロック(ダ)においては必要な負荷しゃ断:M:PLと
負荷組合せ址ア、(古)。mJp
の誤差 を計算する。ブロック(左)では、全ての負
荷組合せ一] pL(c’omを計算したがどうかの確
認をする。すなわち、計算が終了していなければ今一度
ブロックコに戻り、計算が終了しているならば次のブロ
ックtに進む。このブロック(A)では全ての誤差E(
pの中で、最小値J°1°)を捜す。In block (2), the combination pt, 'ratio m &
calculate. In block (3), this load combination t/
PL (determine whether am exceeds PL, and if it does not, return to block (ko) again,
If it exceeds, proceed to the next block (ll). In this block (da), required load shedding: M: PL and load combination (old). Calculate the error of mJp. In the block (left), check whether all load combinations 1]pL(c'om) have been calculated.In other words, if the calculation has not been completed, return to the block again, and if the calculation has been completed, check whether the calculation has been completed. If so, proceed to the next block t. In this block (A), all errors E(
Find the minimum value J°1°) in p.
(imin)
最後に、ブロック(7)で汀、最小値Bar に
対す(imin)
るPLcom の負荷フィーダ組合せを出力する。な
お、ブロック(2)では予めつけらだ負荷フィーダーの
優先順位、従っ−CPL(1)〜1.(=)。負荷2.
や#RL 7いく。(imin) Finally, in block (7), the load feeder combination of (imin) PLcom for the minimum value Bar is output. In addition, in block (2), the priorities of the load feeders are set in advance, and therefore -CPL (1) to 1. (=). Load 2.
Ya #RL 7 go.
また、ブロック(3)〜(?) Vi、ブロック(2)
での全てのしゃ断負荷量組合せの中で、必要な負荷しゃ
新盆Pt、を越えるもののうち、最小値に対する負荷組
合(i m1n)
せ量lt、cam の組合せを出力するものである。Also, block (3) ~ (?) Vi, block (2)
Outputs the combination of load combinations (i m1n) and combinations lt, cam for the minimum value among all the combinations of cutoff loads that exceed the required load cutoff Pt.
上述したように従来は全ての組合せを考慮するので、フ
ィーダー数がnあれば一〇の組合せが必要となり、従っ
てフィーダー数が多い場合には組合せの計算に時間がか
かりすぎるなどの欠点があった。As mentioned above, conventional methods consider all combinations, so if the number of feeders is n, 10 combinations are required.Therefore, when there are many feeders, it takes too much time to calculate the combinations. .
この発明の目的は、上述したような従来のものの欠点を
改善するためになされたもので、負荷フィーダーの組合
せを全て考慮するのではなく、必要な負荷しゃ新盆に応
じた負荷フィーダー数の上限、下限を自動的に設定し、
その範囲内で負荷フィーダーの組合せを考慮することに
よって最適な負荷しゃ新盆を得る演算時間な短縮した負
荷しゃ新漬選択方法な提供することである。The purpose of this invention was to improve the drawbacks of the conventional ones as described above, and instead of considering all combinations of load feeders, the upper limit of the number of load feeders depending on the required load and new tray, Automatically set the lower limit,
By considering the combination of load feeders within that range, the present invention provides a method for selecting a load feeder with reduced calculation time to obtain an optimal load feeder.
以下、この発明の一実施例を第2図について説明する。An embodiment of the present invention will be described below with reference to FIG.
この第2図において、ブロック2人および2B以外のブ
ロックは第1図と同じである。ブロック2人では、必要
な負荷しゃ断it Pr、に応じてしゃ断負荷フィーダ
ー数の上限K 、下限Km1nax
な自動的に設定する。ブロック2Bでは、しゃ断負荷7
4− ター数カ下限Km1nカラKm1n+ / 。In FIG. 2, the blocks other than block 2 and block 2B are the same as in FIG. 1. In a block of two people, the upper limit K and lower limit Km1nax of the number of cutoff load feeders are automatically set according to the required load cutoff it Pr. In block 2B, breaking load 7
4- Lower limit of number of tars Km1n Kara Km1n+ /.
Kmin + 、、・・・・上限Kmax、での範囲内
で任意の負荷組合せ量PL(clmを計算して戦く。An arbitrary load combination amount PL (clm) is calculated and fought within the range of Kmin + , . . . upper limit Kmax.
ナオ、ブoツク2Aでtj:、上限Kmax、下限Km
1nな、ツレ−f:: しK”” = PL/”n(P
L ’ :]、Km1n=PL/maX〔PL〕(但シ
、K]1naXハ、小数点以下ヲ切す下ケ、Krn1n
は切り上げる)で求める。ブロック2Bでは、n本の負
荷フィーダー線から、任意にKmin個選択して、負荷
組合せ量PL(A’omを求めていき、Kmax個まで
同様の動作をくり返す。Nao, tj in book 2A:, upper limit Kmax, lower limit Km
1n, tre-f:: しK”” = PL/”n(P
L':], Km1n=PL/maX[PL] (however, K]1naXc, the lower part of the decimal point, Krn1n
is rounded up). In block 2B, Kmin are arbitrarily selected from the n load feeder lines to find the load combination amount PL (A'om), and the same operation is repeated up to Kmax.
以上のように、この発明によれば、負荷しゃ断フィーダ
ー゛がn本あるとすると、従来の方法では最適負荷しゃ
断フィーダーの演算が不能になり、必要な負荷しゃ新盆
PLが小さい場合および負荷フィーダー数nが大きい時
に顕著な効果がある。As described above, according to the present invention, if there are n load cutoff feeders, it is impossible to calculate the optimal load cutoff feeder using the conventional method. There is a significant effect when n is large.
第1図は従来の負荷しゃ新漬選択方法な示すフロー・チ
ャート、第2図はこの発明の一実施例を示すフロー・チ
ャートである。
代理人 葛 野 信 −
焔1図
TART
+ψ更な褥荷((新盆
PL大入力]#1
1ぐ荷フィー9”−(1〜TL)
手続補正書(自発)
573 i6
昭和 年 月 日
2、発明の名称
負荷しゃ断音選択方法
3、補正をする者
代表者片山仁へ部
三菱電機株式会社内
よ 補正の対象
(1) 明細書の発明の詳細な説明の欄ム 補正の内
容
(11明細書第一ページ第13行の「ブロックコ」の記
載を「ブロック(2)」と補正する。
(2) 明細書第一ページ第79行の「ブロック6」
の記載t「ブロック(6)」と補正する。
(31m細書第λページ第19行の[負荷tしゃ断して
い(。」の記載t「負荷組合せ量pt、賜m Y計算し
てい(。」と補正する。
(4) 明細書箱qページ第ig行の「不能」の記載
乞「可能」と補正する。FIG. 1 is a flow chart showing a conventional load selection method, and FIG. 2 is a flow chart showing an embodiment of the present invention. Agent Makoto Kuzuno - Homura 1 figure TART + ψ Further baggage ((New Bon PL large input) #1 1 baggage fee 9" - (1~TL) Procedural amendment (voluntary) 573 i6 Showa year month day 2, Name of the invention Load cutoff selection method 3, Person making the amendment Representative Hitoshi Katayama Department within Mitsubishi Electric Corporation Subject of the amendment (1) Column for detailed explanation of the invention in the specification Contents of the amendment (11 Specifications The description of "Blockco" on the 13th line of the first page is corrected to "Block (2)". (2) "Block 6" on the 79th line of the first page of the specification
The description of t is corrected to "block (6)". (Correct the entry ``Load t is being cut off (.'') in line 19 of page λ of the statement box 31m to ``Calculating the load combination amount pt, give m Y (.''). (4) Statement box page q The ``impossible'' entry in the ig line will be corrected to ``possible.''
Claims (1)
不平衡な解消するために、系統安定化装置の必要な負荷
しゃ断音PLに応じた負荷フィーダー数の上限Km″X
、下限Km inを自動的に設定するステップと、前記
上限と前記下限の範囲内で負荷フィーダーの負荷組合せ
址を求めるステップとを含むことを特徴とする負荷しゃ
断音選択方法。(1) In order to resolve the unbalance of power supply and demand that occurs due to fault removal in the event of a grid fault, the upper limit of the number of load feeders Km″X according to the required load interruption sound PL of the grid stabilization device
, a step of automatically setting a lower limit Kmin, and a step of determining a load combination of a load feeder within a range of the upper limit and the lower limit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56122641A JPS5822539A (en) | 1981-08-04 | 1981-08-04 | Method of selecting quantity of load breakage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56122641A JPS5822539A (en) | 1981-08-04 | 1981-08-04 | Method of selecting quantity of load breakage |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5822539A true JPS5822539A (en) | 1983-02-09 |
Family
ID=14840991
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56122641A Pending JPS5822539A (en) | 1981-08-04 | 1981-08-04 | Method of selecting quantity of load breakage |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5822539A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60255019A (en) * | 1984-05-29 | 1985-12-16 | 東京電力株式会社 | System stabilizer |
JPS60255020A (en) * | 1984-05-29 | 1985-12-16 | 東京電力株式会社 | System stabilizer |
JPH03135335A (en) * | 1989-10-19 | 1991-06-10 | Toshiba Corp | Cutoff object selecting system in system stabilizer |
-
1981
- 1981-08-04 JP JP56122641A patent/JPS5822539A/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60255019A (en) * | 1984-05-29 | 1985-12-16 | 東京電力株式会社 | System stabilizer |
JPS60255020A (en) * | 1984-05-29 | 1985-12-16 | 東京電力株式会社 | System stabilizer |
JPH03135335A (en) * | 1989-10-19 | 1991-06-10 | Toshiba Corp | Cutoff object selecting system in system stabilizer |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2835533A1 (en) | METHOD FOR IMPLEMENTING A CORRECTION OF A DOUBLE BIT ERROR IN A MEMORY SYSTEM THAT CONTAINS ONLY CORRECTION LOGIC FOR A SINGLE BIT ERROR, AND DEVICE FOR IMPLEMENTING THE METHOD | |
GB9322663D0 (en) | Memory checkpointing | |
DE2357168A1 (en) | MEMORY MODULE FOR A DATA PROCESSING UNIT | |
KR850003619A (en) | Digital protective relay | |
DE3306334A1 (en) | QUANTIZER FOR DPCM CODER | |
JPS5822539A (en) | Method of selecting quantity of load breakage | |
EP0282877A1 (en) | Method and apparatus for controlling the error correction in a data transmission system of data read from dynamical peripheral storage devices, in particular disk storage devices of a data-processing system | |
DE1250163B (en) | Device for the parity check of memory words | |
KR940024599A (en) | Data request method and data processing system | |
DE69534316T2 (en) | TELECOMMUNICATION SYSTEM WITH A PROCESSOR SYSTEM AND A PROCESSOR SYSTEM | |
DE3319710A1 (en) | MEMORY CONTROL ARRANGEMENT, ESPECIALLY FOR AN ERROR-TOLERANT TELEPHONE MEDIATION SYSTEM | |
Bossche | The top-event's failure frequency for non-coherent multi-state fault trees | |
JPH0717325B2 (en) | Elevator control device | |
DE3433679C2 (en) | ||
DE4335604A1 (en) | Memory checking circuit | |
JPS5860366A (en) | Electronic computer system | |
GB1512220A (en) | Method of providing a substitute memory module | |
Boor et al. | Presidential election effects on suicide and mortality levels are independent of unemployment rates. | |
JPS6230661B2 (en) | ||
JPS6020779B2 (en) | Composite computer system | |
JP2514023B2 (en) | Programmable controller control method | |
JP2550537B2 (en) | Time division multiple timer method | |
JPH08137762A (en) | Parity check system | |
JPS59200350A (en) | Parity check device | |
JPH0467651B2 (en) |