JPS58195168A - 信号記録装置 - Google Patents

信号記録装置

Info

Publication number
JPS58195168A
JPS58195168A JP57078563A JP7856382A JPS58195168A JP S58195168 A JPS58195168 A JP S58195168A JP 57078563 A JP57078563 A JP 57078563A JP 7856382 A JP7856382 A JP 7856382A JP S58195168 A JPS58195168 A JP S58195168A
Authority
JP
Japan
Prior art keywords
signals
signal
recording
sampled
recorded
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57078563A
Other languages
English (en)
Inventor
Hiroshige Nishiyama
西山 浩滋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57078563A priority Critical patent/JPS58195168A/ja
Publication of JPS58195168A publication Critical patent/JPS58195168A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (4)発明の技術分野 本発明は得られた複数信号をその対応関係を保つた11
.圧縮記録する信号記録装置に関する。
の)技術の背景 一般にロジックレコーダと称される各回路糸のクロック
や信号等管記録するものがあるが、このようなもので信
号を記録しようとすると、入力される信号をあるサンプ
リング周期で全て配録する丸め、%に細かなサンプリン
グ周期で信号を抽出すると、そのデータ量が膨大となる
0 従来技術と問題点 従来は、このようなロジックレコーダにおいては蓄積さ
れるデータを軽減するためにサンプリング周期を大きく
取るなどしていたが、信号の瞬断等を検出するためには
細かく取らなければならないし、またこの情報を表示す
る場合には、膨大となったデータよシこの信号の瞬断を
検出する事になり、見落しやすい欠点があった。
0 発明の目的 従って本発明は上記欠点を解消した新規な信号記録装置
を提供する事を目的とする。
(ト)発明の構成 木兄FJAは上記目的を達成するためKX複数の信号を
その対応関係を保ったtま記録する信号記録装置であり
て、上記複数の信号を所定の時間l!l隔でサンプリン
グすゐサンプリング手段と、該サンプリング手段によシ
サンプリングされた信号を記録すゐ配録手段と、骸記録
手段に最後に記録された信号と次にサンプリングされた
信号とを比較する比較手段とを備え、該比較手段の出力
が不一致の場合のみ該記録手段に当該サンプリングされ
た信号を記録するように構成される。
■ 発明の実施例 以下木兄引金図面を参照して説明する。
第1図は本発明の信号記録装置の一実施例である。図に
おいて1はアダプタ、2はサンプリング信号発生装置、
3乃至6はアンドゲート、7はサンプリング周期選択ス
イッチ、8は発振器、9乃至12は比較器、13乃至1
6はレジスタ、17は記録用メモIJ、18.はアドレ
ス発生回路をそれぞれ示す。尚m2図tt4”’1..
第1@における入力信号波形と記録信号波形との比較を
示す。第2図における入力信号は、アダプタを介してア
ンドゲート3乃至6に入力される。アンドゲート3乃至
6に入力された信号はサンプリング信号発生装@2によ
多発生されたタイミングパルスによル開始めてアンドゲ
ート3乃至6が開き比較器9乃至12に入力される。一
方比較器9乃至12Kaレジスタ13乃至16の内容が
入力され、比較される。比較器9乃至12の比較の結果
いずれの比較器に不一致が生じた際に、この比較器の出
力信号音“1″圧してアドレス発生回路18を起動して
メモリー7に入力信号を記録するとともにレジスター3
乃至16に各入力信号■、■、■、■の信号をセットす
る。尚メモI)17KFi各々入力信号により異なるエ
リア17m乃至17dK信号を入力する。このようにし
てサンプリング信号発生装fIt2にょシ所定の周期で
入力信号を抽出し比較器9乃至12に入力し・V″′′
ター316に格納された内容と比較し、不一致ならばメ
モリー7に入力信号を格’1ll11 納するとともにレジスター3乃至16の内容を史11 新する。                     
      \又はサンプリング信号発生装置2は、発
振器8より得られた周波数を予じめスイッチ7によって
設定された内容により分周する事によル行なう。
次に第2図を使用して具体的動作を説明する。第2図に
おいてSPはサンプリング間隔を示す。また■、■、■
、■は第1図■、■、■、■に相当する入力信号を示す
。また!L、  b、  c、  dFi実際メモリに
格納される信号を示す。第2図のSPOの位置において
#:tまだレジスタ13乃至16に無も格納されていな
いので比較器9乃至12のいずれも一致が取れないため
アドレス発生回路18を起動し、メモリ17の格納エリ
アを指示して、このサンプリング点における入力信号を
メモリ17に格納するとともにレジスタ13乃至16に
セットする。この状態でSPIにおいてサンプルしレジ
スタ13乃至16と入力信号を比較器9乃至12によル
比較すると、入力信号■において信号が10′″→”l
#に変化しているため比較器9に不一致出力が生ずるに
従ってこの場合も上述と同様にアドレス発生回路18が
起動され、メモリ17の先に記録された情報に続く次の
領域に咳入方信号■。
■、■、■の内容をセットするとともに1 レジスタ1
3乃至16の内容を更新する。このようにして頴次sp
og時点において、メモリ17の最後に配憶した内容が
レジスタ13乃至16に格納されているため、このレジ
スタ13乃至16の内容とサンプリングされた入力信号
とを比較する事により信号が変化した事を検出可能であ
ゐ。この例8P3*  L  L  L  IL  I
4.1フ、   の位11は第2図に示す如く、その 前のサンプリング位置でかつメモリ17に記録された4
P!号といずれの入力信号■、■、■、■も変化がない
ためこの部分は記録されず捨られる。
従って第2図に示されるように入力信号■、■。
(φ、■を記録する際に本発明ではjL、  b、  
(!、  dに示すように記録されゐため、非常圧デー
タ圧縮を行なう事が田来る。
このようなデータ圧縮が可能なのけ一般に各信号のタイ
ミングを見たシ、抜け、se断を検出すれば良いからで
ある。
すなわち、信号の変化点とその変化点における各人力信
号間のタイミングが判明すれば良いためである。
このような記録方法では、サンプリング周期を可成り小
さく取っても、記録容量をあまシ必襞としガいため、高
精度の信号記録が可能となる。
働 発明の効果 以上のように本発明においては、検数の信号を対応関係
を保ったまま、各々の入力信号のいずれかに信号変化が
あった場合に、この位置における入力信号を記録するよ
うKしているため、信号を圧縮しても情報ti−減少さ
せる事がないという効果を有する。
【図面の簡単な説明】
第1図は本発明の信号記録装置の一笑り例であるO 第2図は本発明の入力信号と記録信号の関係を示す図で
ある。     。 さらに図においてI Fi 不、−ブタ、2Fiサンプ
リング信号発生装置、  3. 4. 5. 6はアン
ドゲート、7はサンプリング周期選択スイッチ、8は発
振器、9,10,11.12は比較器、13,14゜1
5.16はレジスタ、17は記録用メモリ、18はアド
レス発生回路をそれぞれ示す。

Claims (1)

    【特許請求の範囲】
  1. 複数の信号をその対応関係を保ったtま記録する信号記
    録装置であって、上記複数の信号を所定の時間間隔でサ
    ンプリングするサンプリング手段と、該サンプリング手
    段によシサンプリングされた信号を記録する記録手段と
    、該記録手段に最後に記録された信号と次にサンプリン
    グされた信号とを比較する比較手段とを備え、皺比較手
    段の出力が不一致の場合のみ該記録手段に当蚊サンプリ
    ングされた信号を記録するようにした事を%像とする信
    号記録装置。
JP57078563A 1982-05-11 1982-05-11 信号記録装置 Pending JPS58195168A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57078563A JPS58195168A (ja) 1982-05-11 1982-05-11 信号記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57078563A JPS58195168A (ja) 1982-05-11 1982-05-11 信号記録装置

Publications (1)

Publication Number Publication Date
JPS58195168A true JPS58195168A (ja) 1983-11-14

Family

ID=13665364

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57078563A Pending JPS58195168A (ja) 1982-05-11 1982-05-11 信号記録装置

Country Status (1)

Country Link
JP (1) JPS58195168A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0321931B2 (ja) * 1985-08-19 1991-03-25 Shimadzu Corp

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0321931B2 (ja) * 1985-08-19 1991-03-25 Shimadzu Corp

Similar Documents

Publication Publication Date Title
US4053839A (en) Method and apparatus for the frequency multiplication of composite waves
JPS58195168A (ja) 信号記録装置
SU864136A1 (ru) Цифровой стробоскопический преобразователь электрических сигналов
FR2324067A1 (fr) Montage pour representer des valeurs numeriques sous la forme d'un diagramme sur l'ecran d'un appareil de visualisation
SU983748A1 (ru) Устройство дл регистрации информации
US4031505A (en) Seismic system with signal-to-noise determination
JPS5853636Y2 (ja) デ−タメモリ表示装置
SU1387024A1 (ru) Устройство дл регистрации информации
SU1578717A1 (ru) Устройство дл измерени частот по влени групп команд
FR2334090A1 (fr) Dispositif de compression de donnees
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1300478A1 (ru) Устройство дл отладки программ
SU1552201A1 (ru) Устройство регистрации импульсов
SU598127A1 (ru) Аналоговое запоминающее устройство
JPS5775046A (en) Phose absorbing circuit
SU765881A1 (ru) Аналоговое запоминающее устройство
JPS60135869U (ja) インタリ−ブ用ramの読出し書込みパルス発生回路
SU408313A1 (ru) УСТРОЙСТВО дл ВЫЧИСЛЕНИЯ КОРНЕВЫХ ГОДОГРАФОВ СИСТЕМ АВТОМАТИЧЕСКОГО УНРАВЛЕНИЯ1Изобретение относитс к автоматике и телемеханике и предназначено дл исследовани динамических свойств систем автоматического управлени .Известны устройства дл построени корневых годографов систем автоматического управлени , содержащие вентили, группы вентилей, блоки пам ти, схемы ИЛИ, схемы задержки, схему сравнени , сумматор, выходы которого соединены с первыми входами одноименных вентилей первой и второй групп, первый регистр, выходы которого соединены с первыми входами соответствующих вентилей третьей группы, второй регистр, выходы которого соединены с первыми входами одноименных вентилей четвертой и п той групп, первый счетчик, выходы которого соединены с первыми входами одноименных вентилей ще- стой и седьмой групп, второй счетчик, выходы которого соединены с первыми входами одноименных вентилей восьмой и дев той групп, триггеры и генератор импульсов.Однако известные устройства имеют недостаточное быстродействие, невысокую точность работы и ограниченные функциональные возможности.
SU1164718A1 (ru) Устройство дл управлени блоком пам ти
SU943747A1 (ru) Устройство дл контрол цифровых интегральных схем
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1156054A1 (ru) Устройство дл вывода информации на графопостроитель
SU1366964A1 (ru) Цифровой измеритель коэффициента гармоник
SU1067535A2 (ru) Аналоговое запоминающее устройство
SU430371A1 (ru) Датчик случайных чисел