JPS58194117A - Synchronizing system of digital signal recording - Google Patents

Synchronizing system of digital signal recording

Info

Publication number
JPS58194117A
JPS58194117A JP57074902A JP7490282A JPS58194117A JP S58194117 A JPS58194117 A JP S58194117A JP 57074902 A JP57074902 A JP 57074902A JP 7490282 A JP7490282 A JP 7490282A JP S58194117 A JPS58194117 A JP S58194117A
Authority
JP
Japan
Prior art keywords
signal
detection
synchronization
address
pcm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57074902A
Other languages
Japanese (ja)
Inventor
Masamitsu Otsu
大津 正光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57074902A priority Critical patent/JPS58194117A/en
Publication of JPS58194117A publication Critical patent/JPS58194117A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To attain accurate detection of synchronism at a PCM signal period, by inserting a synchronizing signal similar to that added to each PCM signal to be recorded in a clock locking signal. CONSTITUTION:In recording a picture signal and an audio signal in a VTR, the audio signal is pulse-code-modulated at each field of the picture signal and recorded with time compression. The clock locking signal is provided for the beginning of a PCM signal group at each field period to take synchronism at the reproduction. Plural synchronizing signals SYNC same as those added to each PCM signal and address signals ADRS-1-ADRS-4 succeeding to each PCM signal are inserted in the locking signal. The synchronism of each frame of the accurate PCM signal is taken based on the correlation between the front and rear locations of the synchronizing signals and the address signals at the reproduction.

Description

【発明の詳細な説明】 本発明はディジタル信号の記録再生及び伝送に係り、特
に、再生時又は受信側でディジタル信号の同期再生を信
頼性よく行うことを特徴とするディジタル信号の同期方
式に関するものである0従来例の一例として、回転へ・
ノドヘルカルスキャン 例について、以下説明する0 音声信号を1フイ一ルド期間毎に時間軸圧縮して、ビデ
オ信号の記録トラックの延長上の記録トラックに、回転
へ・ノドを用いて記録する方式がすでに提案されている
0 第1図は、この方式の具体例における磁気テープ上での
記録・ζターンを示す説明図である。なお、この具体例
は、2つの磁気へ・ノドが取りつけられた回転シリンダ
を用いて記録再生するヘルカルスキャン方式の例である
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to the recording, reproduction and transmission of digital signals, and in particular to a digital signal synchronization method characterized by reliably performing synchronous reproduction of digital signals during reproduction or on the receiving side. As an example of the conventional example, when rotating
An example of throat health scan will be explained below.0 A method in which the audio signal is compressed on the time axis for each field period and recorded on a recording track that is an extension of the recording track of the video signal using rotation and throat. has already been proposed.0 FIG. 1 is an explanatory diagram showing recording and ζ-turns on a magnetic tape in a specific example of this method. Note that this specific example is an example of a Hercal scan method in which recording and reproduction are performed using a rotating cylinder to which two magnetic nodules are attached.

第2図は。磁気テープが回転シリンダに巻き付けられた
状態を示す説明図であるが、図のように2つの磁気ヘッ
ドH1,H2は互に回転シリンダの中心に対して真反対
の位置に配置されており、ビデオ信号は1フイ一ルド期
間毎に、磁気へ・ノドH1、磁気へノドH2が交互に用
いられて記録再生される。音声信号は、1フイ一ルド期
間毎に時間軸圧縮されて、ビデオ信号の記録の直後に、
同一へ・ラドによって記録される。そこで、第1図の様
な記録パターンが得られることになる。
Figure 2 is. This is an explanatory diagram showing a state in which a magnetic tape is wound around a rotating cylinder. As shown in the figure, two magnetic heads H1 and H2 are placed at positions directly opposite to each other with respect to the center of the rotating cylinder. Signals are recorded and reproduced every one field period by alternately using the magnetic node H1 and the magnetic node H2. The audio signal is time-base compressed for each field period, and immediately after recording the video signal,
Same as recorded by Rad. Therefore, a recording pattern as shown in FIG. 1 is obtained.

なお、第1図のAは回転ヘッドによる記録揮跡を、Bは
回転ヘッドの走査方向を、Cはビデオ信号の記録帯を、
Dは音声信号の記録帯をそれぞれ示し、第2図のEは回
転シリンダを、Fは磁気テープを、Gはガイドポストを
、Hはビデオ信号の記録区間を、工は音声信号の記録区
間を、■は回転シリンダの回転方向を、θは回転シリン
ダEへの磁気テープの巻付は角をそれぞれ示している。
In Fig. 1, A shows the trace recorded by the rotating head, B shows the scanning direction of the rotating head, and C shows the recording band of the video signal.
D indicates the recording band of the audio signal, E in Fig. 2 indicates the rotating cylinder, F indicates the magnetic tape, G indicates the guide post, H indicates the recording section of the video signal, and F indicates the recording section of the audio signal. , ■ indicate the rotation direction of the rotating cylinder, and θ indicates the angle at which the magnetic tape is wound around the rotating cylinder E.

第3図は、時間的な動作を説明するためのタイムチャー
トである。第3図のaは、入力ビデオ信号を1フイ一ル
ド期間毎に分割して、各信号を■1.■2.v3・・・
・・・・・・とし、bは入力音声信号を1フイ一ルド期
間毎に分割して、各信号をA1.A2゜A・・・・・・
・・・ として表現したものであり、Cは磁気ヘッドH
1、bは磁気ヘッドH2で記録再生される信号を示すも
のであり、eは再生信号を示すものである。
FIG. 3 is a time chart for explaining temporal operations. 3a shows that the input video signal is divided into 1 field periods and each signal is divided into 1. ■2. v3...
. . ., b divides the input audio signal into every field period, and divides each signal into A1 . A2゜A・・・・・・
..., where C is the magnetic head H
1 and b indicate signals recorded and reproduced by the magnetic head H2, and e indicates a reproduced signal.

例えば、第1フィールド期間の音声信号A1は、時間軸
圧縮されてA′、の信号に変換され、第1フィールド期
間のビデオ信号v1 の直後に、磁気ヘッドH1によっ
てCの様なタイミングで記録される0次の第2フィール
ド期間の音声信号A2ば、同様に時間軸圧縮されてA′
2の信号に変換され、第2フィールド期間のビデオ信号
v2の直後に、磁気へラドH2によって記録される。こ
の様にして、第3フィールド期間以降の音声信号A3.
 A4゜A6・・・・・・も、同様に時間軸圧縮されて
AI 、A′4゜A′6・・・・・・の信号に変換され
、それぞれ、磁気へ・ラドH1,H2によって交互に、
c 、dのタイミングで記録される。
For example, the audio signal A1 in the first field period is time-base compressed and converted into a signal A', which is recorded at a timing such as C by the magnetic head H1 immediately after the video signal v1 in the first field period. The audio signal A2 of the 0th order second field period is similarly compressed on the time axis and becomes A'
2 and recorded by the magnetic herad H2 immediately after the video signal v2 in the second field period. In this way, the audio signal A3 after the third field period.
A4゜A6... are similarly compressed on the time axis and converted into signals of AI, A'4゜A'6..., which are alternately applied to the magnetic field and by Rad H1 and H2. To,
Recorded at timings c and d.

再生時には、記録時と同様に各信号はc、dの様なタイ
ミングで再生され、各ヘッドからの信号A′+*”−”
a・・・・・・は、それぞれ、時間軸伸張され、元の時
間軸の信号A; 、 AS!、 A、;・・・・・・に
変換されて、eの様な時間的に連続した再生音声信号が
得られる音声信号の時間軸圧縮及び伸張はディジタルメ
モリーを用いることによってなされる。
During playback, each signal is played back at timings such as c and d, similar to when recording, and the signal A'+*"-" from each head is
a... are the signals A; , AS! on the original time axis after the time axis has been expanded, respectively. , A, .

例えば、音声信号の最高周波数の2倍以上の周波数f8
 のサンプリング信号を用いて音声信号をサンプリング
し、A/D変換器によってPCM信号を得、1フイ一ル
ド期間毎に各サンプAOPCM信号をディジタルメモリ
ー(以下メモリーと略記する)に書き込んだ後に、更に
高い周波数f、のクロック信号を用いてより速く読み出
すことによって行われる。逆に、再生時の時間軸伸張は
周波数f′8 のクロック信号を用いて、メモリーに高
速で書き込み、周波数f8 のクロック信号を用いてよ
り低速に読み出すことによって行われる。なお、メモリ
ーのメモリー容量としては、1フイ一ルド期間のPCM
信号が記憶できる容量になっており、例えば、1フイ一
ルド期間のサンプル数をNとし1−N番地の記憶番地を
有しているとすると、1フイ一ルド期間のPCM信号の
中で、第1サンプルのPCM信号が第1番地、第2サン
プルのPCM信号が第2番地・・・・・・、第Nサンプ
ルのPCM信号が第N番地に書き込まれ、読み出し時に
は、第1番地から順次読み出される。
For example, a frequency f8 that is more than twice the highest frequency of the audio signal
The audio signal is sampled using the sampling signal of This is done by using a clock signal with a higher frequency, f, to read it out faster. Conversely, time axis expansion during playback is performed by writing into the memory at high speed using a clock signal of frequency f'8 and reading at a slower speed using a clock signal of frequency f8. The memory capacity of the memory is PCM for one field period.
For example, if the number of samples in one field period is N and the storage address is 1-N, then in the PCM signal in one field period, The PCM signal of the first sample is written to the first address, the PCM signal of the second sample is written to the second address, etc., the PCM signal of the Nth sample is written to the Nth address, and when reading, sequentially from the first address Read out.

さて、再生時には、第1サンプルのPCM信号(例えば
、信号A′1  の第1サンプルのPCM信号)が再生
された時点で、メモリーの第1番地にこの信号を書き込
む必要がある。ところで、磁気記録再生された再生信号
は磁気記録再生系で生じる時間軸変動によって、この第
1サンプルのPCM信号の再生タイミングは時間的に変
動している。
Now, during reproduction, when the first sample of the PCM signal (for example, the first sample of the PCM signal of the signal A'1) is reproduced, it is necessary to write this signal to the first address of the memory. By the way, the reproduction timing of the PCM signal of the first sample fluctuates in time due to time axis fluctuations that occur in the magnetic recording and reproduction system of the reproduced signal that has been magnetically recorded and reproduced.

したがって、第1番地に書き込むタイミング(書き込み
開始タイミング)も、この変動に応じて変化させる必要
がある。つまり、これを行うにはこの書き込み開始タイ
ミングを検出する必要がある。
Therefore, the timing of writing to the first address (writing start timing) also needs to be changed in accordance with this variation. In other words, to do this, it is necessary to detect this writing start timing.

通常のPCM信号の記録再生においては、上記の様なタ
イミング検出を行うために、記録時に同期信号をPCM
信号に挿入しておき、再生時にこの同期信号を検出しこ
の同期信号の検出タイミングを基準にPCM信号のタイ
ミングを固定している。
In normal recording and playback of PCM signals, in order to perform timing detection as described above, synchronization signals are converted into PCM signals at the time of recording.
This synchronization signal is inserted into the signal, and during playback, this synchronization signal is detected, and the timing of the PCM signal is fixed based on the detection timing of this synchronization signal.

第4図は、従来の同期信号を挿入したPCM信号のタイ
ミングのを説明する説明図である。なお、このPCM信
号は、第3図の実施例における時間軸圧縮信号(例えば
、A7 の信号)の−例である。
FIG. 4 is an explanatory diagram illustrating the timing of a PCM signal into which a conventional synchronization signal is inserted. Note that this PCM signal is an example of a time-base compressed signal (eg, signal A7) in the embodiment of FIG.

第4図において、信号の最初の部分に、再生時に必要な
再生クロック信号を得るためのクロック引き込み粗信号
イがあり、その後に、第1番目の同期信号、更に後に第
1フレームのPCM信号がある。
In FIG. 4, the first part of the signal includes a clock pull-in coarse signal A for obtaining the reproduced clock signal necessary for reproduction, followed by the first synchronization signal, and later the PCM signal of the first frame. be.

そして、後に続くフレーム毎に、同期信号とPCM信号
が時系列的に交互に配置されている。
In each subsequent frame, the synchronization signal and the PCM signal are arranged alternately in time series.

通常のPCM記録再生においては、複数サンプルのPC
M信号と、記録再生系で生じる誤りを検出及び訂正する
だめの誤り検出用信号及び訂正用信号と、同期信号で1
フレームが構成されている。
In normal PCM recording and playback, multiple sample PC
M signal, error detection signal and correction signal for detecting and correcting errors occurring in the recording/reproducing system, and synchronization signal.
The frame is configured.

第4図の例において、誤シ検出用信号及び誤シ訂正用信
号は本発明の目的とすることではなく、父、周知の信号
であるので、説明を容易にするために省略する。
In the example of FIG. 4, the error detecting signal and the error correcting signal are not the object of the present invention, but are well-known signals, and therefore will be omitted for ease of explanation.

通常のPCM信号の再生時には、再生信号に位相同期し
た再生クロック信号を再生信号を用いて得、この信号を
用いて再生時の信号処理を行う。
When reproducing a normal PCM signal, a reproduced clock signal whose phase is synchronized with the reproduced signal is obtained using the reproduced signal, and this signal is used to perform signal processing during reproduction.

この再生クロック信号を得ることをセルフクロッキング
というが、通常、PLL(フェイズロックドループ)を
用いて、再生信号に位相同期した再生クロック信号を得
ている。ところで、第4図の例のように時間的に間欠し
た信号では、PLLの時間的応答の遅れのために、信号
開始の時点に対して、再生信号と再生クロック信号の位
相が完全に同期するまで所定の時間(位相同期引き込み
時間)を用する。そこで、PCM信号部分で再生クロッ
ク信号が完全に位相同期するようにするために、PCM
信号が始まる直前に、前記所定の時間分だけの期間を有
するクロック引き込み粗信号イを付加して記録する。な
お、このクロック引き込み粗信号イは、通常、PCM信
号のbit周期及び位相と所定の関係にあり、一定の周
波数の信号を用いている。
Obtaining this reproduced clock signal is called self-clocking, and normally a PLL (phase locked loop) is used to obtain a reproduced clock signal that is phase-synchronized with the reproduced signal. By the way, in the case of a temporally intermittent signal as in the example shown in FIG. 4, the phases of the reproduced signal and the reproduced clock signal are completely synchronized with respect to the signal start point due to the delay in the temporal response of the PLL. A predetermined time (phase synchronization pull-in time) is used until Therefore, in order to ensure that the reproduced clock signal is completely phase-synchronized in the PCM signal part, the PCM
Immediately before the signal starts, a clock pull-in coarse signal A having a period of the predetermined time is added and recorded. Note that this clock pull-in coarse signal A usually has a predetermined relationship with the bit period and phase of the PCM signal, and uses a signal of a constant frequency.

同期信号口は、再生時に、PCM信号のタイミングを検
出したり、フレーム単位毎の誤り検出を行う場合には誤
り検出のためのコントロール信号を発生するために用い
られる。特に、第4図の例の様に時間的に間欠した信号
の場合には、PCM信号の開始タイミングの検出を行う
必要があり、このタイミング検出として、第1フレーム
における第1番目の同期信号は重要となる。例えば、第
1番目の同期信号を検出することによって、その直後の
第1サンプルのPCM信号をメモリーの第1番地に書き
込み始め、以後、1サンプル毎にメモリーの番地を1づ
つ増加させて順次メモリーに書き込み、N番地までの書
き込みが終了した後に、サンプリング周波数f8 のク
ロック信号を用いて、第1番地から順次、N番地まで読
み出すことによって、記録時における時軸圧縮する前の
PCM信号と同様な再生PCM信号が得られる。そして
、この再生PCM信号をD/A変換器によってD/A変
換して再生音声信号が得られる。
The synchronization signal port is used to detect the timing of the PCM signal during reproduction, and to generate a control signal for error detection when error detection is performed on a frame-by-frame basis. In particular, in the case of a signal that is intermittent in time as in the example in Fig. 4, it is necessary to detect the start timing of the PCM signal, and for this timing detection, the first synchronization signal in the first frame becomes important. For example, by detecting the first synchronization signal, the PCM signal of the first sample immediately after that starts to be written to the first address of the memory, and thereafter, the memory address is incremented by 1 for each sample, and the memory is sequentially written. After writing to address N is completed, a clock signal of sampling frequency f8 is used to sequentially read from address 1 to address N, which is similar to the PCM signal before time axis compression during recording. A reproduced PCM signal is obtained. This reproduced PCM signal is then D/A converted by a D/A converter to obtain a reproduced audio signal.

ところで、記録再生系で生じる誤りによって、この第1
番目の同期信号が検出されずに、第2番目の同期信号か
ら検出された場合には、第2番目の同期信号の直後のP
CM信号を、第1サンプルのPCM信号と見なしてメモ
リーの第1番地に誤って書き込むという不都合が生じる
。又、前記クロック引き込み用信号の部分に誤りが生じ
て、たまたま同期信号と同一信号になった場合にも同様
に、この誤って検出された信号の直後の信号が第1番地
に誤って書き込まれる。つまり、第1番目の同期信号以
外の信号が誤って最初に検出されると、1フイ一ルド期
間の信号がすべて誤ってメモリーに書き込まれることに
なり、これは、−フィールド期間という非常に長い期間
の誤9となるので、再生音声信号の音質劣化は非常に大
きい。
By the way, due to errors occurring in the recording/reproducing system, this first
If the second synchronization signal is not detected but is detected from the second synchronization signal, the P immediately after the second synchronization signal
This causes the inconvenience that the CM signal is erroneously written to the first address of the memory, regarding it as the first sample PCM signal. Also, if an error occurs in the clock pull-in signal and it happens to become the same signal as the synchronization signal, the signal immediately after this erroneously detected signal will be erroneously written to the first address. . In other words, if a signal other than the first synchronization signal is mistakenly detected first, all the signals for one field period will be incorrectly written to memory, which is a very long - field period. Since the period is incorrect, the sound quality of the reproduced audio signal is greatly deteriorated.

そこで、所定のサンプルのPCM信号が所定の番地に書
き込まれる様にする(これを、以下、アドレッシングと
呼ぶことにする)必要がある。
Therefore, it is necessary to write a predetermined sample of the PCM signal to a predetermined address (hereinafter referred to as addressing).

このアドレッシングを正確に行う方法としては、同期信
号の直後に、その同期信号が何番目の同期信号であるか
を識別するための情報を有するアドレス信号を記録時に
挿入して、再生時にこのアドレス信号の有する情報によ
って、正確にアドレッシングする方法がある。第6図は
、このアドレス信号が挿入された例の説明図であシ、第
4図の例と異る点は、各フレームの同期信号の直後にア
ドレス信号が挿入されている点である。
A method for accurately performing this addressing is to insert an address signal that has information for identifying the number of the synchronization signal immediately after the synchronization signal during recording, and then insert this address signal during playback. There is a method for accurate addressing depending on the information possessed. FIG. 6 is an explanatory diagram of an example in which this address signal is inserted. The difference from the example in FIG. 4 is that the address signal is inserted immediately after the synchronization signal of each frame.

このアドレス信号としては、−例として、第1フレーム
のアドレス信号には1″という情報。
This address signal includes, for example, the information 1'' in the address signal of the first frame.

第2フレームのアドレス信号には“2″という情報、・
・・・・・・・・、第Nフレームのアドレス信号には“
N″という情報を有するアドレス信号を用いる。
The address signal of the second frame contains the information “2”,
・・・・・・・・・The address signal of the Nth frame is “
An address signal having information "N" is used.

そして、再生時には、このアドレス信号の有する情報(
フレーム番号と同一の数値情報)によって、正確にアド
レッシングを行う。したがって、前記した様に、第1番
目の同期信号が最初に検出されなくても、第2番目の同
期信号が検出されれば、第2フレームのアドレス信号を
用いて、第27L/−ム以降のフレームは正確にアドレ
・ンシングすることができ、前記の様に1フイ一ルド期
間の音声信号の誤りという不都合は非常に少くなる。
Then, during playback, the information contained in this address signal (
Addressing is performed accurately using the same numerical information as the frame number. Therefore, as described above, even if the first synchronization signal is not detected at the beginning, if the second synchronization signal is detected, the address signal of the second frame is used to detect the 27th L/- frame and the subsequent frames. frames can be addressed accurately, and the inconvenience of audio signal errors during one field period as described above is greatly reduced.

しかし、このアドレス信号を用いる方法でも、同期信号
が誤って検出された場合には、この同期信号を元にして
アドレス信号の有する情報を得ているので、アドレス信
号の有する情報を正確に得ることができなくなり、アド
レッシングに誤りが生じることになる。したがって、同
期信号を正確に検出することが重要である。
However, even with this method of using address signals, if the synchronization signal is detected incorrectly, the information possessed by the address signal is obtained based on this synchronization signal, so it is difficult to accurately obtain the information possessed by the address signal. This will result in incorrect addressing. Therefore, it is important to accurately detect the synchronization signal.

同期信号の検出誤りとしては、不検出誤りと擬似検出誤
りがある。不検出誤りは、本来同期信号を検出すべきと
きに、同期信号に誤りがあって検出しない場合の誤りで
ある。擬似検出誤りは、同期信号でない部分で誤りが生
じてたまたま同期信号と同一になり、同期信号でもない
のに同期信号検出がなされる誤りである。他に、擬似検
出誤りとしては、信号誤りではないが、同期信号以外の
アドレス信号、PCM信号、クロック引き込み用信号等
において、たまたま同期信号と同一の信号があった場合
の誤りがある。
Synchronous signal detection errors include non-detection errors and pseudo-detection errors. A non-detection error is an error that occurs when a synchronization signal should be detected but is not detected due to an error in the synchronization signal. A false detection error is an error in which an error occurs in a portion that is not a synchronizing signal and happens to be the same as the synchronizing signal, and a synchronizing signal is detected even though it is not a synchronizing signal. Another pseudo-detection error is not a signal error, but an error that occurs when there is a signal that happens to be the same as the synchronization signal in an address signal, PCM signal, clock pull-in signal, etc. other than the synchronization signal.

不検出誤りを、改善する方法としては、フレーム相関を
利用する方法がある。この方法は、同期信号が、フレー
ム周期毎に有ることを利用して、不検出誤りがあった場
合には、前フレームの同期信号の検出信号を1フレ一ム
期間遅延して補う方法である。
One way to improve undetected errors is to use frame correlation. This method takes advantage of the fact that a synchronization signal exists for each frame period, and if there is a non-detection error, the detection signal of the synchronization signal of the previous frame is delayed by one frame period to compensate. .

この方法を以下、補間法と呼ぶことにするが、この補間
法は、不検出誤りを改善する方法としては有効な方法で
あるが、擬似検出誤りがあった場合には、この誤りの発
生した時点から1フレーム遅れた時点にも同期信号がな
いはずであるので、この時点にも誤った検出信号が発生
され、更に、この誤って発生された検出信号を元に、更
に1フレーム遅れた時点にも誤った検出信号が発生され
る。そして、順次、1フレームに毎に誤った検出信号が
発生されることになる。つ1す、この補間法は、不検出
誤りには効果があるが、擬似検出誤りがあった場合には
、この擬似検出誤りを増加させる逆効果の面をもってい
る。そこで、この補間法だけ単独に用いることは好しく
なく、擬似検出誤りの改善方法である制限法と併用して
用いられる。
This method is hereinafter referred to as the interpolation method. Although this interpolation method is an effective method for improving non-detection errors, if there is a false detection error, Since there should be no synchronization signal at the time one frame later than this point, an erroneous detection signal is generated at this point as well, and based on this erroneously generated detection signal, the synchronization signal is further delayed by one frame. An erroneous detection signal is also generated. Then, an erroneous detection signal is sequentially generated for each frame. First, although this interpolation method is effective against non-detection errors, it has the opposite effect of increasing pseudo-detection errors when they occur. Therefore, it is not preferable to use this interpolation method alone, and it is used in combination with the restriction method, which is a method for improving false detection errors.

この制限法も、フレーム相関を利用する方法であり、あ
る時点での同期信号の検出信号を元にして無効期間と有
効期間を設け、無効期間で同期信号の検出がなされても
、その検出を無効とし、有効期間での検出のみを有効と
する方法である。なお、無効期間は、ある時点t。での
検出信号を元にして、その時点t。から、1フレ一ム期
間遅れた次の時点t1  より所定の誤差期間Δtだけ
前の時点(11−Δt)の間の期間とし、有効期間は(
11−Δt)から(11+Δt)の期間とする。この誤
差期間Δtは、再生クロック信号の位相同期誤差を考慮
したもので、セルフクロッキングが正確になされれば、
1フレ一ム期間の再生クロック数は一定であるので、こ
の再生クロック信号を計数することによって、次の検出
がなされるべきタイミングt1は正確に設定でき、Δt
は零でよい。
This restriction method also uses frame correlation, and sets an invalid period and a valid period based on the synchronization signal detection signal at a certain point in time, and even if a synchronization signal is detected during the invalid period, it will not be detected. This is a method in which detection is disabled and only detection during the validity period is enabled. Note that the invalid period is a certain point in time t. Based on the detection signal at time t. , the period is defined as the period (11-Δt) which is a predetermined error period Δt before the next time t1 delayed by one frame period, and the effective period is (
11-Δt) to (11+Δt). This error period Δt takes into consideration the phase synchronization error of the reproduced clock signal, and if self-clocking is performed accurately,
Since the number of regenerated clocks in one frame period is constant, by counting this regenerated clock signal, the timing t1 at which the next detection should be performed can be accurately set, and Δt
may be zero.

しかし、通常の記録再生系ではドロップアウトが生じる
のが普通であり、このドロップアウト期間では、PLL
はフリーランの状態となり、この期間に再生信号と再生
クロック信号との位相がずれる可能性がある。
However, it is normal for dropouts to occur in normal recording/playback systems, and during this dropout period, the PLL
is in a free run state, and there is a possibility that the phase of the reproduced signal and the reproduced clock signal will shift during this period.

この位相ずれは、PLLのフリーラン周波数安定度及び
、ドロップアウト期間によって決り、これらを考慮して
、前記Δtは設定される。なお、このΔtの詳細な説明
は、本発明の主眼ではないので省略する。この制限法を
用いることによって擬似検出誤りは大巾に改善される。
This phase shift is determined by the free run frequency stability of the PLL and the dropout period, and the Δt is set in consideration of these factors. Note that a detailed explanation of this Δt is omitted since it is not the main focus of the present invention. By using this restriction method, false detection errors are greatly improved.

以上の様に、補間法と制限法を併用した改善法によって
、同期信号の検出誤りは大巾に改善される。しかし、時
間的に間欠した信号から同期信号を検出する場合には、
この改善法だけではまだ不十分である。
As described above, the detection error of the synchronization signal can be greatly improved by the improvement method using both the interpolation method and the restriction method. However, when detecting a synchronization signal from temporally intermittent signals,
This improvement method alone is still insufficient.

例えば、最初の同期信号の検出には、間欠信号であるた
めに、前のフレームの検出信号を利用することができず
、補間法も制限法も利用できなくなる。なぜなら、最初
の同期信号の直前の同期信号は、17′イ一ルド期間前
の間欠信号の最後の同期信号であるからである。
For example, in detecting the first synchronization signal, since it is an intermittent signal, the detection signal of the previous frame cannot be used, and neither the interpolation method nor the restriction method can be used. This is because the synchronization signal immediately before the first synchronization signal is the last synchronization signal of the intermittent signals before the 17' field period.

そこで、更に次に説明する、3モード法を用いている。Therefore, a three-mode method is used, which will be further explained next.

この3モード法は、待期モード、補足モードと定常モー
ドの3つのモードを時間的に切り換える方法である。待
期モードは、間欠信号(第〜 3図の例では、時間軸圧縮信号砧、へ、〜・・・・・・
に相当)期間以外の期間において、同期検出のためのす
べての動作を停止しているモードである。捕捉モードは
、待期モードのときに、間欠信号の直前に発生される捕
捉スタート信号によって待期モードから移行するモード
、最初の同期信号を捕捉するモードであり、この捕捉が
終了した時点で定常モードに移行する。定常モードでは
、捕捉モードで捕捉された最初の同期信号の検出信号を
元にして、前述の補間法及び制限法を用いて検出信号を
得るモードで、検出終了信号によって待期モードに移行
する。以上の様に3モード法では待期モード、捕捉モー
ド、定常モードが時間的に順次移行し、繰り返えされて
、間欠信号期間での同期信号検出が効果的に行われる。
This three-mode method is a method of temporally switching between three modes: standby mode, supplementary mode, and steady mode. In the standby mode, an intermittent signal (in the example shown in Fig. 3, a time axis compressed signal Kinuta, etc.) is used.
This is a mode in which all operations for synchronization detection are stopped during periods other than the (equivalent to) period. Acquisition mode is a mode in which a capture start signal is generated immediately before an intermittent signal to transition from standby mode, and a mode in which the first synchronization signal is captured. mode. In the steady mode, a detection signal is obtained using the above-mentioned interpolation method and restriction method based on the detection signal of the first synchronization signal captured in the acquisition mode, and the mode shifts to the standby mode in response to the detection end signal. As described above, in the three-mode method, the standby mode, capture mode, and steady mode are sequentially transitioned in time and are repeated, thereby effectively performing synchronization signal detection during the intermittent signal period.

なお、捕捉モードにおいては、補間法及び制限法は禁止
状態にあり、最初の同期信号が検出される1で、同期信
号の検出動作のみが行われる。従、 って、この捕捉モ
ードにおいて、同期信号以外の部分で、誤りによって誤
検出がなされると、その後の定常モードでは、この誤検
出信号を元に補間法及び制限法によって、間欠信号期間
、順次誤検出信号が発生されることになる。これは、1
フイ一ルド期間の再生音声信号の誤りとなって非婿に不
都合である。反面、この捕捉モードにおいて正確に検出
がなされれば、定常モードにおける補間法及制限法が有
効に働き、かなりの不検出誤り及び擬似検出誤りが発生
してもこれらの改善法によって、結果的な検出誤りは非
常に少くなる。
Note that in the acquisition mode, the interpolation method and the limit method are prohibited, and only the synchronization signal detection operation is performed at 1, when the first synchronization signal is detected. Therefore, in this acquisition mode, if a false detection is made due to an error in a part other than the synchronization signal, in the subsequent steady mode, the intermittent signal period, Erroneous detection signals will be generated sequentially. This is 1
This causes an error in the reproduced audio signal during the field period, which is inconvenient for the son-in-law. On the other hand, if detection is performed accurately in this acquisition mode, the interpolation method and limit method in the steady mode will work effectively, and even if considerable non-detection errors and false detection errors occur, these improvement methods will reduce the resulting Detection errors are greatly reduced.

従って、捕捉モードにおいて、最初の同期信号検出を正
確に行うことが重要となる。この捕捉モードにおいては
、前記した様に補間法及び制限法を用いなことができな
いので、他の改善方法を用いる必要がある。この改善方
法として有効な方法に多重検出法がある。この方法は、
いくつもの条件が同時に満たされたときに検出信号を発
生する方法である。例えば、最初の検出が行われたとき
に、その検出を最終的な検出とせずに、その検出がなさ
れた時点から1フレーム遅れた時点でも検出がなされた
ときに最終的な検出とする方法である。この方法では、
最初の検出が擬似誤りであったとすると、1フレーム遅
れた時点の次の検出が擬似誤りでないかぎり、検出誤り
を生じない。
Therefore, in acquisition mode, it is important to perform the initial synchronization signal detection accurately. In this acquisition mode, interpolation and limiting methods cannot be used as described above, so other improvement methods must be used. A multiple detection method is an effective method for improving this. This method is
This method generates a detection signal when several conditions are met simultaneously. For example, instead of making the first detection the final detection, the final detection is made even when a detection is made one frame later than the first detection. be. in this way,
If the first detection is a pseudo error, no detection error will occur unless the next detection, which is delayed by one frame, is a pseudo error.

通常の擬似誤りはランダムであり、時間的に、1フレ一
ム期間離れた部分で同時に擬似誤りを生じる確率は、単
独検出を行う方法に比べて非常に少く、又、多数のフレ
ームにまたがって行えば更に少なくなり、多重検出法は
非常に効果的な方法である。
Normal pseudo-errors are random, and the probability of pseudo-errors occurring at the same time in parts separated by one frame period is extremely small compared to a method that performs single detection. The multiple detection method is a very effective method.

更に、第6図で説明したアドレス信号を利用する方法も
ある。この方法は、前記条件に更に次の条件を満したと
きに、最終的検出がなされたとする方法である。この条
件は、ある時点のアドレス信号の有する数値情報(例え
ば、3)に1を加算した値(この場合、4)と、次のア
ドレス信号の有する数値情報(この場合、4)が等しい
という条件である。この様にアドレス信号も条件に用い
れば、かなり正確に、捕捉モードにおける検出が行える
Furthermore, there is also a method using the address signal explained in FIG. In this method, final detection is determined when the following conditions are further satisfied in addition to the above conditions. This condition is that the value obtained by adding 1 to the numerical information (for example, 3) possessed by the address signal at a certain point in time (4 in this case) is equal to the numerical information possessed by the next address signal (4 in this case). It is. If the address signal is also used as a condition in this way, detection in capture mode can be carried out quite accurately.

ところで、この多重検出法は、条件を増せば増す程、検
出誤りの確率は小さくなるが、フレーム間にまたがった
信号間の条件がすべて満たされたときに検出されるので
、単独検出に比べて、フレ−ム間にまたがった信号間の
最大時間分だけ、遅れて検出されることになる。又、誤
りによって、条件のうち一つでも満されないときには検
出がなされないので、誤りが多い場合にはなかなか検出
されず、更に遅れて検出される傾向がある。
By the way, in this multiple detection method, the probability of detection error decreases as the conditions are increased, but since detection is performed when all the conditions between signals spanning between frames are satisfied, it is more effective than single detection. , the detection is delayed by the maximum time between signals spanning between frames. Further, if even one of the conditions is not satisfied due to an error, no detection is made, so if there are many errors, it is difficult to detect them, and there is a tendency for them to be detected even later.

ところで、再生PCM信号として正確な信号とみなせる
のは、この最初の検出がなされた後の信号で、それ以前
の信号は同期信号の検出がなされていないので、正確な
信号とみなせない。
By the way, the signal that can be considered accurate as a reproduced PCM signal is the signal after this first detection, and since the synchronization signal has not been detected for the signal before that, it cannot be considered as an accurate signal.

従って、多重検出法を有効に用いるためには、前記検出
遅れに相当するフレー期間分だけ、PCM信号が始捷る
フレームに対して、以前の時点から同期信号を1フレー
ム毎に挿入しておけば、この期間遅れて検出された場合
に、定常モードに移行する時点はPCM信号が開始する
フレームの同期信号の時点となり、PCM信号が正確に
再生されることになる。
Therefore, in order to effectively use the multiple detection method, it is necessary to insert a synchronization signal from an earlier point in time to each frame in which the PCM signal begins, for a frame period corresponding to the detection delay. For example, if detection is delayed by this period, the time point at which the mode shifts to the steady mode is the time point at which the synchronization signal of the frame where the PCM signal starts, and the PCM signal will be accurately reproduced.

本発明は、クロック引き込み用信号に、前記時間遅れに
相当する期間分以上の期間に同期信号を挿入しておいて
、PCM信号が始まるフレーム構成において、同期信号
の捕捉を行い、定常モードにおける同期検出が、PCM
信号期間で正確に行えることを目的とするものである。
In the present invention, a synchronization signal is inserted into the clock pull-in signal for a period equal to or longer than the time delay, and the synchronization signal is captured in the frame structure where the PCM signal starts, and the synchronization signal is synchronized in the steady mode. Detection is PCM
The purpose is to accurately perform the signal period.

第6図aは、本発明の一実施例のクロック引き込み用信
号の説明図で、bは従来のクロック引き込み用信号の説
明図である。第6図において、”S YNC”は同期信
号、“ADH8”はアドレス信号、“PCM“はPCM
信号を示す。
FIG. 6a is an explanatory diagram of a clock acquisition signal according to an embodiment of the present invention, and FIG. 6b is an explanatory diagram of a conventional clock acquisition signal. In Figure 6, "SYNC" is a synchronization signal, "ADH8" is an address signal, and "PCM" is a PCM
Show signal.

第6図すの様な、従来のクロック引き込み用信号を用い
た場合には、単独検出を行えば、第1フレームのPCM
信号から定常モードに入ることができるが、単独検出で
は、前記したように擬似検出誤りがあった場合には、1
フイ一ルド期間の信号誤りとなって非常に不都合である
。本発明の一実施例の様に、第1フレーム以前にあるク
ロック引き込み用信号に同期信号を挿入しておけば、こ
れらの同期信号を用いて、前記した多重検出法による信
頼性の高い同期信号の捕捉が可能となり、又、多重検出
法の欠点である検出時間遅れも、この期間内に納さめる
ことが可能である。なお、クロック引き込み用信号に同
期信号を挿入して、フレーム構成にしたために、アドレ
ス信号もそれに伴って、付加しているが、アドレス信号
のみは、第1フレームから付加してもよい。
When using the conventional clock pull-in signal as shown in Figure 6, if independent detection is performed, the PCM of the first frame
It is possible to enter the steady mode from the signal, but in single detection, if there is a false detection error as described above, 1
This results in a signal error during the field period, which is very inconvenient. If a synchronization signal is inserted into the clock acquisition signal before the first frame as in one embodiment of the present invention, these synchronization signals can be used to generate a highly reliable synchronization signal using the multiple detection method described above. The detection time delay, which is a drawback of the multiple detection method, can be kept within this period. Note that since a synchronization signal is inserted into the clock pull-in signal to create a frame structure, an address signal is also added accordingly, but only the address signal may be added from the first frame.

本発明の一実施例について、図と共に詳細に説明する。An embodiment of the present invention will be described in detail with reference to the drawings.

なお、実施例としては、第1図〜第3図で説明した様な
、音声信号の記録再生の場合について説明し、ビデオ信
号については、本発明の主眼ではないので説明を省略す
る。
As an example, a case of recording and reproducing an audio signal as described in FIGS. 1 to 3 will be described, and a description of a video signal will be omitted since it is not the main focus of the present invention.

第7図は、本発明の一実施例の記録系回路のブロック図
である。音声信号入力端子1に入力された音声信号はA
/D変換器2に与えられてPCM信号に変換され、切換
えスイッチ6に与えられる。
FIG. 7 is a block diagram of a recording system circuit according to an embodiment of the present invention. The audio signal input to audio signal input terminal 1 is A
The signal is applied to the /D converter 2, converted into a PCM signal, and applied to the changeover switch 6.

なお、とのA/D変換器2には、サンプリング信号発生
回路3からのサンプリング信号が与えられており、音声
信号はこのサンプリング信号によってサンプリングされ
、サンプル毎にPCM信号に変換される。このサンプリ
ング信号の周波数は30kHzC’、又、PCM信号の
量子化bit 数は10bit  であるとする。
The A/D converter 2 is supplied with a sampling signal from a sampling signal generation circuit 3, and the audio signal is sampled by this sampling signal and converted into a PCM signal for each sample. It is assumed that the frequency of this sampling signal is 30 kHzC', and the number of quantization bits of the PCM signal is 10 bits.

一方、サンプリング信号は書き込みアドレス発生回路4
に与えられており、この書き込みアドレス発生回路4で
は、このサンプリング信号が1クロック与えられる毎に
1づつ増加する様な数値情報を有する書き込みアドレス
信号を発生し、アドレス切換えスイッチ9,1oに与え
る。なお、この書き込みアドレス信号の有する数値情報
は1〜600まで変化し、500の次には1になり、こ
のときにクロック信号を発生し、フリップフロップ5に
与える。
On the other hand, the sampling signal is generated by the write address generation circuit 4.
The write address generation circuit 4 generates a write address signal having numerical information that increases by one each time this sampling signal is applied, and supplies it to the address changeover switches 9 and 1o. The numerical information contained in this write address signal changes from 1 to 600, and becomes 1 after 500. At this time, a clock signal is generated and applied to the flip-flop 5.

フリップフロップ6ではこのクロックが与えられる毎に
出力信号の状態が“L″から“H″。
In the flip-flop 6, the state of the output signal changes from "L" to "H" every time this clock is applied.

“H″から“L″と変化するようなメモリー切換え信号
が得られ、切換スイッチ6.12、アドレス切換えスイ
ッチ9,10.与えられる。そして、これらの切換えス
イッチ6.12,9.10は、このメモリー切換え信号
がH#の状態であればH側の端子に閉じ、L″の状態で
あればL側の端子に閉じるような切換え動作を行う。結
果として、切換えスイッチ6によって、入力されたPC
M信号は、500サンプル毎に交互に、ディジタルメモ
リー7.8に与えられることになる。この500サンプ
ルの期間は、サンプリング周波数を30kHzとしたの
で、eoHz相当の周期、つ1す1フイ一ルド期間に相
当する。一方、これらのディジタルメモIJ −7、8
には、書き込みアドレス信号が、アドレス信号切換えス
イッチ9,1oを介して与えられており、又、各々のデ
ィジタルメモリー7゜8にPCM信号が与えられている
フィールド期間中は、同期して書き込みアドレス信号が
与えられているので、結果として、1フイ一ルド期間毎
に交互に、1番地〜SOO番地に順次サンプル毎に書き
込1れることになる。
A memory switching signal that changes from "H" to "L" is obtained, and the changeover switches 6, 12, address changeover switches 9, 10 . Given. These changeover switches 6.12 and 9.10 are switched so that when the memory changeover signal is in the H# state, the H side terminal is closed, and when the memory changeover signal is in the L'' state, the L side terminal is closed. As a result, the input PC
The M signal will be applied to the digital memory 7.8 alternately every 500 samples. Since the sampling frequency is 30 kHz, this period of 500 samples corresponds to a period equivalent to eoHz, and each period corresponds to one field period. On the other hand, these digital memo IJ-7, 8
A write address signal is applied to the address signal changeover switches 9 and 1o, and during the field period when the PCM signal is applied to each digital memory 7.8, the write address signal is applied synchronously. Since the signal is applied, as a result, 1 is sequentially written to addresses 1 to SOO for each sample, alternately every field period.

一方、アドレス切換えスイッチ9,1oの他方の端子に
は、読み出しアドレス発生回路11からの読み出しアド
レス信号が与えられており、一方のディジタルメモリー
が書き込み中は、他方のディジタルメモリーは読み出し
を行い、結果として、読み出しも1フイ一ルド期間毎に
交互に行われ、切り換えスイッチ12によって切り換え
られて、1つの読み出し信号が得られる。なお、この読
み出しアドレス信号は、クロック信号発生回路13から
のクロック信号が与えられる毎に1づつ増加する様な数
値情報を有する信号である。そし゛て、この数値情報も
1−500’jで変化し、60oの次は1になる。又、
このクロック信号は、サンプリング周波数の10倍の周
波数の信号であるので、ディジタルメモリー7.10に
書き込まれたPCM信号は高速に読み出され、結果とし
て、切換えスイッチ12には時間軸圧縮されたPCM信
号が間欠信号となって得られることになる。なお、読み
出しアドレス発生回路11には、制御信号が与えられて
おり、この制御信号によって、制御され読み出しアドレ
ス信号の有する数値情報が時間的に間欠増加するように
制御される。例えば、1〜10まではクロック信号が与
えられる毎に1づつ増加するが、10になったあと2ク
ロック期間、増加せず、その次のクロックから11〜2
0まで連続に増加し、20になったあと2クロック期間
増加〜ないような、間欠動作を繰り返えし、500にな
れば、次のフィールド期間の読み出し開始まで停止して
いるような動作を繰9返えす0この様な2クロック期間
の停止動作は、後述する同期信号及びアドレス信号を挿
入するためになされる。
On the other hand, the other terminals of the address changeover switches 9 and 1o are given a read address signal from the read address generation circuit 11, and while one digital memory is writing, the other digital memory is reading and the result is As such, readout is also performed alternately every field period, and is switched by the changeover switch 12 to obtain one readout signal. Note that this read address signal is a signal having numerical information that increases by one each time a clock signal from the clock signal generation circuit 13 is applied. This numerical information also changes from 1 to 500'j, and becomes 1 after 60o. or,
Since this clock signal has a frequency ten times higher than the sampling frequency, the PCM signal written in the digital memory 7.10 is read out at high speed, and as a result, the changeover switch 12 receives the time-base compressed PCM signal. The signal will be obtained as an intermittent signal. Note that the read address generation circuit 11 is supplied with a control signal, and is controlled by this control signal so that the numerical information included in the read address signal increases intermittently over time. For example, from 1 to 10, each clock signal increases by 1, but after reaching 10, it does not increase for 2 clock periods, and from the next clock it increases by 1.
It increases continuously until it reaches 0, and after reaching 20, it repeats intermittent operation with an increase or no increase for 2 clock periods, and when it reaches 500, it stops until the next field period starts reading. Repeat 0 Such a two-clock period stopping operation is performed to insert a synchronization signal and an address signal, which will be described later.

一方、コントロール信号発生回路1jlCは、前記と同
様なりロック信号が与えられており、第8図には図示し
てい々いが、記録信号開始制御信号によって、切換えス
イッチ1アの切換えを制御するコントロール信号の発生
を開始、し、このコントロール信号によって切換えスイ
ッチ1γは、最初の1クロック期間は、切換えスイッチ
17のa側の接点を閉、じ、次のクロック周期ではa側
の接点を閉じ、更に1oクロック周期ではb側に接点を
閉じるような12クロック周期で1サイクルの繰り返し
動作を66サイクル繰り返えして停止し、次のフィール
ドの記録信号開始制御信号が与えられると、同様の動作
を行う。
On the other hand, the control signal generating circuit 1jlC is supplied with a lock signal as described above, and as shown in FIG. The control signal causes the changeover switch 1γ to close the a-side contact of the changeover switch 17 for the first clock period, close the a-side contact for the next clock period, and then close the a-side contact for the next clock period. In the 1o clock cycle, the repeating operation of 1 cycle is repeated at 12 clock cycles such as closing the contact on the b side for 66 cycles, and then stops, and when the recording signal start control signal for the next field is given, the same operation is performed. conduct.

一方、アドレス信号発生回路16には、コント−ロール
信号発生回路14からのコントロール信号が与えられ、
前記記録信号開始制御信号が与えられた時点でリセット
(出力信号の有する数値情報が0)され、切換えスイッ
チ17のa側の接点が閉じる時点において、その出力信
号の有する数値情報が1づつ増加するように制御される
。そして、その出力信号は切換えスイッチ17のa側の
端子に与えられる。
On the other hand, the address signal generation circuit 16 is given a control signal from the control signal generation circuit 14.
At the time when the recording signal start control signal is given, it is reset (the numerical information of the output signal is 0), and at the time when the a side contact of the changeover switch 17 is closed, the numerical information of the output signal increases by 1. controlled as follows. The output signal is then given to the a-side terminal of the changeover switch 17.

一方、この切換えスイッチ17のa側には、同期信号発
生回路16から同期信号に相当する信号が与えられてい
る。なお、読み出レアドレス発生回路11の動作開始時
点は、記録信号開始信号が与えられた時点から60クロ
ック周期(6フレームに相当)遅れて動作するようにコ
ントロール信号発生回路14からの制御信号によって制
御される0又、この60クロック周期期間の間は、零の
数値情報を有するような読み出しアドレス信号が発生さ
れるように制御される。そして、この期間には、ディジ
タルメモリー〇〇番地が読み出されるが、との0番地に
は、クロック引き込み用信号に対応した情報が記憶され
ており、クロック引き込み用信号に対応した信号が読み
出されることになる。
On the other hand, a signal corresponding to a synchronizing signal is applied from the synchronizing signal generating circuit 16 to the a side of the changeover switch 17. The start time of the read address generation circuit 11 is determined by a control signal from the control signal generation circuit 14 so that the operation is delayed by 60 clock cycles (equivalent to 6 frames) from the time when the recording signal start signal is applied. Also, during this 60 clock cycle period, a read address signal having numerical information of zero is generated. During this period, digital memory address 〇〇 is read out, but information corresponding to the clock acquisition signal is stored at address 0, and the signal corresponding to the clock acquisition signal is read out. become.

結果として、切換えスイッチ17の出力には、第6図の
様な時間的配列を有する信号が得られる。
As a result, a signal having a temporal arrangement as shown in FIG. 6 is obtained at the output of the changeover switch 17.

次に、この信号は並直列変換器18によって、各ディジ
ット信号、時間的に直列になるような一つの信号に変換
され、変調器19に与えられて磁気記録再生に適した信
号に変調され、記録信号出力端子2oに出力される。
Next, this signal is converted by a parallel-to-serial converter 18 into one signal in which each digit signal is serialized in time, and is applied to a modulator 19 where it is modulated into a signal suitable for magnetic recording and reproduction. The recording signal is output to the recording signal output terminal 2o.

詳 な説明は省略するが、この記録信号は、ビデオ記録
信号と共に適当にスイッチ7グされて、第3図c、dの
様な信号となって、2つの磁気ヘッドによって順次磁気
テープに記録される。
Although a detailed explanation will be omitted, this recording signal is appropriately switched together with the video recording signal to become the signals shown in Fig. 3c and d, and is sequentially recorded on the magnetic tape by two magnetic heads. Ru.

再生時には、2つの磁気ヘッドから再生された信号は、
適当にスイッチングされて、ビデオ信号とPCM記録信
号に分離され、記録時と同様な再生信号が得られる。
During reproduction, the signals reproduced from the two magnetic heads are
The signals are switched appropriately and separated into a video signal and a PCM recording signal, and a reproduced signal similar to that during recording is obtained.

第8図は本発明の一実施例の再生系回路である。FIG. 8 shows a reproduction system circuit according to an embodiment of the present invention.

再生信号は、再生入力端子21を介して、復調器22、
セルフクロッキング回路23に与えられる。
The reproduced signal is transmitted via a reproduction input terminal 21 to a demodulator 22,
A self-clocking circuit 23 is provided with the self-clocking circuit 23.

セルフクロッキング回路23では、再生信号を用いて再
生クロック信号を発生し、書き込み発生回路27に与え
る。復調器22では再生信号を復調して、復調信号を得
、同期信号検出回路24及び直並列変換器26に力える
。同期信号検出回路24では同期信号を検出し、この検
出信号をタイミングの基準信号として、直並列変換器2
6.書き込みアドレス発生回路27.アドレス信号検出
回路25に与える。
The self-clocking circuit 23 generates a reproduced clock signal using the reproduced signal and supplies it to the write generation circuit 27. The demodulator 22 demodulates the reproduced signal to obtain a demodulated signal, which is input to the synchronization signal detection circuit 24 and the serial/parallel converter 26. The synchronization signal detection circuit 24 detects a synchronization signal, and uses this detection signal as a timing reference signal to convert the serial/parallel converter 2
6. Write address generation circuit 27. It is applied to the address signal detection circuit 25.

一方、復調信号は、アドレス信号検出回路26に与えら
れて、同期信号検出回路24からの検出信号を用いて、
アドレス信号の有するアドレス情報を検出し、このアド
レス情報を書き込みアドレス発生回路27に与え、アド
レス発生の同期を行う。
On the other hand, the demodulated signal is given to the address signal detection circuit 26, and using the detection signal from the synchronization signal detection circuit 24,
Address information included in the address signal is detected, and this address information is provided to the write address generation circuit 27 to synchronize address generation.

直並列変換器26では、並列信号に変換して、再生PC
M信号を得、切換えスイッチ28に与える。この切換え
スイッチ28には、フリップフロップ34からのメモリ
ー切換え制御信号によって、1フイ一ルオ期間毎に交互
にディジタルメモ+7 +29.30に与えられて書き
込まれる。一方、書き込みアドレス発生回路27では同
期信号検出回路24からの検出信号とアドレス検出回路
25からのアドレス情報信号によって、切換えスイッチ
28に与えられた再生PCM信号を所定の番地に書き込
むための書き込みアドレス信号を発生し、アドレス切換
えスイッチ31.32に与える、アドレス切換えスイッ
チ31.32は、メモリー切換え制御信号によって、1
フイ一ルド期間毎に交互に切り換えられて、書き込みを
行うべきディジタルメモリーに与えられる。以上のよう
にして、ディジタルメモリーに書き込まれた再生PCM
信号は、読み出しアドレス発生回路35からの読み出し
アドレス信号(スイッチ31.32を介して与えられる
)によって、順次1フイ一ルド期間毎に読み出され、切
換えスイッチ23によって、交互に切り換えられ、時間
的に連続した再生PCM信号となり、D/A変換器37
に与えられる。
The serial/parallel converter 26 converts the signals into parallel signals and sends them to the reproduction PC.
The M signal is obtained and applied to the changeover switch 28. The changeover switch 28 is provided with a memory changeover control signal from the flip-flop 34 to alternately apply and write data to the digital memo +7 +29.30 every one fill-in period. On the other hand, the write address generation circuit 27 uses the detection signal from the synchronization signal detection circuit 24 and the address information signal from the address detection circuit 25 to generate a write address signal for writing the reproduced PCM signal given to the changeover switch 28 to a predetermined address. The address changeover switches 31.32 generate 1 and give it to the address changeover switches 31.32 in response to memory changeover control signals.
It is alternately switched every field period and applied to the digital memory to be written. The reproduced PCM written in the digital memory as described above
The signals are sequentially read out every field period by a read address signal (given via switches 31 and 32) from the read address generation circuit 35, and are alternately switched by the changeover switch 23, and are changed over time. becomes a continuous reproduced PCM signal, and the D/A converter 37
given to.

D/A変換器37では、再生PCM信号がD/A、変換
され、再生音声信号となって再生音声信号出力端子38
に出力される0なお、サンプリング信号発生回路からは
、サンプリング周波数と同一周波数のクロック信号が発
生され、読み出しアドレス発生回路35、及びD/A変
換器37に与えられている。読み出しアドレス発生回路
35は、記録時の書き込みアドレス発生回路4と同様な
回路であり、1フイ一ルド期間毎に1つのクロ・ツク信
号を発生し、フリップ70ツブ34に与えている。
In the D/A converter 37, the reproduced PCM signal is D/A converted and becomes a reproduced audio signal, which is sent to the reproduced audio signal output terminal 38.
Note that the sampling signal generation circuit generates a clock signal having the same frequency as the sampling frequency, and supplies it to the read address generation circuit 35 and the D/A converter 37. The read address generation circuit 35 is a circuit similar to the write address generation circuit 4 during recording, and generates one clock signal for each field period and applies it to the flip 70 block 34.

フリップフロップ34ではこのクロ・ツク信号によって
、その出力信号の状態が1フイ一ルド期間毎に変化する
ようなメモリー切換え制御信号を発生し、切換えスイッ
チ2B 、31.32.33に与える〇 以上が再生系回路の説明であるが、次に本発明の主眼で
ある同期信号検出回路24の詳細な説明をする0第9図
がこの同期信号検出回路24の一実施例のブロック図で
ある。第8図の復調器22からの再生PCM信号は再生
PCM信号入力端子39を介して、同期情報検出回路4
1に与えられる。なお、この再生PCM信号は第6図a
の様な、クロック引き込み用信号に同期信号を含む信号
である。
In response to this clock signal, the flip-flop 34 generates a memory switching control signal whose output signal state changes every one field period. The reproduction system circuit will now be described. Next, the synchronizing signal detecting circuit 24, which is the main focus of the present invention, will be explained in detail. FIG. 9 is a block diagram of one embodiment of the synchronizing signal detecting circuit 24. The reproduced PCM signal from the demodulator 22 in FIG.
1 is given. This reproduced PCM signal is shown in Figure 6a.
This is a signal that includes a synchronization signal in the clock pull-in signal.

一方、捕捉スタート信号が捕捉スタート信号入力端子を
介して、S−Rフリップフロップのセット端子に与えら
れる0なお、この捕捉スタート信号は、クロック引き込
み用信号の直前のタイミングで発生される信号で、回転
シリンダーの回転位相を検出する回転位相検出器(通常
の回転ヘッドVTRにおいては、回転シリンダーの回転
位相を所定の位相にするためにこの回転位相検出器を有
しており周知であるので説明を詳略する)からの信号を
元にして発生される。
On the other hand, the capture start signal is applied to the set terminal of the S-R flip-flop via the capture start signal input terminal. Note that this capture start signal is a signal generated at the timing immediately before the clock pull-in signal. A rotational phase detector that detects the rotational phase of the rotating cylinder (general rotary head VTRs have this rotational phase detector to set the rotational phase of the rotating cylinder to a predetermined phase, and this is well known, so we will explain it here. It is generated based on the signal from the

S−Rフリップフロップの出力は、捕捉スタート信号の
時点で”低レベル′(以下、Lと略記)から“高レベル
”(以下、Hと略記)に変化する0同期情報検出回路4
1は同期信号情報を有する信号が来たときに”H″の信
号を出力し、それ以外は゛L″Ω信号を出力する。次に
、この出力信号は、1フレーム遅延回路42、AND回
路43゜48に与えられる01フレ一ム遅延回路42で
は入力信号を1フレ一ム期間遅延した信号が得られ、A
ND回路43に与えられる。1フレーム遅延回路42と
AND回路43は、1フレ一ム前後の信号が両方共に“
H”のときのみ、つまり、1フレ一ム前後の信号で同期
信号情報の検出がなされたときのみ”H″の信号を出′
力する。そして、”H”が出力された時点が前述した捕
捉モードの検出時点であり、捕捉モードから定常モード
へ移行する必要がある。
The output of the S-R flip-flop changes from "low level" (hereinafter abbreviated as L) to "high level" (hereinafter abbreviated as H) at the time of the acquisition start signal.
1 outputs a "H" signal when a signal having synchronization signal information comes, and otherwise outputs a "L" Ω signal.Next, this output signal is sent to the one-frame delay circuit 42 and the AND circuit 43. The 01 frame delay circuit 42 provided at 48 obtains a signal obtained by delaying the input signal by one frame period.
The signal is applied to the ND circuit 43. The 1-frame delay circuit 42 and the AND circuit 43 cause both the signals before and after 1 frame to be "
Outputs a "H" signal only when the signal is "H", that is, only when synchronization signal information is detected in the signal before and after one frame.
Strengthen. Then, the time when "H" is output is the detection time of the above-mentioned acquisition mode, and it is necessary to shift from the acquisition mode to the steady mode.

この移行は、AND回路43での捕捉信号が、AND回
路65を介して、S−Rフリップフロップ45をリセッ
トし、S  Rフリップ70ツブをセットすることによ
ってなされる。つまり、S−Rフリップフロップはリセ
ットされるので、その出力はII L #になり、その
出力がAND回路65に与えられているので、これ以後
は捕捉信号は出力されないことになる。なお、捕捉信号
は、OR回路51を介して、同期検出信号出力端子54
に  ′最初の検出信号として出力される。更に、この
捕捉信号は制限信号発生回路52,1フレーム遅延回路
53に与えられる。制限信号発生回路52では、この捕
捉信号を元にして、次の1フレーム後の有効期間のみH
”となる制限信号を発生し、AND回路49.検出判定
回路56に与える。一方、1フレーム遅延回路63では
、捕捉信号を1フレ一ム期間遅延して、次のフレームに
おいて不検出誤りのときに用いる補間信号を発生し、切
換えスイッチ60に与える〇 一方、SRフリップフロップは、捕捉信号によって、セ
ットされ、その出力は”H”になり、AND回路48に
与えられるので、この時点以降(定常モード)は、同期
情報検出回路41からの検出信号が、AND回路48を
介して、AND回ネ9、及び検出信号判別回路66に与
えられる。AND回路49では制限信号が与えられてい
るので、有効期間のみの検出信号のみが通過して切換え
スイッチに与えられる。つまり擬似検出信号の除去がな
される。不検出誤りが生じたときは、検出信号判定回路
が有効期間に検出信号があるかないかを一刺♂りし、な
い場合には不検出誤りとみなして切り換えスイッチ6o
の切換えを行い、1フレーム遅延回路63からの補間信
号を出力する。切換スイッチ5oには、不検出誤りがあ
っても、補間された検出信号が出力され、OR回路61
を介して、同期検出信号出力端子64に出力され、又、
制限信号発生回路62.1フレーム遅延回路63に力見
られ、更に次のフレームの検出のために用いられる。
This transition is made by the capture signal at AND circuit 43, via AND circuit 65, resetting SR flip-flop 45 and setting SR flip 70. In other words, since the SR flip-flop is reset, its output becomes II L #, and since that output is given to the AND circuit 65, no capture signal will be output from now on. Note that the capture signal is sent to the synchronization detection signal output terminal 54 via the OR circuit 51.
is output as the first detection signal. Furthermore, this capture signal is given to a limit signal generation circuit 52 and a one frame delay circuit 53. Based on this captured signal, the limit signal generation circuit 52 generates an H signal only during the valid period after the next frame.
” is generated and applied to the AND circuit 49 and the detection judgment circuit 56. On the other hand, the one frame delay circuit 63 delays the captured signal for one frame period, and in the case of a non-detection error in the next frame, On the other hand, the SR flip-flop is set by the acquisition signal, and its output becomes "H" and is given to the AND circuit 48, so that from this point on ( In the steady mode), the detection signal from the synchronization information detection circuit 41 is given to the AND circuit 9 and the detection signal discrimination circuit 66 via the AND circuit 48.Since the AND circuit 49 is given a limit signal, , only the detection signal in the valid period passes through and is applied to the changeover switch.In other words, false detection signals are removed.When a non-detection error occurs, the detection signal judgment circuit determines whether or not there is a detection signal in the valid period. If there is no detection, it will be considered as a non-detection error and the changeover switch 6o will be turned on.
The interpolation signal from the one-frame delay circuit 63 is output. Even if there is a non-detection error, the interpolated detection signal is output to the changeover switch 5o, and the OR circuit 61
is output to the synchronization detection signal output terminal 64 via
The limit signal generation circuit 62.1 is applied to the frame delay circuit 63 and is further used for detecting the next frame.

定常モードの終了は、アドレス信号の検出によってなさ
れ、終了信号入力端子を介して、SRフリップフロップ
47をリセットすることによってなされる。
The steady mode is terminated by detecting the address signal and by resetting the SR flip-flop 47 via the termination signal input terminal.

以上が、本発明実施例の説明であるが、本発明を用いれ
ば、同期引き込み用信号に挿入されている同期信号を用
いることによって、信頼性の高い同期信号が可能になり
、又、PCM信号部分に、同期引き込み遅れにより、誤
り発生を非常に少くすることが悪態である。
The above is an explanation of the embodiments of the present invention. By using the present invention, a highly reliable synchronization signal is made possible by using the synchronization signal inserted into the synchronization pull-in signal, and the PCM signal In part, it is a curse to minimize the occurrence of errors due to synchronization pull-in delays.

【図面の簡単な説明】[Brief explanation of drawings]

譲1図は音声信号の時間軸圧縮記録方式の−例を示す磁
気テープ上の記録パターンを示す図、第2図は同gci
録方式による記録装置の要部を示す平面図、第3図は同
動作説明図、第4図、第6図は従来の記録信号を模式的
に示す図、第6図は本発明の一実施例における記録信号
と従来の記録信号との比較説明図、第7図は本発明の一
実施例における記録系の基本構成を示すブロック図1第
8図は同再生系のブロック図、第9図は本発明に使用さ
れる同期信号検出回路の一実施例のブロック図である。 1・・・・・入力端子、2・・・・・・A/D変換器、
3・・・・・・サンプリング信号発生回路、4・・・・
・・書き込みアドレス発生回路、5・・・・・・フリッ
プフロップ、6゜9.10,12.17・・・・・・切
換スイッチ、7゜8・・・・・・ディジタルメモリー、
11・・・・・・読み出しアドレス発生回路、13・・
・・・・クロック発生回路、14・・・・・・コントロ
ール信号発生回路、16・・・・・・アドレス信号発生
回路、16・・・・・・同期信号発生回路、18・・・
・・・並直列変換器、19・・・−「下\変調器。 第1図 第2図
Figure 1 is a diagram showing a recording pattern on a magnetic tape showing an example of a time axis compression recording method for audio signals, and Figure 2 is a diagram showing a recording pattern on a magnetic tape showing an example of a time axis compression recording method for audio signals.
FIG. 3 is an explanatory diagram of the same operation. FIGS. 4 and 6 are diagrams schematically showing conventional recording signals. FIG. 6 is an embodiment of the present invention. FIG. 7 is a block diagram showing the basic configuration of the recording system in an embodiment of the present invention. FIG. 8 is a block diagram of the reproduction system. 1 is a block diagram of an embodiment of a synchronization signal detection circuit used in the present invention. 1...Input terminal, 2...A/D converter,
3...Sampling signal generation circuit, 4...
...Write address generation circuit, 5...Flip-flop, 6゜9.10, 12.17...Switch switch, 7゜8...Digital memory,
11... Read address generation circuit, 13...
... Clock generation circuit, 14 ... Control signal generation circuit, 16 ... Address signal generation circuit, 16 ... Synchronization signal generation circuit, 18 ...
...Parallel-to-serial converter, 19...-"Bottom\Modulator. Fig. 1 Fig. 2

Claims (1)

【特許請求の範囲】[Claims] 一群のディジタル信号を小グループに分割して、その小
グループ毎に再生時にタイミング同期をとるための同期
信号を付加し、時系列的に前記同期信号間の時間間隔が
一定となる様に配列し、直前に再生時に必要なりロック
信号を得るためのクロック引き込み信号を付加して記録
媒体上に記録する際に前記クロック引き込み信号の中に
前記同期信号と同様な同期信号を挿入して記録媒体上に
記録し、再生時に、前記クロック引き込み信号に挿入さ
れている同期信号の時間的相関性を利用してタイミング
同期を行うことを特徴とするディジタル信号記録の同期
方式。
A group of digital signals is divided into small groups, a synchronization signal is added to each small group for timing synchronization during playback, and the signals are arranged in chronological order so that the time intervals between the synchronization signals are constant. , Add a clock pull-in signal to obtain a lock signal that is necessary during playback immediately before recording on a recording medium, insert a synchronization signal similar to the synchronization signal into the clock pull-in signal and write it on the recording medium. 1. A synchronization method for digital signal recording, characterized in that timing synchronization is performed by using the temporal correlation of a synchronization signal inserted into the clock pull-in signal during reproduction.
JP57074902A 1982-05-04 1982-05-04 Synchronizing system of digital signal recording Pending JPS58194117A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57074902A JPS58194117A (en) 1982-05-04 1982-05-04 Synchronizing system of digital signal recording

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57074902A JPS58194117A (en) 1982-05-04 1982-05-04 Synchronizing system of digital signal recording

Publications (1)

Publication Number Publication Date
JPS58194117A true JPS58194117A (en) 1983-11-12

Family

ID=13560780

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57074902A Pending JPS58194117A (en) 1982-05-04 1982-05-04 Synchronizing system of digital signal recording

Country Status (1)

Country Link
JP (1) JPS58194117A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1985000066A1 (en) * 1983-06-14 1985-01-03 Sony Corporation Synchronizing circuit
JPS61271669A (en) * 1985-05-28 1986-12-01 Sony Corp Detection circuit for synchronous signal
JPH02177062A (en) * 1988-12-27 1990-07-10 Sony Corp Digital information signal recorder

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1985000066A1 (en) * 1983-06-14 1985-01-03 Sony Corporation Synchronizing circuit
JPS61271669A (en) * 1985-05-28 1986-12-01 Sony Corp Detection circuit for synchronous signal
JPH0640419B2 (en) * 1985-05-28 1994-05-25 ソニー株式会社 Sync signal detection circuit
JPH02177062A (en) * 1988-12-27 1990-07-10 Sony Corp Digital information signal recorder

Similar Documents

Publication Publication Date Title
US5953483A (en) Apparatus for recording and reproducing an information signal comprising packets that may occur irregularly as a function of time in a serial datastream of the information signal, and a record carrier carrying the information signal
JPS6236430B2 (en)
JP2674416B2 (en) Video signal magnetic reproducing device
JP2757505B2 (en) Time axis correction device
JPS6215946B2 (en)
JPS58194117A (en) Synchronizing system of digital signal recording
JPS60103787A (en) Video signal reproducing device
US4376954A (en) Slow down processor for video disc mastering having color phase error detector/corrector
JPS6052505B2 (en) PCM signal demodulator
JPH06132923A (en) Digital data receiving circuit
KR100469878B1 (en) Recording and reproducing apparatus
JPH04117672A (en) Synchronizing method and synchronizing circuit for digital information signal
JP3271073B2 (en) Magnetic playback device
KR100257250B1 (en) Device for judging pll locking state in digital video disk
JPS6128290Y2 (en)
JP3000964B2 (en) Digital signal recording / reproducing device
JPS6267785A (en) Sound recording and reproducing device
KR100223160B1 (en) Method and device for recording/detecting sync. signals of a digital vcr
JPH0546755B2 (en)
JP2691779B2 (en) Digital signal reproduction device
JPS59221186A (en) Time axis correcting device
JPH01305785A (en) Jitter correction device
JP2734278B2 (en) Video signal magnetic playback device
JP2934476B2 (en) Synchronization detection device
JPS5823996B2 (en) Video signal recording device