JPS5816932U - パルス遅延回路 - Google Patents

パルス遅延回路

Info

Publication number
JPS5816932U
JPS5816932U JP1981109648U JP10964881U JPS5816932U JP S5816932 U JPS5816932 U JP S5816932U JP 1981109648 U JP1981109648 U JP 1981109648U JP 10964881 U JP10964881 U JP 10964881U JP S5816932 U JPS5816932 U JP S5816932U
Authority
JP
Japan
Prior art keywords
pulse
circuit
input pulse
input
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1981109648U
Other languages
English (en)
Inventor
徳山 義夫
健二 伊藤
Original Assignee
日本ビクター株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本ビクター株式会社 filed Critical 日本ビクター株式会社
Priority to JP1981109648U priority Critical patent/JPS5816932U/ja
Priority to KR2019820005802U priority patent/KR890006043Y1/ko
Priority to DE3227407A priority patent/DE3227407C2/de
Publication of JPS5816932U publication Critical patent/JPS5816932U/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed
    • G11B15/467Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven
    • G11B15/473Controlling, regulating, or indicating speed in arrangements for recording or reproducing wherein both record carriers and heads are driven by controlling the speed of the heads

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図、第4図及び第5図は夫々従来回路の各側を示す
ブロック系統図、第2図A−Dは夫々第1図示回路の動
作説明用信号波形図、第3図は磁気記録再生装置の回転
−ドラムに対する回転ヘッドの取付状態を示す図、第6
図は本考案回路の第1実施例を示す回路図、第7図A−
Iは夫々第6図示回路の動作説明用信号波形図、第8図
及び第9図は夫々本考案回路の第2実施例及び他の例を
示すブロック系統図である。 1.11.11’・・・ドラムピックアップヘッド、4
.4’、5.5’ 、16.21,22.24・・・モ
ノマルチ(単安定マルチバイブレータ)、6j14.1
9.’23・・・フリップフロップ、?、20゜26・
・・遅延パルス出力端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. 入力パルスの立上り及び立下りに夫々位相同期したパル
    スを発生する第1のパルス発生回路と、該入力パルスの
    立上り及び立下り時点より夫々該入力パルスの半周期よ
    りも短かい補足パルス幅のイずルスを発生する単一の単
    安定マルチバイブレータを含む第2のパルス発生回路と
    、該第1及び第2のパルス発生回路の夫々の出力パルス
    が供給され上記一定パルス幅に等しい時間遅延され、か
    つ、該入力パルスと同−繰り返し周波数の遅延パルスを
    発生出力する回路とよりなり、使用する単安定マルチバ
    イブレータは1個で構成したパルス遅延回路。
JP1981109648U 1981-07-23 1981-07-23 パルス遅延回路 Pending JPS5816932U (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP1981109648U JPS5816932U (ja) 1981-07-23 1981-07-23 パルス遅延回路
KR2019820005802U KR890006043Y1 (ko) 1981-07-23 1982-07-22 펄스 지연 회로
DE3227407A DE3227407C2 (de) 1981-07-23 1982-07-22 Impulsverzögerungsschaltung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1981109648U JPS5816932U (ja) 1981-07-23 1981-07-23 パルス遅延回路

Publications (1)

Publication Number Publication Date
JPS5816932U true JPS5816932U (ja) 1983-02-02

Family

ID=14515609

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1981109648U Pending JPS5816932U (ja) 1981-07-23 1981-07-23 パルス遅延回路

Country Status (3)

Country Link
JP (1) JPS5816932U (ja)
KR (1) KR890006043Y1 (ja)
DE (1) DE3227407C2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100346836B1 (ko) * 2000-06-07 2002-08-03 삼성전자 주식회사 듀티 사이클 보정 기능을 갖는 지연 동기 루프 회로 및지연 동기 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52144256A (en) * 1976-05-27 1977-12-01 Mitsubishi Electric Corp Rectangular wave phase-shift circuit

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2241349C3 (de) * 1972-08-23 1978-04-27 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zur Erzeugung von gleich langen, um 180 Grad versetzten Impulsen

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52144256A (en) * 1976-05-27 1977-12-01 Mitsubishi Electric Corp Rectangular wave phase-shift circuit

Also Published As

Publication number Publication date
KR890006043Y1 (ko) 1989-09-09
DE3227407A1 (de) 1983-02-17
KR840000852U (ko) 1984-02-29
DE3227407C2 (de) 1984-11-22

Similar Documents

Publication Publication Date Title
JPS5816932U (ja) パルス遅延回路
JPS6037983U (ja) 同期信号波形整形回路
JPS6133231U (ja) ヘツド切換信号作成回路
JPS59111360U (ja) のこぎり波afc信号発生回路
JPS6040149U (ja) ビツト同期pll用位相比較器
JPS5953558U (ja) キヤプスタンサ−ボ回路
JPS5883881U (ja) 垂直同期信号発生回路
JPS6115862U (ja) 信号再生回路
JPS5883880U (ja) 垂直同期信号発生回路
JPS59180567U (ja) 検出回路
JPS6123771U (ja) クランプ回路
JPS60144319U (ja) 台形波発生回路
JPS591160U (ja) ビデオデイスクプレ−ヤにおける制御信号発生回路
JPS5885831U (ja) パルスピツクアツプ回路の試験入力パルス発生器
JPS5810259U (ja) ヘツドサ−ボ回路
JPS58173974U (ja) 磁気記録再生装置
JPS58148742U (ja) キユ−信号発生装置
JPS5859234U (ja) 回転パルス発生装置
JPS60103980U (ja) 位相変調回路
JPS59171457U (ja) 同期回路
JPS5866774U (ja) 回転ヘツド型磁気録画再生装置
JPS6046600U (ja) 音声信号処理装置
JPS6085474U (ja) 垂直パルス分離回路
JPS6095737U (ja) クロツク周波数てい倍回路
JPS59195877U (ja) 同期信号補償回路