JPS58144072A - エレベ−タの制御装置 - Google Patents
エレベ−タの制御装置Info
- Publication number
- JPS58144072A JPS58144072A JP57027691A JP2769182A JPS58144072A JP S58144072 A JPS58144072 A JP S58144072A JP 57027691 A JP57027691 A JP 57027691A JP 2769182 A JP2769182 A JP 2769182A JP S58144072 A JPS58144072 A JP S58144072A
- Authority
- JP
- Japan
- Prior art keywords
- elevator
- setting device
- information
- control information
- rom
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Elevator Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明は電子計算機を用いたエレベータの制@装置の
改良に関するものである。
改良に関するものである。
近来、電子計算機を用いてエレベータを制御することが
行われるようになって来た0これt第1図〜第3図に示
す。
行われるようになって来た0これt第1図〜第3図に示
す。
第1図中、[11は中央処理装置、(2)はアドレスバ
ス、テータバス、コントロールパスtのw号i群、(3
)ハエレベータを制御するプログラムを記憶させた読出
し専用メモリ(以下ROMというLi2)Uプログラム
に使用する一般制御情報を記憶させたR OM、 fi
lは電源が供給されている間だけ記憶保持できるM、書
き可能メモリ(以下RAMという)、+61Fi制御す
べき対象であるエレベータのかごや乗場等のエレベータ
機器、(7)は中央処理装置(1)とエレベータ機器(
6)の間の情報変換(電圧レベル変換、アナログ/ディ
ジタル変換、シリアル/パラレル変換等)を行う変換器
、(8)はかごの就役階床数、階床間隔等エレベータご
とに特有な制御情報を設定する設定器である。
ス、テータバス、コントロールパスtのw号i群、(3
)ハエレベータを制御するプログラムを記憶させた読出
し専用メモリ(以下ROMというLi2)Uプログラム
に使用する一般制御情報を記憶させたR OM、 fi
lは電源が供給されている間だけ記憶保持できるM、書
き可能メモリ(以下RAMという)、+61Fi制御す
べき対象であるエレベータのかごや乗場等のエレベータ
機器、(7)は中央処理装置(1)とエレベータ機器(
6)の間の情報変換(電圧レベル変換、アナログ/ディ
ジタル変換、シリアル/パラレル変換等)を行う変換器
、(8)はかごの就役階床数、階床間隔等エレベータご
とに特有な制御情報を設定する設定器である。
第2図中、Eは直流電源の正極、”1〜S4はかごの就
役階床を設定するスイッチ、R1〜R4uそれぞれ電源
Eとスイッチ81〜S4に接続された抵抗、(81)〜
(84)はスイッチ日1〜S4に接続された設定器(8
)の出力端子である。
役階床を設定するスイッチ、R1〜R4uそれぞれ電源
Eとスイッチ81〜S4に接続された抵抗、(81)〜
(84)はスイッチ日1〜S4に接続された設定器(8
)の出力端子である。
第3図中、11)、 Cl21は上記プログラムによる
動作手順である。
動作手順である。
すなわち、中央処理装置[11はROM+31に記憶さ
れたプログ2ムで、変換器(7)t−通したエレベータ
機器(6)、ROMl鴫)及び設定!+81の情報によ
り、RAM(51を利用して演算を行い、変換器(7)
を通してエレベータ機器(6)の制御を行うようKなっ
ている。
れたプログ2ムで、変換器(7)t−通したエレベータ
機器(6)、ROMl鴫)及び設定!+81の情報によ
り、RAM(51を利用して演算を行い、変換器(7)
を通してエレベータ機器(6)の制御を行うようKなっ
ている。
設定器(8)では、スイッチ81〜84’がそれぞれ2
進数の各ビットを構成し、それらの閉成及び開放により
所定の情報が構成される。今、就役階床が10階である
ことを設定する場合は、スイッチ81゜S3を閉成し、
スイッチ132.84を開放しておく0これで、出力端
子(81)、 (83)には電圧零が、出力端子(82
)、 (84)には抵抗R2eR4によって定まる電圧
が現れる。すなわち、出力端子(81)〜(84)に現
れる信号は、rLJ、rEJ、rLJ、rHJとなる。
進数の各ビットを構成し、それらの閉成及び開放により
所定の情報が構成される。今、就役階床が10階である
ことを設定する場合は、スイッチ81゜S3を閉成し、
スイッチ132.84を開放しておく0これで、出力端
子(81)、 (83)には電圧零が、出力端子(82
)、 (84)には抵抗R2eR4によって定まる電圧
が現れる。すなわち、出力端子(81)〜(84)に現
れる信号は、rLJ、rEJ、rLJ、rHJとなる。
これが手順(lt) Kより中央処理装置(1)に取り
込まれると、2進数rlo10Jとなり、10進数の「
lOjを表すことになる。他の階床もスイッチ81〜日
4の閉成及び開放の組合せによって設定される0中央処
理装置fi+の情報は、手順Q2)でRA Mf51に
記憶される0 ここで、設定器(8)を用いている理由は、就役階床等
そのエレベータに特有の制御情報を外部に設けることに
より、ROM14+の一般制御情報をどのエレベータに
も共通なものとすることである。これにより、ROM(
4)が故障した場合でも、直ちにこれを予備品と交換す
ればよく、エレベータの休止時間を極めて短縮させるこ
とができる。また、建物の増階等そのエレベータに特有
の制御情報が変更される場合でも、ROM(4)を変更
する必要がなく、外部の設定器(8)の情報を変更する
だけで容易に対応で籾る。
込まれると、2進数rlo10Jとなり、10進数の「
lOjを表すことになる。他の階床もスイッチ81〜日
4の閉成及び開放の組合せによって設定される0中央処
理装置fi+の情報は、手順Q2)でRA Mf51に
記憶される0 ここで、設定器(8)を用いている理由は、就役階床等
そのエレベータに特有の制御情報を外部に設けることに
より、ROM14+の一般制御情報をどのエレベータに
も共通なものとすることである。これにより、ROM(
4)が故障した場合でも、直ちにこれを予備品と交換す
ればよく、エレベータの休止時間を極めて短縮させるこ
とができる。また、建物の増階等そのエレベータに特有
の制御情報が変更される場合でも、ROM(4)を変更
する必要がなく、外部の設定器(8)の情報を変更する
だけで容易に対応で籾る。
このように、外部に特有の制御情報を設定する設定器(
8)を設けることは利点が多く、一般的に用いられてい
るが、どのエレベータにも設定器(8)が必要となり、
不経済である。すなわち、速度が毎分60mのエレベー
タの就役階床数を例にとると、全体の約3割が6階床で
あり、これらのエレベータ用の設定器(8)は同じ内容
のものを使用している。
8)を設けることは利点が多く、一般的に用いられてい
るが、どのエレベータにも設定器(8)が必要となり、
不経済である。すなわち、速度が毎分60mのエレベー
タの就役階床数を例にとると、全体の約3割が6階床で
あり、これらのエレベータ用の設定器(8)は同じ内容
のものを使用している。
この発明は上記不具合を改良するもので、設定器の有無
を判断させ、設定器が無いと判断されると、ROMから
一般制御情報を取り出すようにすることにより、経済的
に構成で色るようにしたエレベータの制御装置を提供す
ることを目的とする。
を判断させ、設定器が無いと判断されると、ROMから
一般制御情報を取り出すようにすることにより、経済的
に構成で色るようにしたエレベータの制御装置を提供す
ることを目的とする。
以下、第1図m ftg ”図及び第4図によりこの発
明の一実施例を説明する。
明の一実施例を説明する。
第4図中、(13,04はROM (31に記憶された
プログラムによる動作手順である。なお、ROM(4)
には、従来特有の制御情報として設定器(8)で設定さ
れていた情報の内、多くのエレベータに適用される情報
、例えば就役階床数で言えば6階床の情報が記憶されて
いる。したがって、5階床の場合には設定器(8)は用
いられず、5階床以外の場合に設定器(8)が用いられ
ることになる。
プログラムによる動作手順である。なお、ROM(4)
には、従来特有の制御情報として設定器(8)で設定さ
れていた情報の内、多くのエレベータに適用される情報
、例えば就役階床数で言えば6階床の情報が記憶されて
いる。したがって、5階床の場合には設定器(8)は用
いられず、5階床以外の場合に設定器(8)が用いられ
ることになる。
次に、この実施例の動作を説明する。
手順0鴫では、手順(11)で中央処理装置+11へ入
力した情報により、設定器(8)の有無を判断する。す
なわち、設定器]8)が用いられていない場合は、第2
図でスイッチ81〜84がすべて開放しているのと同じ
になるので、その情報が中央処理装置f1+に取り込ま
れると、2進数r 0OOOJとなり、10進数の「0
」を表すことになる。これは、就役階床が零階床である
ことになり、不合理となるので、この場合設定器(81
は用いられていないと判断するようにしている。これに
対し、妥当な値であれば、設定器(8)は用いられてい
ると判断する。
力した情報により、設定器(8)の有無を判断する。す
なわち、設定器]8)が用いられていない場合は、第2
図でスイッチ81〜84がすべて開放しているのと同じ
になるので、その情報が中央処理装置f1+に取り込ま
れると、2進数r 0OOOJとなり、10進数の「0
」を表すことになる。これは、就役階床が零階床である
ことになり、不合理となるので、この場合設定器(81
は用いられていないと判断するようにしている。これに
対し、妥当な値であれば、設定器(8)は用いられてい
ると判断する。
設定器(8)無しと判断されると、手順04へ進み、R
OM(4)の情報管中央処理装置il+へ入力し、手順
Q21でこれ・iRAM(5)に記憶される。設定器(
8)有りと判断されると、手順Q21へ進み、第3図の
場合と同様設定器(8)の情報が中央処理装置(1)へ
入力され、これがRAMti+に記憶される。
OM(4)の情報管中央処理装置il+へ入力し、手順
Q21でこれ・iRAM(5)に記憶される。設定器(
8)有りと判断されると、手順Q21へ進み、第3図の
場合と同様設定器(8)の情報が中央処理装置(1)へ
入力され、これがRAMti+に記憶される。
なお、設定器(8)からの情報はROM (:llでプ
ログラムとして記憶する外、ROM(41にデータとし
て記憶させてもよく、この方が変更の除に容易となる。
ログラムとして記憶する外、ROM(41にデータとし
て記憶させてもよく、この方が変更の除に容易となる。
また、建物の増階等、そのエレベータに特有の情報が変
更されて、特有の情報が妥当でなくなった場合でも、R
OM+31又FiROM141を変更する必要はなく、
設定器(8)を追加するだけで容易に対応し得ることは
言うまでもない。
更されて、特有の情報が妥当でなくなった場合でも、R
OM+31又FiROM141を変更する必要はなく、
設定器(8)を追加するだけで容易に対応し得ることは
言うまでもない。
以上説明したとおりこの発明では、電子計算機を用いた
エレベータの制御装置で、そのエレベータに特有の制御
情報を設定する設定器からの情報から、この設定器の有
無を判断し、設定器が無いと判断されると、読出し専用
メモリから一般制御情報を取り出すようにしたので、外
部に設定器を設ける利点を保有したまま、エレベータ全
台数のかなりの割合を占めるものに設定器を不要とし、
制御装置を経済的に製作することかで龜る。
エレベータの制御装置で、そのエレベータに特有の制御
情報を設定する設定器からの情報から、この設定器の有
無を判断し、設定器が無いと判断されると、読出し専用
メモリから一般制御情報を取り出すようにしたので、外
部に設定器を設ける利点を保有したまま、エレベータ全
台数のかなりの割合を占めるものに設定器を不要とし、
制御装置を経済的に製作することかで龜る。
第1図は従来及びこの発明によるエレベータの−it!
II御装置の一実施例を示す構成説明図、#I2図は第
1図の設定器の回路図、jl!3図は従来のエレベータ
の制御装置の動作の流れ図、第4図はこの発明によるエ
レベータの制御装置の動作の流れ図である。 (1)・・・中央処理装置、131114+・・・RO
M、(61・・・RAM。 (6)・・・エレベータ機器、(8)・・・設定器なお
、図中同一部分は同一符号によシ示す。 第2図 第:う 第4 昭和 年 月 日 1. =Jr件の表示 特願昭5?−2フロ
91@2、発明の名称 エレベータの制御装置3、
補正をする者 明#14!の特許請求の範囲の欄 6、補正の内容 明細書の特許請求の範囲を絡付別紙のとおり訂正゛rる
。 7、添付書類の目録 訂正後の特許請求の範囲を示す書面 1通以上 特i+’l tlイ求り範囲 谷ユl/ベータに共通な一般制御憤細を記憶する翫出し
6 Jrlメ仁りと、上記エレベータに特有の制御19
報せ複数個の素子のオン・オフ信号又はそのtd’iぜ
により設定する着脱可能な設定器を有する電子計34俵
を用いてエレベータを制御するようにしたものにおいて
、上記設定器からの情報を検出して上記設定器の着脱の
■無を判断する第1の手段と、この第1の手段により上
記設定器が装着されていないと判断すると上記読出し専
用メモリから上記−数制御情報を取り出す第2の手段と
を備えたことを特徴とするエレベータの制御装置。
II御装置の一実施例を示す構成説明図、#I2図は第
1図の設定器の回路図、jl!3図は従来のエレベータ
の制御装置の動作の流れ図、第4図はこの発明によるエ
レベータの制御装置の動作の流れ図である。 (1)・・・中央処理装置、131114+・・・RO
M、(61・・・RAM。 (6)・・・エレベータ機器、(8)・・・設定器なお
、図中同一部分は同一符号によシ示す。 第2図 第:う 第4 昭和 年 月 日 1. =Jr件の表示 特願昭5?−2フロ
91@2、発明の名称 エレベータの制御装置3、
補正をする者 明#14!の特許請求の範囲の欄 6、補正の内容 明細書の特許請求の範囲を絡付別紙のとおり訂正゛rる
。 7、添付書類の目録 訂正後の特許請求の範囲を示す書面 1通以上 特i+’l tlイ求り範囲 谷ユl/ベータに共通な一般制御憤細を記憶する翫出し
6 Jrlメ仁りと、上記エレベータに特有の制御19
報せ複数個の素子のオン・オフ信号又はそのtd’iぜ
により設定する着脱可能な設定器を有する電子計34俵
を用いてエレベータを制御するようにしたものにおいて
、上記設定器からの情報を検出して上記設定器の着脱の
■無を判断する第1の手段と、この第1の手段により上
記設定器が装着されていないと判断すると上記読出し専
用メモリから上記−数制御情報を取り出す第2の手段と
を備えたことを特徴とするエレベータの制御装置。
Claims (1)
- 各エレベータに共通な一般制御情報を記憶する絖出し専
用メモリと、上記エレベータに%有の制御情報を複数個
の素子のオン・オフ信号又はその組合せにより設定する
着脱可能な設定器を有する電子計算機を用いてエレベー
タを制拝するようにしたものにおいて、上記設定器から
の情報を検出して上記設定器の着脱の有無を判断する第
1の手段と、この第1の手段により上記設定器が装着さ
れていないと判断すると上記読出し専用メモリから上記
一般制御情報を取り出す第2の手段とを備えたことを特
徴とするエレベータの制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57027691A JPS58144072A (ja) | 1982-02-23 | 1982-02-23 | エレベ−タの制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57027691A JPS58144072A (ja) | 1982-02-23 | 1982-02-23 | エレベ−タの制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58144072A true JPS58144072A (ja) | 1983-08-27 |
JPS6256072B2 JPS6256072B2 (ja) | 1987-11-24 |
Family
ID=12227986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57027691A Granted JPS58144072A (ja) | 1982-02-23 | 1982-02-23 | エレベ−タの制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58144072A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62269867A (ja) * | 1986-05-19 | 1987-11-24 | 三菱電機株式会社 | エレベ−タの制御装置 |
US4719993A (en) * | 1986-03-06 | 1988-01-19 | Mitsubishi Denki Kabushiki Kaisha | Control apparatus for elevator |
US4742894A (en) * | 1986-05-08 | 1988-05-10 | Mitsubishi Denki Kabushiki Kaisha | Apparatus for controlling elevator |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5688075A (en) * | 1979-12-17 | 1981-07-17 | Mitsubishi Electric Corp | Controller for elevator |
-
1982
- 1982-02-23 JP JP57027691A patent/JPS58144072A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5688075A (en) * | 1979-12-17 | 1981-07-17 | Mitsubishi Electric Corp | Controller for elevator |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4719993A (en) * | 1986-03-06 | 1988-01-19 | Mitsubishi Denki Kabushiki Kaisha | Control apparatus for elevator |
US4742894A (en) * | 1986-05-08 | 1988-05-10 | Mitsubishi Denki Kabushiki Kaisha | Apparatus for controlling elevator |
JPS62269867A (ja) * | 1986-05-19 | 1987-11-24 | 三菱電機株式会社 | エレベ−タの制御装置 |
Also Published As
Publication number | Publication date |
---|---|
JPS6256072B2 (ja) | 1987-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58144072A (ja) | エレベ−タの制御装置 | |
JPS6214465B2 (ja) | ||
JPS5999529A (ja) | デ−タ転送の制御方法および装置 | |
US4719993A (en) | Control apparatus for elevator | |
US20040078551A1 (en) | Method for operating a data processing device as well as contruction of a data processing device as a memory-programmable control unit | |
JP3002404B2 (ja) | 投入制御装置 | |
JP3012285B2 (ja) | Cpu内蔵型icカード | |
JPS6156148B2 (ja) | ||
JPH0469796B2 (ja) | ||
JPS6165334A (ja) | スタ−トアドレスの指定方式 | |
JPS63177685A (ja) | カラー画像処理装置 | |
JPS6155702A (ja) | 数値制御装置 | |
JPS63219004A (ja) | シ−ケンス制御装置のアナログ処理方式 | |
JPS60116140A (ja) | 半導体製造方式 | |
US2913174A (en) | Maximum value determining device | |
JPH07178652A (ja) | 生産システム | |
JPS6024964B2 (ja) | 代替入力端子を備えたシ−ケンスコントロ−ラ | |
JPS62269867A (ja) | エレベ−タの制御装置 | |
JPS5971510A (ja) | シ−ケンス制御回路 | |
JPH0993987A (ja) | インバータ装置 | |
JPS60100824A (ja) | 学習式デイジタル回路 | |
JPH05241853A (ja) | プログラマブルコントローラ | |
JPH0640332B2 (ja) | 集荷指示表示方法 | |
JPH02161684A (ja) | リードオンリメモリ実装判定方法 | |
JPS59174926A (ja) | 拡張インタ−フエ−ス制御回路 |