JPS58142442A - 信号発生回路 - Google Patents

信号発生回路

Info

Publication number
JPS58142442A
JPS58142442A JP2482982A JP2482982A JPS58142442A JP S58142442 A JPS58142442 A JP S58142442A JP 2482982 A JP2482982 A JP 2482982A JP 2482982 A JP2482982 A JP 2482982A JP S58142442 A JPS58142442 A JP S58142442A
Authority
JP
Japan
Prior art keywords
data
counter
signal
bit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2482982A
Other languages
English (en)
Inventor
Katsuto Tsujimura
辻村 勝人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2482982A priority Critical patent/JPS58142442A/ja
Publication of JPS58142442A publication Critical patent/JPS58142442A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers
    • G06F7/62Performing operations exclusively by counting total number of pulses ; Multiplication, division or derived operations using combined denominational and incremental processing by counters, i.e. without column shift

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Physics (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、信号発生回路に−し1峰しくは、nビットで
構成されるデータに対応して変換さnたmaw形1d号
を得る目的に反量される濤号発生回路に関するものであ
る。
低木は、nビット梼或のデータ(X)に対応しC寂侠形
成された一畝波滌16号f(x)を兇生させる嬌曾、第
11壷こ礁噌的に示されるように何/jつていた〇 一μら、データ(幻をP−ルー@ 錯(1) (Pro
graatnab 1ekLead 0nly Mem
ory )などに【出カー畝に対応シたディジタルデー
タ(幻′に武侠して、史にこの叢lIl&された(X)
′にもとづきD/A戚快回鮎−2)・こおいてアナログ
V4畝波杉慎号に変換fることにより、データ(X)に
対応するー1IjLdL杉15号f(x)を得ていた。
しかしながら41図の@路では、寂侠杉収される1畝波
形1目号f(x)の摺度を上げるべくデータ(X)を堀
わすビット畝nを増やせば、P−凡Oim 7錯(1)
の記憶容量が増大する上、武侠、つまりデータ(X)か
ら(X)に変換するためのテーブル作成の作業に極めて
チ大の時間を資する間越がめる。例えば、データ(X)
を16ビツトでもって#l颯しようとするならば、デー
タ(X)の2+6 (=65566)の夫々のポジショ
ンに対応rる(Xa )frプロットしたテーブルデー
タをROMに収着しなければ+iりないO 本@91をJ11SiI戯間鴫に−みてなど4′したも
ので6って、全体回路4我が一手で揖むとともに1デー
タ着こ対応して斌換杉成される一畝技形1萬号の硝酸同
上が容易に因れる16号発生−錯を提供せんとするもの
でめる。
以下率殉v!Avis号先王日錯の夫識例昏こつき開開
を#蝿しつつDl明する0 142図は不軸明の第1拠處例のブロック回路図を示し
てGゝるO筐だ1図中の符号A、B・・・・・・・・・
・・・・・・は扇5図、第4図e示される改暦に夫々対
シロしている。
第1カウンタでおるnビットカウンタ(3)のクロック
入力として織り返し周波数fcのクロック偏力が与えら
れている。このnビットカウンタ(3)は、2fifi
ビツトのクロック16号を計数する母にキャリー信号(
第6図A)を発生する。すなわち、織り返し周波dfc
のクロック信号に対して繰り返し周波数がfc /2’
  (I4期T)の閣Hhを有する分局信号となるキャ
リー1dgが@虫される。
この分周11i号は、第2カウンタでりるnビットダウ
ンカウンタ(4)のロード入力に、ロード1鵡号として
与えられている。nビットダウンカウンタ−41には、
このロードtgv嚢に、つ19崗M゛fの開−を有する
分XfH号毎にカウンタ(4)にnビット(’gs成さ
れ、2°個の状!lJA内谷を有することがaJ sピ
ーデータ(X)がロードされる。カウンタ(4) tZ
 、このロードされたデータ(X)から用軸して向技畝
fcの舖i己クロック1厘号をカウントダウンでもって
1畝して、ボロー信号を祐生ずる。このことは、ロード
されたデータ(X)が2n−の状−のいずれのP′3谷
を有するかの検知をカウンタ(4)で行なっていること
となるとともに、ボロー信号がデータ(X)の6谷に厄
じて周期T内において移動して発生されることとなるた
め、ボロー信号がデータ(X)の6谷によp位′IfA
変満されることになる。
j いま、−例として、+iI4図Hに示されるよつな;吉 周期がTx2Hの波形信号を、nビットダウンカウンタ
(4)の入力ベースデータCToるとする。「lヨわら
、このベースデータは、時間0から時間T x2n鷹で
周期T嚢に1ビツトずっ置所的に増加するデータでΦつ
で、第4図の鎖−波形の1周期分が2(1,IIを1グ
ループとする人力データセットを代減している。このよ
うなデータな工上述のロード債号をIt畝f!flビッ
トカウンタでもって形成できる。
2“−のLl−増加データは周期Tごと、すなわちデー
タが1ビツトmmするごとにカウンタ(4)゛にロード
(プリセット)され、第6−Eに示されるようなボロー
信号がカウンタ(4)から発生される。このボローg1
gは周J9jT円の2n債の点を一端から他端まで鵬に
サンプリング(掃引)するために用いられる。
一方、Fjll記分崗W号となるキャリー信号は、モノ
マルチ61Mで構成される位相gaWA路(5)に与え
られ、この−錯(句に2いて人力信号パルスの41に磁
位−が時間的前後に1451される。つま夛、後述する
D/ム変換回路で6る@IIL直形発生形発生回路で発
生させる所定の基準−歇波形信号の位相g*が行なわれ
る。そして、この位相−m igl略(5)の出力はパ
ルス巾14願−錯(6)に与えられ、不夫−ガ鎗こiい
てはモノマルチによりデユーティ−比が172 となる
16号(扇6図二〇)に成形さ4Lでいる。仄に、Cの
デユーティ−比が1/2 とtノだ積号izm定のh単
−i!X匝形1−号にυ/ム斌洪を何!xうべ(、例几
ばIli!#フィルターで構成される圓畝阪ル輻生&1
111錯(7)に与えられる。このg451:1繕(7
)にiいCは、人カパルス偏号の1Jll1Mで光に1
fる周期′fの麹準@献TIL杉洒号を形成している。
本大厖丙(−: hA 17航涙形11vの1樵でめる
サイン#L杉16号が、第6ハ、インヒータンス姫合等
を行なうためにバッフ7m巾器Bム(8)を介してサン
プルホールド−錯8/H(9)に与えられる。ホールド
回路d / i−1(9)では、データ(X)に応じて
位@変関されたボローtg号をサンプリング信号として
、このIJ1号婦に上mlの一準一畝tIL形信号をサ
ンプルホールドして出カシ’(いる。
したがって、Jig5図躬に示ざイLるホロー11号、
つまりサンプリングfli号でもって第6図りに示され
るサイン波形の所定の!!Is早−畝直形慣号をサンプ
リングすれは、サノプルホールド回麟d / i((9
)の出力奴形は編6図に゛に示6れるよつになる。
小−ルドIgi錯8 / i−1%!d)の出力16号
は、丹びバッファ項巾鰺\jjAQIJに与えられてか
I:)出力される〇この出力IiL形は、人力データ(
X)が爾4図Hの波形16号に対応して1−的に増加す
る礪曾には、第4−Gに示6イしるサイン波形となる。
この塵4図G O)波形S1、つまり変換形成された関
数&形値号f(x)は、−mlA畝波杉殉生圓錯(7)
の出力の系6g111)に示されたサイン成形の時間軸
を2nlに1中長したものである。な廖%4図Gのサイ
ン波形は図面上ではその時間軸が圧縮されて表わされて
いる。
嬉5図は本発明の第2夷處例のブロック−略図を示して
いる。また、図中の符号A、B・・・・・・・・・・・
・・・・は(M1様にi!66図、第7図で示される波
形に夫々対応している。なお、前記第1実施の第2図に
おける符号と同一符号は、同−内憂を示しており、ム俵
fるミーは1略する。
第す図の夷allでは、2つの一畝牧lし出力が発生6
れるよつに、2禾−の出力1鮎が吠σす4している。そ
の扇1の系統は弗2図と1弓じくカウンタ(4)、丈ン
ブルホールドー路−9)及びバッフγ一種1p錫11か
ら成り、衝たに付加された。42の来状は、カウンタ(
4)’sサンプルホールドLglIl&(9r及びバ°
ノファー壇中−ばから成っている。この新たにrj加さ
れた$2の糸醜は、tslの糸駄に対して2債の慝直で
動作する点が異なるの6で、基不的−作は鼠(同一でめ
る。
、g5図で、謙り返し周波数fcのクロック1を号の一
部は、172分周をする分周回路μυに4えら4’L1
練9返し周波数fc/2  のクロック111号が形成
されている。また、nビットカウンタ(3)のdD&し
周波数fc / 2”の分JIla慣号(周期T)とな
る千Yリー偵号の一部は、同体に172 分周をぐる分
#4   表、、1□34c4え、わ、mp=t、、=
agt。72−・。  □:;1d号(周J912T)
が形成されている。そして、これらのキャリ−1言号と
IIIIkg返し周波数fc / 211の積増とは、
錫6図A′に示す一9惑し周波数tc/2″1のパルス
中の伏い信号を形成するべくアンドtm*uaに与えら
れている。久をこ、この形成されたパルス中の絖(なっ
たljI号は、ロード[号とし°CC20カウンタ−4
)とはは同じ愼11!を佇つnビットダウンカウンタ(
4rに与えられ、このロード慣号嚢にnビットダウンカ
ウンタ(4トにはデータ(幻′がロードされる。このデ
ータ(X)′は、nビットダウンカウンタ−4)にロー
ドされるデータ(x)とI’llじベースデータで必っ
でよい。そして、このロードされたデータ(X)′を出
発点としてjgkj)返し周波数fc/2のクロック信
号をカウントダウンして、データ(X)′の8谷に対応
して位相変−されたボローgIJl#を発生させている
いま、ベースデータがs7図Hに示されるところの1s
1実施画の第4図Hに示されるものと同じ波形信号でお
ると仮定する。このデータは、既述のように周期T (
=上×2n )ごとに1ビツトずc つ増加IF1140から時間T x 2nt ”t’ 
2’(ffl ) t 6゜従って第1の出力系統のバ
ッファー増巾器部からは*741dの81に示すような
麟4g1uと同じサイン波形出力(崗[Tx2g’)が
得られる〇一方、爾2の出力系統のカウンタ(4rには
、JI11期2xTのロード91号(蘂61jAム′)
ごとに人力データがロード8(Lる。すrj t)ち1
ビツトずつ*mするデータの1つ絋きがロードされる。
カウンタ(4)′はlI4′IjL鎮fc/2のクロッ
ク信号をダウン針数してボロー信号を発生する。例えば
、−6−人の2Tのタイミング($6図A′のロード4
II号瑞のタイミング)でデータ@2”がロードされる
と、s直航f2/2のクロックを2−ダウン5ftlk
したとき、扇6図「のボロー信号にが発生される。これ
は周波数fcのクロックパルスの411目に相尚する。
−万、第1の出力系統のカウンタ(4)では、#g6図
Aの2Tのタイミング(ロード信号L2)でデータ@2
′をロードし、周波数fcのクロックパルスを2−ダウ
ン針数したとき、′s6図Eのボロー信号B2が発生さ
れる。従って、第1及び第2の出力系統のカウンタ(4
)及び(4rでは、ロード信号とボロ−1d号との間隔
が異な9、カウンタ(4fはカウンタ(4)に対して2
fmの位慮でボローtg号を発生する。すなわち、カウ
ンタ(4t′のボロー僅号は、2債の憂動遍kを持って
いる。
カウンタ(4rの出力のボローtg号(系6−7)は、
サンプリングパルスとしてサンプルホールドThe<s
fに与えられ、バッファー増巾@(8fの出力(JlK
6図り)のサインtiL影値号(周期T)がサンプリン
グされる。サンプルホールド出力はバッファー増巾−d
を介して出力S2とじて導出される。この出力82は、
扇7−Gに示すように既述の第1の出力系統の出力81
に対して2WIの周期を持つサイン波形信号でおる。す
なりち1.tgiの出力系統では、II7図Hの2n@
の直−増加データ(X)に対応して、間歇fIIL形発
生鑓路(7)の出力のサイン波形信号の1周期分を周J
&Q’I’の一端から他端までの2a個の点においてサ
ンプリングして、データXに対応した変換出力81=f
(x)を出力する。一方、箒2の出力系統では、関a波
形発生−路(7)の出力のサイン波形の2311A分を
、周期2Tの一端から他端までの2n偵の点に8いてサ
ンプリングして、2%の周期を有する変換出力82=f
(2x)を侍ている。
このようにして、麟口図の実施ガでは、位相角Jの位−
が時間的に互に一線し、且つS置畝が1=2の関数にφ
る変換出力81.82が僧られる。
な廖、互いの属勘此の変史は、分周−錯Uυμ4のガ 分周比を変えればよい。本塵2央iでは、1:2とする
ために172分周を行なっているが、1:nとするため
には17n分周を行なうべく変更すればよい。
前記第1.2夷應ガによれば、位相−順一錯(5)でも
って14畝波形発生回路(6)の出力の所定の一畝反形
信号を位相*mすることにょシ、容易に変換出力f(x
)の位相を一葺することができる。これは、データ(X
)に対して[4af(x)の賀lI&を行う811図の
ような変換系において、f(X)の位相を11111す
るために、データ(X)に対してオフセット分を付加す
る操作と同等であるが、本実施ガのジ相all整の方が
よシ簡単である。
また、nビットダウンカウンタ(4ハ4rをnビットア
ップカウンタ(4) (4)’に変挺すれば、i41.
2実施例のように所定の一畝諷形慣号がサイン波形で周
期内で点対称となる賦形のものは憔性の反転した一鎮威
杉霞号f(x)となる。そして、点対称とならないg杉
のものは、噌関一方向にi転した一畝tIL形値号f 
(x)となる。したがって、憔法番るいは時間軸の逆執
したIII号f(x)が′4!!易に得られる利点をも
Mする。
なお−畝線形発生回路(7)で形成される関敏波麺とし
ては、サイン波形の他にal畝−敏波形、対畝関IkI
iL形、台形波形、三角波形等を用いることができる。
本@@は上述の即く、入力クロックを計数するnビット
の4iカウンタ(3)の172n分周出力毎にnビット
構成のデータ(X)を第2のカウンタ(4)にロードし
、この嬉2のカウンタが上記人力クロックを計数するこ
とにより、ロードされたデータに応じた位相のサンプリ
ング信号が発生されるようにし、上記第1カウンタの1
000分周出力に基いて形成された基準関aSS信号を
上記サンプリング信号でもってサンプリングして、上記
データに対応して変換された@畝iIL形偏号Qx)f
傅るようにした。故に、尚−で且つデータ誓込み作−に
中間のρ)ρ)るP−801111を用いることな(、
聞早な一路で人力データ(幻着こ対応した一畝叢快出力
f(x)を侍ることができる。
またデータを構成するビット畝を壇やし、サンプリング
される基準−畝tjL優号の率位時閾内(例えば1周期
)のサンプル−航を4fすことにより、@畝変換出力f
(x)の#直を藺早に同上さでることができる。
【図面の簡単な説明】
第1図は従来の信号発生一路のa略を示し、第211g
1は本発明の信号発生@略の第1央處ガのブロック回路
図を示し、第6図、第4図は第1図のブロック回路の各
部における波形を示し、第5図は本発明の第2実施例の
ブロック回路図を示し、第6図、′s7図は[15図の
ブロックIg1wlIの谷部の波形を示す。 なお、図面に用いられている符号に2いて、(3)  
・・・・・・・・・・・・ nビットカウンタ(4X4
)  ・・・・・・・・・・ nビットダウンカウンタ
(7)・・・・・・・・・・・・・・・@e区賦形生回
錯(9^9r  ・・・・・・・・・・ホールド1錯で
ある。 代塩入 土m  腫 l  富包芳男 #   杉a+fiR貴

Claims (1)

    【特許請求の範囲】
  1. クロック人力をft叙するnビットの−1のカウンタと
    、nビットで#成されたデータをm紀第1のカウンタの
    1/2”4分m出力母にロードし且つ繭重クロック人力
    をlit畝して、前記データに応じた位相で9tIt!
    Eされたサンプリング信号を倚る1s2のカウンタと、
    m配すンプリングIW!1号着こより、−一!11カウ
    ンタの分周出力に轟いて形成された所定の基準@#Ij
    L波形信号をサンプリングする囲路とを夫々具備して、
    前ynビットデータに対応して変*された一wL波形信
    号を得るようにしたことを峙値とする信号発生回路。
JP2482982A 1982-02-18 1982-02-18 信号発生回路 Pending JPS58142442A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2482982A JPS58142442A (ja) 1982-02-18 1982-02-18 信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2482982A JPS58142442A (ja) 1982-02-18 1982-02-18 信号発生回路

Publications (1)

Publication Number Publication Date
JPS58142442A true JPS58142442A (ja) 1983-08-24

Family

ID=12149074

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2482982A Pending JPS58142442A (ja) 1982-02-18 1982-02-18 信号発生回路

Country Status (1)

Country Link
JP (1) JPS58142442A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4797827A (en) * 1983-07-02 1989-01-10 Lucas Industries Public Limited Company Angular position detector

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4797827A (en) * 1983-07-02 1989-01-10 Lucas Industries Public Limited Company Angular position detector

Similar Documents

Publication Publication Date Title
JPS58142442A (ja) 信号発生回路
JPH0419854Y2 (ja)
SU632063A1 (ru) Устройство дл формировани серий импульсов
SU1464284A1 (ru) Частотный селектор
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU699658A2 (ru) Счетный триггер
SU1341634A1 (ru) Генератор импульсов со случайной длительностью
SU690475A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код градусов и минут
SU666538A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
SU571929A1 (ru) Устройство дл формировани напр жени развертки
SU1057976A1 (ru) Преобразователь угла поворота вала в код
SU1674169A1 (ru) Генератор гармонических функций
SU617846A1 (ru) Делитель частоты на шесть
SU611301A1 (ru) Аналоговый счетчик импульсов
SU736097A1 (ru) Устройство дл возведени в квадрат
SU395989A1 (ru) Накапливающий двоичный счетчик
SU646443A1 (ru) Дес тичный счетчик
SU1443122A1 (ru) Цифровой синтезатор частот
SU1257638A1 (ru) Цифровой преобразователь координат
JPH0419853Y2 (ja)
SU792212A1 (ru) Электронные цифровые часы-календарь
SU1408437A1 (ru) Генератор случайного потока импульсов
SU608146A1 (ru) Функциональный гиперболтический преобразователь
JPS5483703A (en) Audio synthesizer
SU579628A1 (ru) Устройство дл вычислени отношени временных интервалов