JPS58130529A - 半導体のエツチング方法 - Google Patents

半導体のエツチング方法

Info

Publication number
JPS58130529A
JPS58130529A JP1153382A JP1153382A JPS58130529A JP S58130529 A JPS58130529 A JP S58130529A JP 1153382 A JP1153382 A JP 1153382A JP 1153382 A JP1153382 A JP 1153382A JP S58130529 A JPS58130529 A JP S58130529A
Authority
JP
Japan
Prior art keywords
etching
substrate
semiconductor
gas
microwave plasma
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1153382A
Other languages
English (en)
Inventor
Yoshihiro Yokota
横田 吉弘
Shigeru Nishimatsu
西松 茂
Norio Ichikawa
市川 範男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP1153382A priority Critical patent/JPS58130529A/ja
Publication of JPS58130529A publication Critical patent/JPS58130529A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は半導体のエツチング法、特にマイクロ波プラズ
マを使用したシリコン基板のエツチング方法に関する。
半導体装置の製造においては、シリコン基板をエツチン
グにより所望の形状に加工する工程を含むことが多い。
そしてこのエツチング液根には、工程が簡易であること
、処理時間が短かいこと、高精度であること、エツチン
グ面が平坦であること等が要求される。例えば、半導体
圧力センサのように、センナ部では半導体基板の殆んど
をエツチングで除去し、残り九半導体基板の厚さ及び形
状で感度及び強度が決定される半導体装置の製造に使用
されるエツチングでは、なかで4高精度の加工が要求さ
れる。
半導体のエツチング方法として杜、液体雰囲気を用いる
ウェットエツチングとガス雰囲気を用いるドライエツチ
ングとが知られている。前者の方法は、エツチング条件
を適切に選定すれば所望のエツチング形状が比較的精度
良く得られ、かつエツチング面も平坦面となることから
広く使用されている。しかしながら、このウェットエツ
チングは、(1)半導体基板をエツチング液中に浸漬す
るためエツチングしない表面はすべて耐蝕性膜で被膜し
、エツチング終了後にそれを除去しなければならず工程
が複雑になること、(2)エツチング速度が結晶面の影
響を受けないエツチング液即ち等方性エツチング液を使
用する時にはサイドエツチングの丸めにパターン精度が
悪く、これはエツチング深さが大きくなる程著しくなる
こと、(3)結晶面によってエツチング速度の異なるエ
ツチング液即ち異方性エツチング液を使用する時にはサ
イドエツチングが少なく直線状のパターンでは比較的高
精度が得られるが、曲線状のパターンではパターン精度
が悪くなること、(4)どのようなエツチング液を使用
しても主表面に対し垂直な側面を有するエツチング面は
得られず、深さ方向に対して主表面と平行をなす断面積
が小さくなるように傾斜し九@面となるため、渫いエツ
チングにおいてはパターン精度が相当悪くなること、(
5)処理時間が長いこと、等の欠点を有している。一方
、後者の方法は工程が簡単で処理時間が短かくしかも浅
いエツチングの場合にはパターン精度が良いことから最
近LSIの分野で使用されているが、これは1〜2μm
のエツチング深さのものが殆んどで、10数μmから数
10μm更には100μmという際いエツチングには使
用されていない。その理由は発明者らの行なった各種実
験より次のように推測される。第1の理由は深いエツチ
ングになるとエツチング面より物理的にイオンで叩き出
すような作用が生じ、エツチング面が凹凸になる丸めと
考えられる。例えば、5iO1上にAjを被覆し九マス
クを使用し、CF4を雰囲気ガスとする平行平板型電極
によりシリコン基板を100μmの深さにエツチングし
たところ、エツチング面(凹部の底面)は最大30μm
の凹凸が存在してい友。第2の理由は、マスクとして蝦
とも適している810mを使用した時の選択比(81の
エツチング速度/5insのエツチング速度)は大部分
が10以下であり報告されているものの最大で430で
あることから、高信頼性をもってエツチングできる深さ
はマスクの厚さの一10程度度であり、マスタの厚さは
シリコン基板との熱膨張係数の差に基づく基板の湾曲を
考直すると1Isnt以下にしなければならず、810
8をマスクにして信頼性の^いエツチングが可能なエツ
チング深さがlOμms度に限定される丸めと考えられ
る。選択比を大きくするために8iQ、上にAtの如き
金楓を槓l−することが考えられるが、この場合にはエ
ツチングガスを2樵−使用するため工程が複雑になるだ
けでなく、5insに形成した窓部とktに形成し九そ
れとがそれぞれを形成するときのレジスト膜厚の相違、
位置合せの不十分等に基づき一致せずパターン精度が低
下するという欠点がある。
以上のように、これまで知られている半導体のエツチン
グ方法では、簡単な工程で高いパターン精度を有する深
いエツチングは不可能であった。
本発明の目的は、上述の欠点を除去した改良された半導
体のエツチング方法を提供することにある。本発明の目
的を具体的に言えば、簡単な工程で高いパターン精度を
有する深いエツチングの可能な半導体のエツチング方法
を提供することにある。
かかる目的を奏する本発明半導体のエツチング方法の特
徴とするところは、雰囲気ガスとして縦索を含むガスを
除くガスを使用すると共に雰囲気ガスの圧力を5X10
”Torr以上としft−1イクロ波プラズマエツチン
グによりシリコン酸化膜をマスクとしてシリコン基板を
選択的にエツチングする点にある。
マイクロ波プラズマエツチングとは、所定圧の雰囲気ガ
スをマイクロ波で励起してプラズマを発生させ、プラズ
マ中の励起原子、分子(正イオンとラジカル)と固体材
料との化学反応によって揮発性または蒸気圧の嵩い反応
生成物を生成する反応を利用して、固体材料を気相でエ
ツチングする方法で、この基本的な原理は知られている
マイクロ波プラズマエツチングには無磁場で上述の反応
を生じさせるものと有磁場で上述の反応を生じさせるも
のとがあシ、前者は等方性エツチングであるに対し後者
は異方性エツチングであり後者がパターン精度の点で多
少優れている。ま九、後者は低ガス圧で尚密度のプラズ
マが得られ、このためガス圧を同一とした場合エツチン
グ速度が大きくなるという利点もある。本発明は無磁場
、有磁場のいずれにも適用できるが、後者の有磁場マイ
クロ波プラズマエツチングの方が本発明の目的を達成す
る上では好ましい。
マイクロ波プラズマエツチングの雰囲気ガスとしては、
原子半径が小さく電気的陰極性が大きい弗素系ガスが使
用される。これまでLSIの分野でv#1されてき九弗
素系ガスは、CF4が主で、他にCIF# t C5F
s * CFsCl、 CFzCtz *CC1IF、
CP、Bf等がある。このよりなCを含むガスの場合に
は、エツチング速度が小さいため深いエツチングに適用
すれば処理時間が長くなること、エツチング深さが大き
くなるに恢ってエツチング面の凹凸が大きくなること寺
の欠点がある。
本発明では上述の欠点を除去するためにCを含まないガ
ス、例えば8Fs e NFs + Fz 、 XeF
m等から選ばれた少なくとも一橋類のガスを使用する。
このような雰囲気ガスを1史用した有磁場マイクロ波プ
ラズマエツチングによれば、30〜100μmの深いエ
ツチングを行なってもエツチング面の凹凸を1μm以下
にすることができるのである。
次に雰囲気ガスの圧力であるが、これは10重をマスク
として30μmを越えるエツチングをするために重要で
ある。第1図はSF・を雰囲気ガスとした有磁場のマイ
クロ波プラズマエツチングにおける雰囲気ガスの圧力と
8i(llliり及び810g(点iりのエツチング速
度との関係を測定した結果を示している。この結果に基
づき雰囲気ガスと選択比(8iのエツチング速*/84
0sのエツチング速度)との関係を求めたのが第2図で
ある。この図によれば、雰囲気ガス圧が5X10”’T
orr以下では選択比が小さくかつガス圧が変化しても
選択比が僅かしか変化しないが、5X10″′4Tor
tを越えると選択比が30を越えガス圧の変化に対する
選択比の変化も大きくなることがわかる。また、ガス圧
が3 X 10−”Tolrに達すると選択比は100
を越え、3X10−”Torrを越えると100以上の
選択比が常に得られることもわかる。ガス圧が10”’
Torrを越えてもioo以上200近い選択比を得る
ことができるが、エツチングの都度チャンバ内を真仝に
して雰囲気ガスを供給するという作業を考慮すると、所
望の選択比が得られるガス圧のうちできるだけ低い圧力
でエツチングするのが好ましい。この雰囲気ガス圧と選
択比との関係は、SF@以外のNFs 、 Pa 。
X e F mを使用しfI−場合においても殆んど同
一であった。ま九、第1図及び第2図の結果は有磁場の
マイクロ波プラズマエツチングにおけるものであるが、
無磁場のマイクロ波プラズマエツチングの場合には8!
及び5insのエツチング速度が有磁場に比較して多少
低下したが、ガス圧と選択比との関係社略第2図と同じ
であった。
本発明の他の特徴は、マスクに形成する窓部の面積によ
ってエツチング深さを変えるようにした点にある。半導
体装置の製作においては半導体基板に深さの異なる凹部
を形成する必要性が多く、このような場合に本発明を適
用すれば1回のエツチングで深さの異なる凹部を形成で
きる。
本発明の実施においては、マスクとしての8401膜の
厚さを、エツチングを終了した時に僅か(例えば数10
〜数100人)に残る程度に設定することが好ましい。
エツチングが終了するとその後にマスクを除去する工程
があり、エツチング終了時のマスク厚さを小さくするこ
とは工程短縮の上で効果が大きい。
以下本発明を実施例によp詳細に説明する。
第3図は本発明を適用して形成した半導体圧力士ンを用
のシリコン基板を示している。図において、一対の主表
面11.12を有するシリコン基板で、一方の主人If
11111ilに格子状く形成したペレタイズ用111
13及びペレタイズ用11113で包囲された方形状部
に形成し九円形状の凹部14が形成されている。シリコ
ン基板lの他方の主表面12の凹部14に対応する部分
には、予め例えば選択拡散によってシリコン基板とは反
対導電型を有するセンサ領域(図示せず)が形成されて
いる。
このシリコン基板1線ペレタイズ用溝13で分割し半導
体圧力センナとなる。
かかる半導体圧力センサ用のシリコン基板の製造方法に
ついて説明する。まず、他方の主表面の所〆個所にセン
サ領域を形成したシリコン基板を準備し、この基板の一
方の主表面11に選択的に840sJf!It−形成す
る。具体的には、シリコン基板の両主人面全面に熱酸化
法によって840.膜を形成し、これをホトエツチング
法によって選択的に除去している。一方の主表面上の8
1On膜はエツチング用マスクとして、他方の主噛面上
の8iOs−はセン?領域を形成するときの拡赦用マス
クとしてそれぞれ便用される。−万の主表面に選択的に
形成した840s膜としては、凹部14及びペレタイズ
用溝13に相当する個所が窓開けされ友ものとなる。次
に、このシリコン基板をマイクロ波グツズiエツチング
装置のチャンバ内でエツチングする。これによって第3
図に示す形状の半導体圧力センナ用シリコン基板lが得
られる。
これを数値例で示すと次のようになる。
シリコン基板として厚さ200μm1直径40namの
円板状単結晶シリコンウェハを便用し、−万の主&面に
形成する5i(hillは0.65μmとし、これに幅
50μm1間隔2.01の格子状窓部及び格子状に包囲
され九部分の中央に直径1.6■の円形惣部を形成した
。このシリコン基板を、雰囲気ガスSP−、ガス圧1×
10−意’l’orr、マイクロ波2.45GH!とい
う条件で有磁場マイクロ波プラズマエツチングを8時間
50分行なった。その結果、シリコン基板の一方の主狭
面には1i50μm1深さ60μmの格子状を有するペ
レタイズ用溝および直径1.6■、深さ150μmの円
形凹部が形成された0円形臼部は、810m膜に形成し
丸窓部と筒形状を有し、凹部の側面は主派面と直交する
平面で、底面は主表面と略平行をなす平面でそれぞれ形
成され、両面は一定の曲率半径を有する曲面で連らなる
形状でめつ九、ま九円形凹部の各面は最大凹凸0.5 
j mで略鏡面であつ九。陶、マスクとしての8101
膜はエツチング終了後0.05#n1残っていた。この
ように、本発明によれば810m膜をマスクとして15
0μmという極めて深いドライエッチイブ及び、マスク
形状通りのパターン精度の高いエツチングが可能である
ことがわかる。
また、本発明によれば、マスクに形成する窓部の面積(
特に幅)を変えることによりエツチング深さを賀えるこ
とができ、従ってIOJ時に深さの異なる凹部を形成で
きるという効果がある。
次に比較例としてウェットエツチング及び従来のドライ
エツチングで同様の半纏体圧力センナ用シリコン基板を
製作する場合を説明する。
まず、ウェットエツチングの例としてはレジスト膜をマ
スクとしKOHをエツチング液とした。
液温70Cで6時開エツチングしたところ、第3図の点
線で示すような凹部及びペレタイズ用溝が倚られた。即
ち、凹Sは結晶面に沿って六角形の開口をMし、側面は
主表面に対し約47°の傾斜面を有する形状となった。
また、エツチング面には局所的にピラミッド状の凸部及
び凹部が存在し、その鐘大凹凸は10μmでめった。
ドライエツチングの例としてはCF4 を雰囲気ガスと
する平行平板[他を使用した。マスクを810s展(1
μm)のみとした所、エツチング深さが10〜20μm
になったところで5j(h膜がなくなり、それ以上の深
いエツチングはできなかつた。ま7t、810m上にA
tを形成したマスクを使用したところ、1時間のエツチ
ングで150μmの凹部が得られた。とζろが凹部の最
大凹凸は3QJgmで実用的な凹部は得られなかった。
半導体のエツチングにおいて重要なことは、終点検出即
ち所望深さのエツチングの終了を正確に検出することで
ある。L8Iのドライエツチングで使用されている終点
検出法、例えば、重量分析法、発光分光法、レーザ法、
探針法、光学測定法のいずれも薄膜をエツチングすると
その下に現われる異なる材質の領域を検出に利用するも
のであり、本発明が対象としているようなシリコン基板
に深い凹部を形成する場合には適用することができない
。このため、本発明では新しい終点検出が必要となる。
その1つは、エツチングするシリコン基板と同一材質の
ダミー基板を目標とするエツチング深さと同一厚さとし
て、シリコン基板とともにチャンバ内に配置し、ダミー
基板の消滅によって終点を検出する方法である。第4図
はこの方法を自動化したものである。即ち、エッチング
テ−プル5に1i通孔51を形成しておき、テーブルの
貴通孔51上にダミー基板6を賊直し、テーブルのA(
Iの貫通孔に対応する1園所にホトセンサ7を準備し、
ダミー基板6の消滅をホトセンサ7がプラズマ光を検出
することによって検出するものでるる。この場合、ドラ
イシステムの内容によってエツチングテーブルの偽造、
冷却水の配置、サセプタの構造に検討を加える必要があ
る。
以上は本発明を半導体圧力センサに通用する場合を例に
採って説明したが、本発明はこれに限疋されることなく
例えばMO8−ICのアイソレーション用の溝形成、−
電体分離基板を製造する場合、電力用半導体素子の#I
状グループの形成等広く適用することができる。
【図面の簡単な説明】
第1図は8i、8i01をマイクロ波プラズマエツチン
グでエツチングする場合の雰囲気ガス圧とエツチング速
度との関係図、第2図はマイクロ波プラズマエツチング
における雰囲気ガス圧と選択比との関係図、第3図は本
発明で製造した半導体圧力センサ用基板を示す概略図、
i@4図は終点検出方法の1例を示す概略図である。 1・・・シリコン基板、13・・・ペレタイズ用溝、1
4第 I 図 −雪1片気ガスIf(Torr〕 lθ−51θ−41θ−31θ−2/θ−′−−−f囲
気がスル(Torrう

Claims (1)

  1. 【特許請求の範囲】 1、主表面の選択された個所を残して他をシリコン酸化
    膜で機種したシリコン基板の選択され九個所をマイクロ
    波プラズマエツチングする方法において、雰囲気ガスと
    して炭素を含むガスを除くガスを使用すると共に雰囲気
    ガスの圧力を5XlO−’Torr以上としたことを$
    11とする半導体のコーツチング方法。 2、特許請求の範囲第1項において、雰囲気ガスとして
    8 F@ 、 NFs 、 Fm t XeFgから選
    ばれた少々くとも一種類のガスを使用することを特徴と
    する半導体のエツチング方法。 3、特許請求の範囲第1項或いは第2項において、マイ
    クロ波プラズマエツチングを有磁場で行な・うことを%
    像とする半導体のエツチング方法。
JP1153382A 1982-01-29 1982-01-29 半導体のエツチング方法 Pending JPS58130529A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1153382A JPS58130529A (ja) 1982-01-29 1982-01-29 半導体のエツチング方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1153382A JPS58130529A (ja) 1982-01-29 1982-01-29 半導体のエツチング方法

Publications (1)

Publication Number Publication Date
JPS58130529A true JPS58130529A (ja) 1983-08-04

Family

ID=11780600

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1153382A Pending JPS58130529A (ja) 1982-01-29 1982-01-29 半導体のエツチング方法

Country Status (1)

Country Link
JP (1) JPS58130529A (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4729815A (en) * 1986-07-21 1988-03-08 Motorola, Inc. Multiple step trench etching process
DE10104326A1 (de) * 2001-01-24 2002-08-01 Siemens Ag Verfahren zum Herstellen einer Ausnehmung in einem Bauteil durch isotropes und anisotropes Ätzen und Bauteil
US6849471B2 (en) 2003-03-28 2005-02-01 Reflectivity, Inc. Barrier layers for microelectromechanical systems
US6913942B2 (en) 2003-03-28 2005-07-05 Reflectvity, Inc Sacrificial layers for use in fabrications of microelectromechanical devices
US6942811B2 (en) 1999-10-26 2005-09-13 Reflectivity, Inc Method for achieving improved selectivity in an etching process
US6949202B1 (en) 1999-10-26 2005-09-27 Reflectivity, Inc Apparatus and method for flow of process gas in an ultra-clean environment
US6960305B2 (en) 1999-10-26 2005-11-01 Reflectivity, Inc Methods for forming and releasing microelectromechanical structures
US6965468B2 (en) 2003-07-03 2005-11-15 Reflectivity, Inc Micromirror array having reduced gap between adjacent micromirrors of the micromirror array
US6980347B2 (en) 2003-07-03 2005-12-27 Reflectivity, Inc Micromirror having reduced space between hinge and mirror plate of the micromirror
US7019376B2 (en) 2000-08-11 2006-03-28 Reflectivity, Inc Micromirror array device with a small pitch size
US7027200B2 (en) 2002-03-22 2006-04-11 Reflectivity, Inc Etching method used in fabrications of microstructures
US7041224B2 (en) 1999-10-26 2006-05-09 Reflectivity, Inc. Method for vapor phase etching of silicon
US7189332B2 (en) 2001-09-17 2007-03-13 Texas Instruments Incorporated Apparatus and method for detecting an endpoint in a vapor phase etch
US7645704B2 (en) 2003-09-17 2010-01-12 Texas Instruments Incorporated Methods and apparatus of etch process control in fabrications of microstructures

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4729815A (en) * 1986-07-21 1988-03-08 Motorola, Inc. Multiple step trench etching process
US6942811B2 (en) 1999-10-26 2005-09-13 Reflectivity, Inc Method for achieving improved selectivity in an etching process
US6949202B1 (en) 1999-10-26 2005-09-27 Reflectivity, Inc Apparatus and method for flow of process gas in an ultra-clean environment
US6960305B2 (en) 1999-10-26 2005-11-01 Reflectivity, Inc Methods for forming and releasing microelectromechanical structures
US7041224B2 (en) 1999-10-26 2006-05-09 Reflectivity, Inc. Method for vapor phase etching of silicon
US7019376B2 (en) 2000-08-11 2006-03-28 Reflectivity, Inc Micromirror array device with a small pitch size
DE10104326A1 (de) * 2001-01-24 2002-08-01 Siemens Ag Verfahren zum Herstellen einer Ausnehmung in einem Bauteil durch isotropes und anisotropes Ätzen und Bauteil
US7189332B2 (en) 2001-09-17 2007-03-13 Texas Instruments Incorporated Apparatus and method for detecting an endpoint in a vapor phase etch
US7027200B2 (en) 2002-03-22 2006-04-11 Reflectivity, Inc Etching method used in fabrications of microstructures
US6849471B2 (en) 2003-03-28 2005-02-01 Reflectivity, Inc. Barrier layers for microelectromechanical systems
US6913942B2 (en) 2003-03-28 2005-07-05 Reflectvity, Inc Sacrificial layers for use in fabrications of microelectromechanical devices
US7153443B2 (en) 2003-03-28 2006-12-26 Texas Instruments Incorporated Microelectromechanical structure and a method for making the same
US6970281B2 (en) 2003-07-03 2005-11-29 Reflectivity, Inc. Micromirror array having reduced gap between adjacent micromirrors of the micromirror array
US6985277B2 (en) 2003-07-03 2006-01-10 Reflectivity, Inc Micromirror array having reduced gap between adjacent micromirrors of the micromirror array
US6980347B2 (en) 2003-07-03 2005-12-27 Reflectivity, Inc Micromirror having reduced space between hinge and mirror plate of the micromirror
US6965468B2 (en) 2003-07-03 2005-11-15 Reflectivity, Inc Micromirror array having reduced gap between adjacent micromirrors of the micromirror array
US7002726B2 (en) 2003-07-24 2006-02-21 Reflectivity, Inc. Micromirror having reduced space between hinge and mirror plate of the micromirror
US6972891B2 (en) 2003-07-24 2005-12-06 Reflectivity, Inc Micromirror having reduced space between hinge and mirror plate of the micromirror
US7645704B2 (en) 2003-09-17 2010-01-12 Texas Instruments Incorporated Methods and apparatus of etch process control in fabrications of microstructures

Similar Documents

Publication Publication Date Title
JPS58130529A (ja) 半導体のエツチング方法
US3664942A (en) End point detection method and apparatus for sputter etching
EP0134438A2 (en) Vacuum and/or electrostatic pinchuck for holding semiconductor wafers or other flat electrical components and method for making the same
US11604183B2 (en) Low-noise biomolecular sensors
US4397711A (en) Crystallographic etching of III-V semiconductor materials
JP2000114607A (ja) 赤外線センサを製造する方法
US5684301A (en) Monocrystalline test structures, and use for calibrating instruments
US8720268B2 (en) Flow rate detection device having anti-undercurrent material
JPH08233765A (ja) マイクロセンサ
KR910009611B1 (ko) 트렌치 에칭법
US4128467A (en) Method of ion etching Cd-Hg-Te semiconductors
JPS62283678A (ja) 半導体装置の製造方法
JPH1154409A (ja) マスク作製用部材及びマスクの製造方法
JP5552776B2 (ja) ナノインプリント用モールドの製造方法と検査方法
JPH1032233A (ja) シリコンウェーハ、ガラスウェーハ及びそれを用いたストレス測定方法
JPS6246976B2 (ja)
JP3905330B2 (ja) 温度計測装置及びそれを使用する温度計測方法
US4102732A (en) Method for manufacturing a semiconductor device
JPH04148546A (ja) ビーム寸法測定用素子及びその製造方法
RU2672033C1 (ru) Способ формирования областей кремния в объеме кремниевой пластины
JPS58130528A (ja) 半導体のエツチング方法
JPS58130527A (ja) 半導体のエツチング方法
KR20060060276A (ko) 미세 구조의 치수 측정 방법
JPS59169183A (ja) ストレインゲ−ジ型半導体圧力センサ−
JP2006332292A (ja) シャドーマスクの形成方法及び半導体装置の製造方法、並びにシャドーマスク及び半導体装置