JPS58109337U - 入力回路 - Google Patents
入力回路Info
- Publication number
- JPS58109337U JPS58109337U JP603082U JP603082U JPS58109337U JP S58109337 U JPS58109337 U JP S58109337U JP 603082 U JP603082 U JP 603082U JP 603082 U JP603082 U JP 603082U JP S58109337 U JPS58109337 U JP S58109337U
- Authority
- JP
- Japan
- Prior art keywords
- input circuit
- output
- pulse
- leading edge
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の入力回路の回路図、第2、図はこの考案
の一実施例による入力回路の回路図、第3図は第1図に
示す入力回路の波形図、第4図及び第5図は第2図に示
す入力回路の波形図である。 。 1・・・入力回路、2・・・オア・ゲート、3・・・タ
イマ。
の一実施例による入力回路の回路図、第3図は第1図に
示す入力回路の波形図、第4図及び第5図は第2図に示
す入力回路の波形図である。 。 1・・・入力回路、2・・・オア・ゲート、3・・・タ
イマ。
Claims (1)
- 【実用新案登録請求の範囲】 パルスからなるデータを入力し、上記パルスの前縁を検
出したときは上記前縁から所定時間出力、・:′ 特定の論理レベルに保持するタイマと、上記データ及び
上記タイマの出力の論理和を上記論理レベルについてと
り外部出力を発生するオア・ゲートとを備えた入力回路
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP603082U JPS58109337U (ja) | 1982-01-19 | 1982-01-19 | 入力回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP603082U JPS58109337U (ja) | 1982-01-19 | 1982-01-19 | 入力回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58109337U true JPS58109337U (ja) | 1983-07-26 |
Family
ID=30018817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP603082U Pending JPS58109337U (ja) | 1982-01-19 | 1982-01-19 | 入力回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58109337U (ja) |
-
1982
- 1982-01-19 JP JP603082U patent/JPS58109337U/ja active Pending
Non-Patent Citations (1)
Title |
---|
ELECTRONIC DESIGN=1976 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58109337U (ja) | 入力回路 | |
JPS58107633U (ja) | 出力回路 | |
JPS59147249U (ja) | マイクロプロセツサ暴走監視回路 | |
JPS5866367U (ja) | パルス周期判別回路 | |
JPS6020695U (ja) | 入力信号検出回路 | |
JPS583641U (ja) | パルス遅延回路 | |
JPS5945648U (ja) | パルス幅検出回路 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS60119138U (ja) | パルス発生回路 | |
JPS5969537U (ja) | 入力パルス数計数回路 | |
JPS5978735U (ja) | 信号異常検出回路 | |
JPS60120499U (ja) | 音出力回路のデユ−テイ比可変回路 | |
JPS6037932U (ja) | パルスジエネレ−タ | |
JPS58194538U (ja) | 波形整形回路 | |
JPS5978733U (ja) | リセツト回路 | |
JPS60176179U (ja) | パルス周期判別回路 | |
JPS60129747U (ja) | パルス発生回路 | |
JPS58105626U (ja) | 非同期入力コマンド信号によるタイミングパルス発生回路 | |
JPS5937642U (ja) | 待機信号発生装置 | |
JPS58129744U (ja) | 優先回路を有するtフリツプフロツプ回路 | |
JPS5945666U (ja) | 雑音除去回路 | |
JPS58158540U (ja) | パルス選択回路 | |
JPS60158332U (ja) | リセツト回路 | |
JPS6055132U (ja) | フェイルセ−フ論理回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ |