JPS5978733U - リセツト回路 - Google Patents
リセツト回路Info
- Publication number
- JPS5978733U JPS5978733U JP1982174133U JP17413382U JPS5978733U JP S5978733 U JPS5978733 U JP S5978733U JP 1982174133 U JP1982174133 U JP 1982174133U JP 17413382 U JP17413382 U JP 17413382U JP S5978733 U JPS5978733 U JP S5978733U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input
- reset
- reset circuit
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pulse Circuits (AREA)
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のリセット回路例、第2図は本考案の実施
例によるリセット回路図、第3区は電源投入時の各部波
形図、第4図は外部パルス入力時の各部波形図を示す。 図において、CFは帰還コンデンサ、Gはゲート回路、
Dはダイオードを示す。 。
例によるリセット回路図、第3区は電源投入時の各部波
形図、第4図は外部パルス入力時の各部波形図を示す。 図において、CFは帰還コンデンサ、Gはゲート回路、
Dはダイオードを示す。 。
Claims (1)
- 電源投入時または外部リセット信号を受信した時に電子
回蕗へ対しリセットパルスを送出するリセット回路にお
いて、抵抗とコンデンサと、コンデンサの電荷放電用ダ
イオードより構成された積分回路からの信号を第1の入
力とし、外部リセット信号を第2の入力とするゲート回
路の出力から該第1の入力へ帰還用コンデンサを接続し
た事を特徴とするリセット回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1982174133U JPS5978733U (ja) | 1982-11-17 | 1982-11-17 | リセツト回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1982174133U JPS5978733U (ja) | 1982-11-17 | 1982-11-17 | リセツト回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5978733U true JPS5978733U (ja) | 1984-05-28 |
Family
ID=30379167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1982174133U Pending JPS5978733U (ja) | 1982-11-17 | 1982-11-17 | リセツト回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5978733U (ja) |
-
1982
- 1982-11-17 JP JP1982174133U patent/JPS5978733U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5978733U (ja) | リセツト回路 | |
JPS5837231U (ja) | 遅延回路 | |
JPS5933541U (ja) | リセツト回路 | |
JPS59147249U (ja) | マイクロプロセツサ暴走監視回路 | |
JPS5866437U (ja) | リセツト回路 | |
JPS6123740U (ja) | デイジタル・アナログ変換回路 | |
JPS60174939U (ja) | リセツト回路 | |
JPS5816940U (ja) | 半導体型雑音防止器 | |
JPS58173927U (ja) | ロ−バスフイルタ | |
JPS5882039U (ja) | 位相比較回路 | |
JPS6030634U (ja) | Rc発振回路 | |
JPS5813736U (ja) | 単安定マルチバイブレ−タ | |
JPS5936628U (ja) | 状態変化検出回路 | |
JPS5952730U (ja) | パルス波の積分回路 | |
JPS5834437U (ja) | パルス発生回路 | |
JPS60172434U (ja) | 始動時誤動作防止回路 | |
JPS5854563U (ja) | ピ−ク検知回路 | |
JPS599642U (ja) | タイマ回路 | |
JPS60116526U (ja) | デイジタル装置のリセツト回路 | |
JPS5958842U (ja) | リセツト回路 | |
JPS58149824U (ja) | パルス幅検出回路 | |
JPH0163224U (ja) | ||
JPS5978735U (ja) | 信号異常検出回路 | |
JPS5936630U (ja) | オフ・デイレ−回路 | |
JPS5868741U (ja) | タイミング回路 |