JPS58107754A - 同期化復調器回路及びその同期化復調方法 - Google Patents

同期化復調器回路及びその同期化復調方法

Info

Publication number
JPS58107754A
JPS58107754A JP57217663A JP21766382A JPS58107754A JP S58107754 A JPS58107754 A JP S58107754A JP 57217663 A JP57217663 A JP 57217663A JP 21766382 A JP21766382 A JP 21766382A JP S58107754 A JPS58107754 A JP S58107754A
Authority
JP
Japan
Prior art keywords
signal
coupled
output
detection
providing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57217663A
Other languages
English (en)
Other versions
JPH0241939B2 (ja
Inventor
ブライアン・ダブリユ−・デランデ
ヘンリ−・ウ−ズバ−グ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of JPS58107754A publication Critical patent/JPS58107754A/ja
Publication of JPH0241939B2 publication Critical patent/JPH0241939B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/10Arrangements for initial synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は、一般的には復調器回路に関するものであり、
更に具体的には被変調信号のエネルギーにより被変1A
tiir号に同期される復調器回路に関する。
背景技術 一般的に、復調器は、有効な出力を与えるためれなけれ
ばならない。被変調信号との同期化を得る先行技術の方
法は、復調器を同期させるのに使用され得る固定パター
ンに埋め込まれた同期ビットを有する搬送波信号の連続
伝送を含む。同期パターンによる搬送波信号を使用する
厳しい制限は。
そのパターンが長い時間周期とデータストリームの遅延
豐調を占有すると云う事実である。同期を得るもう1つ
の方法は、データストリーム信号の始)にスタートビッ
トを加えることである。然し。
スタートビットは、各データ信号に対して特別のビット
を必要とするのみならず、大抵の応用は。
典型的には、付加的ビットを必要とする幾つかのストッ
プビットを使用する。
発明の要約 従って1本発明の目的は、被変調信号のエネルギーの存
在によシ同期される改良された復調器回路を提供するこ
とである。
本発明のもう1つの目的は、被変調信号との同期を検出
し、先行技術の復調器回路よシも速い同期復調器回路の
改良を提供することである。
本発明の前述した目的及び利点、他の目的及び利点を実
行する場合に、2,4又は6線電話システムの変調した
2線入力から単一の最終出力を与える差動増幅器手段の
一形式にて与えられる。同期検波回路は、差動増幅器手
段の出力に結合され。
ライン(ム霞−)からの信号エネルギーの初期バースト
の発生との同期を検出することによシ検波信号を与える
。検波信号は、カウンタによシ積分されて積分信号を与
え、積分信号は閾値検出器に結合されカウンタよシデコ
;5.ドされる。開鎖検出器は、積分信号が所定のレベ
ルを超えた時に同期検波信号を与える。同期検波信号は
、フィルタに結合され、復調器の被変調信号との同期引
込みを示す有効データー信号を与える。相関器線、横変
信号を使用して有効データビットを与える同期検波回路
に結合される。有効データビットは、有効データ信号の
発生まで蓄積される。
本発明の前述した目的、特徴及び利点、及びその他の目
的9%徴及び利点は、添付”図面に関連してなされた次
の詳細説明から更に明らかに理解されよう。
好ましい実施例の説明 本発明の好ましい実施例に従って構成されたエネルギー
同期化復調器回路1oは、第1図に示される。同期化復
調器回路10は、一般的には、差動単一出力化(dif
fara*tiall to ainlla m%da
t )変換部分12、ウィンドー検波部分14.積分及
び閾値積山部分16.パルス成形部分18.相関部分2
0.及び蓄積(記憶)部分22から構成される。変換部
分12は、1出力、第1ライン入力信号L11に結合さ
れた第1人力、第2ライン入力信号LI2に結合された
#!2人力を有する演算増幅器からなる。ライン入力信
号L11.LI2は、第2図に図示され九変@器(図示
せず)からの変調信号を示し、好ましい実施例において
社、2線、4線又は6線電話システムの2線を示す。第
2図に図示の変調信号は、ビット間隔の間の位相関係を
利用する通常の差動位相変調(DP 5K )を図示す
るものである。換言すれば、2進システムにおいて、1
サイクルの完了における位相反転は、2進11″を示し
2位相反転は2進#0″を示さない。
ウィンドー検波部分14において、比較器26は。
第1人力を演算増幅器24の出力に結合させ、第2人力
を正の一値電圧しベルFTHIに結合させる。比較器2
8は、第1人力を比較器26の第1人力と演算増幅器2
4の出力との両方に結合させ、第2人力を負の閾値電圧
レベルr□2に結合させる。信号Aを与える比較器26
の出力は、オアゲート30の第1人力に結合される。信
号Bを与える比較器28の出力は、オアゲート30の第
2人力に結合される。
オアゲート30の出力は、第1検波信号Cを与える。
比較器32は、第1人力を比較器26.28の第1人力
及び演算増幅器24の出力に結合される。比較器32は
、第2人力を基準電圧即ちアナログ接地j’Aoに結合
させ、出力を相関器回路54に結合させる。比較器62
の出力は、第2検波信号りを与える。
積分閾値部分16において、アップ−ダウンカウンタ5
6は、入力をオアグー) 50の出力に結通常のクロッ
ク手段38にょシ発生されるクロッ、り信号は、アップ
ーダウンヵタンタ36に結合される。好ましい実施例に
おいて、アップ−ダウン)FF9ンタ56は、変化する
速度においてカウンテインク可能な通常のカウンタ回路
である。カランタ36は、そのレベルがデジタル入力信
号の積分時間外にある積分信号を与え、積分信号が所定
の閾値レベルを超える時、出力同期検波信号Eを与える
パルス成形部分18において、デジタルフィルタ40の
入力は、アップ−ダウンカウンタ36の出力に結合され
る。フィルタ4oは9通常のデジタルフィルタを示し、
それは、そこに印加される時変(gems *gryj
sy)入力信号が所定の時間量だけ所定の閾値レベル以
上にとどまる限り、i能的には一定レベルの出力信号を
与えることが可能である。フィルタ40に杖、同期検波
信号Eのタイミ    ′ング及び持続時間を計算する
アルゴリズム(算法)を実行し、同期を確認する通常の
回路が含まれる。
フィルタ40の出力は、同期化有効データの存在を示す
信号である。
相関部分20において、相関器34は、クロック手段3
8のクロック信号をそこに結合させる。
信号D′を与える相関器34の出力は、記憶レジスタ4
2から成る蓄積部分22の入力に結合される。
好ましい実施例において、相関器64鉱、被変調入力信
号の所定ビット間隔の間の位相又は周波数関係の何れか
を検波し、ビット間隔の各々に対して位相又は周波数関
係を示すデジタル信号を与えることが可能である通常の
回路(図示せず)である。DP SK変調が使用される
と、被変調入力信号は、連続サイクル中にサンプルされ
、そのサンプルは9次いで位相変化を相関させるように
比較される。従って、相関器34は、排他的OR論理ゲ
ートにそのサンプルを選択的に結合させることによって
実行されよう。相関器54の出力信号D′は。
配憶レジスタ42により記憶される有効な復調データを
示す。
動作的には、第2図に図示されたライ、メ入力信号は、
演算増幅器240入力に結合される。閾値レベルFTl
i?及びr7■は、夫々ある正負レベルに予め定められ
る。r□、よシも正であるライン入力信号の各部分に対
して、比較器26は信号Aとして示されるパルスを与え
る。同様に、rl、よシも負であるライン入力信−号の
各部分に対して、比較器28は信号Bとして示されるパ
ルスを与える。がくして、比較器26.28及びオアゲ
ート30は、ウィンドー検波器として機能し、被変調入
力ライン信号を受信し、検波信号を与える。そのウィン
ドーはt ”THIよシも正である全電圧レベルを含み
、−またFTIIよシ負である全電圧レベルを含む。検
波信号Cとして図示されるオアグー) 30の出力は。
信号A、Bよシのパルスの結合である。アップ−ダウン
カウンタ36は、積分器及び閾値検出器の両方に機能す
る。検波信号Cが受信された後、アップ−ダウンカウン
タ36は、第1所定速度において検波信号Cの存在の長
さの計数を開始する。若 ゛し、アップ−ダウンカウン
タ36が中点値又は同期化閾値レベルに至る壕で順方向
計数するまでに検波信号Cが存在する場合、アップ−ダ
ウンカウンタ36の閾値検波手段は、一定レベル゛の同
期検波信号Eを与える。検波信号Cがパルス間に存在し
ない場合、アップ−ダウンカウンタ66は、所定の中点
値レベル以上である同期検波信号Eを与える。検波信号
Cのパルス間で、アップ−ダウンカウンタ36は、第2
所定速度において逆方向計数を開始する。第2所定速度
は、第1カウント速度より遅いので検波信号Cのデータ
パルス間の間隔中間期閾値レベルに到達しない。同期検
波信号Eのレベルが絶えず変化するから、信号Eはフィ
ルタ40に結合され、同期検波信号Eが同期閾値レベル
よりも大きい場合には必ず、フィルタ40は、一定の所
定レベルの有効データ信号を与える。
パルス成形部分18において、フィルタ40が有効デー
タ信号を与える前に、同期検波信号Eの存在、タイミン
グ及び持続時間を確認するため通常の論理回路(図示せ
ず)によシアルゴリズムが実行される。同期検波信号E
の存在を計時し、被変−ライン入力信号の持続時間の所
定−内に同期検波信号Eの持続時間が存在するかどうか
を決定する回路によシアルゴリズムが実行される。かく
して、アルゴリズムの目的は、同期検波信号Eを有効な
らしめ、5イン入力上で雑音(1%5ize)の連続的
流れからのみ信号Eがも九らされるかどうかを決定する
ことである。アルゴリズムは、費調入力信号の存在中に
雑音妨害のために1サイタルの中点値レベル以下に信号
Eが低下した場合に、有効データ信号が中断されないこ
とを保証する。
典型的には、すべての変調器/復調器システムは、雑音
が同期及び適当なデータ伝送を中断するのを防止しなけ
ればならない。第2図に図示例において、雑音パルス4
4は、ライン入力上に与えられる。電話システムにおい
て、変圧器動作社。
ライン入力において正負の両パルスを発生する。
従って、゛第1検波信号Cは、単−雑音スパイクによジ
オアゲート30の出力において2パルスを発生させる。
然し、アップ−ダウンカウンタ36は、 !同期閾値レ
ベルまで計数せず、その結果、フィルタ40は、有効デ
ータ信号を発生しない。従って。
復調器回路10は、短い雑音妨害に感じない。
復調器によるライン入力信号の同期化は、最初ライン入
力信号からのエネルギーの初期バーストによシ達成され
た。アップ−ダウンカウンタ56の動作と同時に第2検
波信号りは相関器34に結合される。相関器54は、連
続サイクル間の位相関係を検波する。位相が反転すると
、信号りは同極性の2個の連続パルスを与える。位相反
転が発生しない場合、信号りは交流パルスを与える。従
って、相関器34は、記憶レジスタ42に結合される2
進後調出力信号D′を与える。有効データ信号が与えら
れると、同期した復調データは、記憶レジスタ42から
転送されることができる。同様に、相関器34は、第1
検波信号りの所定ビット間隔の間の周波数関係を検出す
ることによシライン入力信号を復調するのに適合可能と
なる。周波数復調は、変調し九ライン入力信号がnps
x変調の代9に通常のFSK変調を使用する場合、相関
器34により達成されよう。
本発明は、好ましい実施例に関連して説明されたが9本
発明は数々の方法にて変更され2%別に詳説し前述した
実施例ではない多くの実施例を想定することは画業技術
者にとって明らかである。
従って1本発明の真の精神と範囲内に入る本発明のすべ
ての変形を包含することが添付特許請求の範囲によシ意
図されている。
以下本発明の実施の態様を記載する。
1、 前記被変調信号を受信して前記被変調信号の交流
成分に関連した変調信号を与える段階。
前記変調信号6振幅が所定の正負半サイクルの閾値レベ
ルを超える時に第1検波信号を与え、基準電圧の上下に
変化する前記変調信号に応答して第2検波信号を与える
段階。
前記第1検波信号を積分し、前記検波信号の積分時間外
のレベルの積分信号を与える段階。
所定の同期化閾値レベルを超える前記積分信号に応答し
て前記被変調信号の検出を示す同期検波信号を与える段
階。
前記第2検波信号のうち所定ビット間隔間の位相又は周
波数関係を検出し、前記ビット間隔の各各に対して前記
検出した位相又は周波数関係を示すデータビットを与え
る段階。
前記データビットのうち最も最近に受傷した所定数を蓄
積する手段、少なくとも所定数のビット間隔の間、前記
同期検波信号の存在に応答して同期引込み及び蓄積され
たデータビットの有効性の両方を示す有効データ信号を
与える段階。
を具えることを特徴とする 同期的に被変調信号を検波し被変調信号を復調する方法
【図面の簡単な説明】
第1図呟2本発明の好ましい実施例に従って構成された
エネルギー同期化復調器回路をブロック図形式にて示す
。 第2図は、第1図のエネルギー同期化復調器回路に対す
るタイきング図を示す。 部分、14はウィンドー検波部分、16は積分及び閾値
検出部分、18はパルス成形部分、20は相関部分、2
2は蓄積部分、34は相関器、36はカウンタ、38は
クロック手段、40はフィルタ、42は記憶Vジスタ。 特許出願人 篭トローラ・インコーボレーテツド代理人
弁理士玉蟲久五部

Claims (1)

  1. 【特許請求の範囲】 1、 被変調信号を受信し、前1ピ被変調信号の交流成
    分に関連する変pl信号を与える差動増幅器手段。 前記差動増幅器手段に結合され、変調信号を受信して前
    記変調信号の振幅が所定の正負半サイクル(ilil値
    レベルを超えた時に第1検波信号を与え。 夫々基準電圧の上下に変化する前記変調信号に応答して
    所定の正負レベルの第2検波信号を与えるウィンドー検
    波手段。 前記ウィンドー検波手段に結合され、前記第1検波恰号
    を受信して前記第1検波信号の積分時間外であるレベル
    の積分信号を与える積分手段。 前記積分手段に結合され、前記積分信号を受信して所定
    の同期閾値レベルを超える積分信号に応答して前記変調
    信号の検波を示す同期検波信号を与える閾値検出手段。 前記ウィンドー検波手段に結合され、前記$22検波恰
    を受信して、前記第2検波信号の所定ビット間隔間の位
    相又は周波数関係の何れかを検出し、前記ビット間隔の
    各々に対して前記位相又は周波数関係を示すデータビッ
    トを与える相関手段。 前記閾値検出手段に結合され、前記同期検波ti’)号
    を受信して少なくとも前記所定数のビット間隔の間前記
    同期検波信号の存在に応答して同期引込み及び前記蓄積
    手段に蓄積されたデータビットの有効性の両者を示す有
    効データ信号を与えるパルス成形手段。 を具えることを特徴とする変−信号を検波し、同期化し
    、復調するエネルギー同期化復調器回路。 2 前記ウィンドー検波手段は。 前妃差動増幅益手段の出力に結合された第1人力、前記
    正閾値電圧に結合された第2人力及び出力を有し、前記
    変調信号の振幅が所定の正−値レベルを超える時第1信
    号を与える第1比較器。 差動増幅器手段の出力に結合された第1人力。 前記負閾値電圧に結合された第2人力及び出力を有し、
    #配置調信号の振幅が所定の負閾値レベルを超える時第
    2信号を与える第2比較器、   ゛前記11g1信号
    に結合された第1人力、前記第2酒号に結合された第2
    人力及び出力を有し、前記第1検波信号を与える論理手
    段。 前記差動増幅器手段の出力に結合された第1人力、前記
    基準電圧に結合された第2人力及び出力を有し、第2検
    波信号を与える第3比較器。 を具える前記特許請求の範囲第1項記載の゛エネルギー
    同期化復調器回路。
JP57217663A 1981-12-21 1982-12-10 同期化復調器回路及びその同期化復調方法 Granted JPS58107754A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US332408 1981-12-21
US06/332,408 US4458206A (en) 1981-12-21 1981-12-21 Circuit for synchronizing the demodulation of phase modulated transmission bursts

Publications (2)

Publication Number Publication Date
JPS58107754A true JPS58107754A (ja) 1983-06-27
JPH0241939B2 JPH0241939B2 (ja) 1990-09-20

Family

ID=23298100

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57217663A Granted JPS58107754A (ja) 1981-12-21 1982-12-10 同期化復調器回路及びその同期化復調方法

Country Status (6)

Country Link
US (1) US4458206A (ja)
EP (1) EP0082575B1 (ja)
JP (1) JPS58107754A (ja)
CA (1) CA1190610A (ja)
DE (1) DE3268720D1 (ja)
HK (1) HK103488A (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ATE19570T1 (de) * 1982-01-26 1986-05-15 Studer Willi Ag Verfahren und schaltungsanordnung zur messung der zeitdifferenz zwischen abtastzeitpunkten zweier abgetasteter signale, insbesondere einund ausgangssignale eines abtastratenumsetzers.
FR2651941B1 (fr) * 1989-09-12 1991-10-25 Alcatel Business Systems Dispositif de synchronisation a deux modes, notamment pour la recuperation de la phase de l'horloge trame dans un systeme de transmission a l'alternat.
DE59009441D1 (de) * 1990-03-06 1995-08-31 Siemens Ag Verfahren und Schaltungsanordnung zur Pegelüberwachung.
US5271038A (en) * 1990-09-10 1993-12-14 Hughes Aircraft Company Distortion suppression using thresholding techniques
FR2731125B1 (fr) * 1995-02-28 1997-05-16 Sgs Thomson Microelectronics Circuit de traitement d'un signal asynchrone presentant periodiquement des salves de synchronisation
US5699389A (en) * 1995-09-28 1997-12-16 Motorola, Inc. Oversampling correlator with virtual clock phase for a telecommunications device
US10305676B2 (en) 2013-07-24 2019-05-28 Silicon Laboratories Inc. Apparatus for receiver with digital signal arrival detector and associated methods
US10172105B2 (en) 2013-07-24 2019-01-01 Silicon Laboratories Inc. Apparatus for receiver with multi-bit observation interval and associated methods
US10389482B2 (en) * 2016-12-06 2019-08-20 Silicon Laboratories Inc. Radio-frequency apparatus with improved power consumption and associated methods

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3571712A (en) * 1969-07-30 1971-03-23 Ibm Digital fsk/psk detector
US3656064A (en) * 1969-09-17 1972-04-11 Sanders Associates Inc Data demodulator employing comparison
US3654492A (en) * 1970-08-24 1972-04-04 Itt Code communication frame synchronization system
GB1384336A (en) * 1972-11-03 1975-02-19 Itt Creed Telegraphic receiving apparatus
US4019149A (en) * 1976-01-16 1977-04-19 Bell Telephone Laboratories, Incorporated Correlative data demodulator
GB2020132B (en) * 1978-03-17 1982-06-03 Post Office Arrangement for monitoring the performance of a digital transmission system
JPS6032847A (ja) * 1983-08-03 1985-02-20 Asahi Chem Ind Co Ltd 反り変形を改良した強化ポリアミド樹脂組成物
JPS6039652A (ja) * 1983-08-12 1985-03-01 Satou Fumisada 印刷板の多面焼付位置決定器具
JPS60161451A (ja) * 1984-01-30 1985-08-23 Sumitomo Chem Co Ltd 粉末成形用塩化ビニル系樹脂組成物

Also Published As

Publication number Publication date
DE3268720D1 (en) 1986-03-06
CA1190610A (en) 1985-07-16
US4458206A (en) 1984-07-03
JPH0241939B2 (ja) 1990-09-20
EP0082575A1 (en) 1983-06-29
EP0082575B1 (en) 1986-01-22
HK103488A (en) 1988-12-30

Similar Documents

Publication Publication Date Title
US4438519A (en) Methods, and apparatus, for transmitting high-bit-rate digital data in power line communication media having high harmonic noise content
US4302845A (en) Phase-encoded data signal demodulator
US4007330A (en) Method and apparatus for demodulation of relative phase modulated binary data
US4423519A (en) Apparatus and method for detecting the onset of a frequency shift keyed signal
US4280224A (en) Bit synchronizer with early and late gating
US4745392A (en) Noise reduction in signal transmission system over building power distribution wiring
JPS58107754A (ja) 同期化復調器回路及びその同期化復調方法
EP0044402B1 (en) Synchronization system for digital data
JP3180186B2 (ja) 振幅シフトキーイング受信装置
US4732355A (en) Rate code decoding system
EP0072848A1 (en) TWO-PHASE DETECTOR.
JPH06338916A (ja) データ端末
US4013967A (en) Mid-pulse detector
JPH03504554A (ja) 相関技術によって信号受信時間を決定する方法
US4004235A (en) Phase-locking midpulse detector
US6617917B2 (en) Caller-ID demodulation apparatus and method using multiple thresholds
US5111482A (en) Msk signal detector
JPS5912844Y2 (ja) Fs信号復調装置
SU1714817A1 (ru) Устройство дл приема сигналов с относительной фазовой модул цией
JP2987721B2 (ja) スペクトラム拡散通信方式
JP2765753B2 (ja) デジタルfsk復調回路
RU2065174C1 (ru) Демодулятор кодовых сигналов телеметрической системы идентификации объектов
JP2805542B2 (ja) スペクトラム拡散信号復調方式及び装置
JPH11502999A (ja) トーン検出を改善した伝送システム
JPS63316523A (ja) バイフェ−ズ信号復調回路