JPH10188824A - プラズマディスプレイパネル及びその駆動方法 - Google Patents

プラズマディスプレイパネル及びその駆動方法

Info

Publication number
JPH10188824A
JPH10188824A JP8358889A JP35888996A JPH10188824A JP H10188824 A JPH10188824 A JP H10188824A JP 8358889 A JP8358889 A JP 8358889A JP 35888996 A JP35888996 A JP 35888996A JP H10188824 A JPH10188824 A JP H10188824A
Authority
JP
Japan
Prior art keywords
discharge
pulse
pair
row electrodes
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8358889A
Other languages
English (en)
Other versions
JP3872551B2 (ja
Inventor
Tsutomu Tokunaga
勉 徳永
Nobuhiko Saegusa
信彦 三枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP35888996A priority Critical patent/JP3872551B2/ja
Publication of JPH10188824A publication Critical patent/JPH10188824A/ja
Application granted granted Critical
Publication of JP3872551B2 publication Critical patent/JP3872551B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

(57)【要約】 【課題】 コントラストを向上させたプラズマディスプ
レイパネル及びその駆動方法を提供すること 【解決手段】 放電空間を介して対向配置された一対の
基板の表示面側の基板の内面上に、放電ギャップを介し
て対向する一対の行電極と、行電極を被覆する誘電体層
とを有し、一対の基板の背面側の基板の内面上に、一対
の行電極と交差しその交点で放電セルを画定する列電極
と、列電極を被覆する蛍光体層とを有するプラズマディ
スプレイパネルであって、放電空間に対する表示面側
に、放電ギャップに近接する領域での放電発光による可
視光を吸収する光学フィルタを設けたことを特徴とする
プラズマディスプレイパネル。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、マトリクス表示方
式の交流(AC)型のプラズマディスプレイパネル(P
DP)に関する。
【0002】
【従来の技術】近年、表示装置の大型化に伴い、薄型の
表示装置が要求され、各種の薄型の表示装置が提供され
ている。その1つにマトリクス表示方式の交流(AC)
型のプラズマディスプレイパネルが知られている。図4
は、マトリクス表示方式の交流(AC)型のプラズマデ
ィスプレイパネルの構造を示す図である。図4に示すよ
うに放電空間7を介して対向配置された一対のガラス基
板1、2の表示面側のガラス基板1の内面に互いに平行
に隣接配置された一対の行電極対(維持電極)X、Y、
行電極対X、Yを覆う壁電荷形成用の誘電体層5、誘電
体層5を覆うMgOからなる保護膜6が夫々設けられて
いる。尚、行電極対X、Yは、夫々透明導電膜からなる
透明電極4とその導電性を補うために積層された金属層
からなるバス電極(金属電極)3とから構成されてい
る。
【0003】一方、背面側のガラス基板2の内面上に行
電極対X、Yと交差する方向に設けられ、放電空間7を
区画する障壁10、各障壁10間のガラス基板2上に行
電極対X、Yと交差する方向に配列された列電極(アド
レス電極)A、及び各列電極A、障壁10の側面を覆う
赤、緑、青の発光色の蛍光体層8(R)、8(G)、8
(B)が夫々設けられている。そして、放電空間7には
ネオンに少量のキセノンを混合した放電ガスが封入され
ている。上記の列電極及び行電極対の各交点において放
電セル(画素)が形成される。
【0004】かかるプラズマディスプレイパネルの表示
制御は、次のようにして行われる。先ず、全行電極対間
に一斉にリセットパルスを印加して対をなす行電極対間
にリセット放電を生じさせ、放電終了後全放電セルに壁
電荷を蓄積形成する。次に、画素データパルスを列電極
に印加すると共に走査パルス(選択消去パルス)を行電
極対の一方の行電極に印加して列電極と行電極対間にア
ドレス放電を生じさせ、壁電荷を選択的に消去して点灯
セルと消灯セルが選択される。次に、行電極対間に維持
放電パルスを交互に印加して壁電荷が残留している点灯
セルのみが放電発光を繰り返す。次いで、行電極対間に
消去パルスを印加して壁電荷を消去する。以上のような
行程を繰り返し行うことにより、画像表示が行われる。
【0005】
【発明が解決しようとする課題】上述したプラズマディ
スプレイパネルの駆動方法では、消灯セル(黒表示の場
合)においてもリセットパルスによる放電発光が必ず行
われる。一般に、このリセットパルスの電圧は、所定量
の壁電荷を形成するためにそのレベルがかなり大きいの
で、リセットパルスによる放電発光がプラズマディスプ
レイパネルのコントラストを悪化させる大きな一因とな
っている。本発明は、かかる問題を解決するためになさ
れたものであり、コントラストを向上させたプラズマデ
ィスプレイパネル及びその駆動方法を提供することを目
的とする。
【0006】
【課題を解決するための手段】請求項1記載の発明は、
放電空間を介して対向配置された一対の基板の表示面側
の基板の内面上に、放電ギャップを介して対向する一対
の行電極と、行電極を被覆する誘電体層とを有し、一対
の基板の背面側の基板の内面上に、一対の行電極と交差
しその交点で放電セルを画定する列電極と、列電極を被
覆する蛍光体層とを有するプラズマディスプレイパネル
であって、放電空間に対する表示面側に、放電ギャップ
に近接する領域での放電発光による可視光を吸収する光
学フィルタを設けたことを特徴とする。
【0007】また、請求項2記載の発明は、請求項1記
載のプラズマディスプレイパネルにおいて、一対の行電
極の各々は、放電セル毎に放電ギャップを介して互いに
対向する突出部を有することを特徴とする。
【0008】また、請求項3記載の発明は、請求項2記
載のプラズマディスプレイパネルにおいて、突出部は、
放電ギャップに近接する幅広部と、幅広部に続き幅広部
より幅の狭い狭小部とを含み、放電ギャップに近接する
領域は、幅広部のみを含むことを特徴とする。
【0009】また、請求項4記載の発明は、請求項1乃
至3記載のプラズマディスプレイパネルの駆動方法であ
って、一対の行電極に長時定数の第1リセットパルスを
印加して放電発光させるリセット期間と、一対の行電極
に走査パルスを印加するとともに列電極に画素データパ
ルスを印加して点灯セル及び消灯セルを選択するアドレ
ス期間と、一対の行電極に放電維持パルスを印加して点
灯セル及び消灯セルを維持する維持放電期間とを用いて
表示を行うことを特徴とする。
【0010】また、請求項5記載の発明は、請求項4記
載のプラズマディスプレイパネルの駆動方法であって、
リセット期間において、第1リセットパルスの終了直後
に一対の行電極に第2リセットパルスを印加し、アドレ
ス期間において、走査パルスの直前に一対の行電極にプ
ライミングパルスを印加することを特徴とする。
【0011】
【作用】放電空間に対する表示面側に、放電ギャップに
近接する領域での放電発光による可視光を吸収する光学
フィルタを設けることにより、放電ギャップ近傍のリセ
ット放電、アドレス放電による発光(不要光)を吸収す
る。また、長時定数のリセットパルスを用いることによ
り、リセット放電による発光を弱めかつ放電ギャップ近
傍に集中させ、光学フィルタによる不要光の吸収効果を
より一層向上させる。
【0012】
【発明の実施の形態】図1(a)は、本発明の一実施の
形態にかかるプラズマディスプレイパネルを構成する複
数の画素セル(放電セルを含む)の内の1つの断面図で
ある。表示面側のガラス基板1の内側には、対をなす複
数の行電極対X、Yが形成されている。この行電極対
X、Yは、互いに水平方向に伸長する透明導電膜からな
る透明電極4と、この透明電極4の導電率を向上させる
ために、金属層からなるバス電極3とで構成されてい
る。
【0013】この透明電極4は、図1(b)に示すよう
に各放電セルS毎に放電ギャップ13を介して互いに対
向する突出部14を有している。この突出部14は、放
電ギャップ13に近接する領域に幅広部15を配置し、
幅広部15より幅の狭い狭小部16とで構成されてい
る。また、放電ギャップ13及び幅広部15の放電ギャ
ップ側の一部の領域を覆うように、放電発光による可視
光を吸収する光学フィルタ11を設けている。即ち、光
学フィルタ11は放電ギャップ13に近接する領域を遮
光するように設けられている。これら光学フィルタ11
を含めた行電極対X、Yの表面上には、誘電体層5が形
成され、更にこの誘電体層5を保護膜6が被覆してい
る。
【0014】一方、背面側のガラス基板2には、列電極
Aが形成され、この列電極Aを被覆して蛍光体層8が形
成されている。表示面側のガラス基板1の行電極対X、
Yと背面側のガラス基板2の列電極Aとは、対向して互
いに直交するように表示面側のガラス基板1及び背面側
のガラス基板2が離間配置されて放電空間7が形成さ
れ、放電空間7内に希ガスを注入し、封入される。この
ように、表示面側のガラス基板1の行電極対X、Yと背
面側のガラス基板2の列電極Aの交点を中心として画素
セルSが形成されるので、プラズマディスプレイパネル
は複数の画素セル(放電セル)を有し、画像の表示が可
能となる。
【0015】次に、図1のプラズマディスプレイパネル
を使用して行われる本発明の一実施の形態によるプラズ
マディスプレイパネルの駆動方法について説明する。図
2において、先ず、図示せぬ行電極駆動パルス発生回路
は、立ち上がり時間の長い(長時定数)パルス負電圧の
第1リセットパルスRPx1を全ての行電極X1 〜Xn に
印加すると同時に、負電圧の場合と同様に正電圧の第1
リセットパルスRPy を行電極Y1 〜Yn の各々に印加
する。各行電極対間に印加された電位+Vp1と電位−V
p1とにて生成される電位差が放電開始電圧を越えると、
プラズマディスプレイパネルの全ての行電極対間にごく
弱い放電が励起されて、全画素セルSi 、j の放電空間
7内に電荷粒子が発生する。
【0016】この長時定数のリセットパルスによる放電
は、大変微弱であり、各画素セルSi 、j に形成される
壁電荷が不均一になるため、行電極X1 〜Xn に印加さ
れる第1リセットパルスRPx1の次の瞬間に正電圧の第
2リセットパルスRPx2を挿入している。この第2リセ
ットパルスRPx2に用いる電圧は、第1リセットパルス
RPy とほぼ同一の電圧(略+165V)としている。
第2リセットパルスRPx2の印加による放電の終息後、
全画素セルSi 、j の誘電体層5上には一様に所定量の
壁電荷が形成される(一斉リセット期間)。次に、図示
せぬ画素データパルス発生回路は、各行電極毎との画素
データに対応した正電圧の画素データパルスDP1 〜D
Pn を順次、列電極D1 〜Dm に印加する。
【0017】この際、行電極駆動パルス発生回路は、上
記画素データパルスDP1 〜DPn の各印加タイミング
に同期して、小なるパルス幅の走査パルスSPを行電極
Y1 〜Yn へ順次印加する。ここで、行電極駆動パルス
発生回路は、かかる走査パルスSPを各行電極Y1 〜Y
n の各々に印加する直前に、図2にて示されるが如き正
電圧のプライミングパルスPPを行電極Y1 〜Yn 各々
に印加する。かかるプライミングパルスPPの印加によ
り、上記一斉リセットにて得られて時間経過と共に減少
してしまったプライミング粒子が、放電空間7内に再形
成される。よって、放電空間7内に所定量のプライミン
グ粒子が存在する内に、上記走査パルスSPの印加によ
る画素データ書き込みが行われる。
【0018】例えば、画素データの内容が論理「0」で
ある場合には、走査パルスSPと共に画素データパルス
DPが同時に印加されるので、画素セル内部に形成され
ている壁電荷は消滅する。一方、画素データの内容が論
理「1」である場合には、走査パルスSPのみが印加さ
れるので放電が生じることなく、その画素セル内部に形
成されている壁電荷はそのまま保持される。つまり、か
かる走査パルスSPとは、画素セル内に形成されている
壁電荷を画素データに応じて選択的に消去せしめるため
のトリガとなる選択消去パルスとも言えるのである(ア
ドレス期間)。
【0019】次に、行電極駆動パルス発生回路は、正電
圧の維持放電パルスIPx を行電極X1 〜Xn の夫々に
印加する。次に、かかる維持放電パルスIPx の印加タ
イミングとは、ずれたタイミングにて正電圧の維持放電
パルスIPy を行電極Y1 〜Yn の夫々に印加する。か
かる維持放電パルスが連続して行電極Xi 、Yi に交互
に印加されている期間にわたり、上記壁電荷が残留した
ままとなっている画素セルのみが放電発光を維持する
(維持放電期間)。尚、この維持放電期間において、最
初に、即ち第1番目に行電極に印加される維持放電パル
スIPy 、IPx ・・に比してパルス幅を長めに設定し
てある。この理由を以下に説明する。
【0020】放電が生じると、放電空間内にプライミン
グ粒子が発生するが時間が経過すると共に減少してい
く。プライミング粒子の数が減少するほどパルスの印加
から最初の放電が生じるまでの時間(放電形成遅れ時
間)及び各画素セルの放電開始時間のバラツキ(放電統
計遅れ時間)が増大する。すると、維持放電期間の最初
に印加される放電維持パルスで放電が生じなくなり、そ
れ以降印加される放電維持パルスによって放電しない可
能性が高くなる。そこで、最初に印加される放電維持パ
ルスのパルス幅をそれ以降印加される放電維持パルスよ
り長く、即ち、放電形成遅れ時間、放電統計遅れ時間及
び放電そのものに必要な時間の総和より長くすることに
より、最初に印加される放電維持パルスで確実に放電を
生じさせることが可能となる。
【0021】次に、行電極駆動パルス発生回路は、消去
パルスEPを行電極X1 〜Xn の夫々に印加することに
より、行電極X1 〜Xn 及びY1 〜Yn 上に形成された
壁電荷を消滅させ、点灯及び消灯セルでの壁電荷の状態
を略均一にする(壁電荷消去期間)。
【0022】以上の如く、第1リセットパルスの立ち上
がりを緩やかにすることによって、リセットパルスの印
加による画素セルの発光輝度を小さく抑えることができ
る。また、立ち上がり時間の長い(長時定数)第1リセ
ットパルスRPx1、RPy の終了直後に、第2リセット
パルスRPx2を印加することによって、各画素セルの壁
電荷が揃い、アドレスマージンが向上し鮮明な画像表示
が得られる。
【0023】また、維持放電期間において、最初に印加
される維持放電パルスのパルス幅をそれ以降印加される
放電維持パルスのパルス幅より長くすることによって最
初に印加される放電維持パルスによる放電を確実に生じ
させることができ、よって、誤放電がなくなり正確な発
光表示がなされるのである。上記の駆動方法では、長時
定数のリセットパルスを用いることにより、図1(b)
に示されるようにリセット放電RSによる発光を弱めか
つ放電ギャップ13近傍に集中する。従って、放電ギャ
ップ13に近接する領域に設けられた光学フィルタ11
により、リセット放電RSによる発光は殆ど吸収されて
しまう。尚、維持放電CSによる発光は、図1(c)に
示されるように放電セルSのほぼ全域で生じている。
【0024】上記の図1のプラズマディスプレイパネル
を用いた駆動方法の一実施の形態では、一斉リセット期
間において、一旦全放電セルに所定量の壁電荷を形成し
た後、アドレス期間で選択的に壁電荷を消去して点灯セ
ル及び消灯セルを選択するという、いわゆる選択消去ア
ドレス法を用いた例を説明したが、これに代えて選択書
込みアドレス法を用いた場合にも適用できる。即ち、図
3に示すように、一斉リセット期間において長時定数の
リセットパルスRPx 、RPy を全行電極対X1 〜Xn
、Y1 〜Yn に一斉に印加し、全放電セルを放電さ
せ、一旦壁電荷を形成した(全面書込期間)後、消去パ
ルスEPを全行電極対間に一斉に印加し、全放電セルを
放電させ壁電荷を消去させる(全面消去期間)。
【0025】次に、アドレス期間において、一方の行電
極Y1 〜Yn に順次操作パルス(選択書込みパルス)を
印加すると共に列電極D1 〜Dm に画素データパルスD
P1 〜DPn を印加して、選択的に放電発光を生じさ
せ、点灯セルに壁電荷を形成する。以降、図2の場合と
同様な維持放電期間、壁電荷期間が続く。このような選
択書込みアドレス法を用いた場合でも、長時定数のリセ
ットパルスを用いることにより上記一実施の形態と同様
な作用、効果が得られる。
【0026】
【発明の効果】本発明のプラズマディスプレイパネルで
は、放電空間に対する表示面側に、放電ギャップに近接
する領域での放電発光による可視光を吸収する光学フィ
ルタを設けることにより、放電ギャップ近傍のリセット
放電、アドレス放電による発光(不要光)を吸収し、コ
ントラストを向上させることができる。また、本発明に
よるプラズマディスプレイパネルの駆動方法では、長時
定数のリセットパルスを用いることにより、リセット放
電による発光を弱めかつ放電ギャップ近傍に集中させ、
光学フィルタによる不要光の吸収効果をより一層向上さ
せることができる。
【図面の簡単な説明】
【図1】本発明の一実施の形態にかかるプラズマディス
プレイパネルを構成する複数の画素セルの内の1つの断
面図。
【図2】本発明の一実施の形態にかかるプラズマディス
プレイパネルの駆動方法を説明するための各種駆動パル
スの印加タイミングを示す図。
【図3】本発明の他の実施の形態にかかるプラズマディ
スプレイパネルの駆動方法を説明するための各種駆動パ
ルスの印加タイミングを示す図。
【図4】従来のプラズマディスプレイパネルの構造図。
【符号の説明】
1・・・表示面側のガラス基板 2・・・背面側のガラス基板 3・・・バス電極 4・・・透明電極 5・・・誘電体層 6・・・保護膜 7・・・放電空間 8・・・蛍光体層 11・・光学フィルタ 13・・放電ギャップ 14・・突出部 15・・幅広部 16・・狭小部 A・・・列電極 S・・・画素セル X、Y・・行電極対 RS・・リセット放電 CS・・維持放電

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 放電空間を介して対向配置された一対の
    基板の表示面側の基板の内面上に、放電ギャップを介し
    て対向する一対の行電極と、前記行電極を被覆する誘電
    体層とを有し、前記一対の基板の背面側の基板の内面上
    に、前記一対の行電極と交差しその交点で放電セルを画
    定する列電極と、前記列電極を被覆する蛍光体層とを有
    するプラズマディスプレイパネルであって、 前記放電空間に対する表示面側に、前記放電ギャップに
    近接する領域での放電発光による可視光を吸収する光学
    フィルタを設けたことを特徴とするプラズマディスプレ
    イパネル。
  2. 【請求項2】 前記一対の行電極の各々は、前記放電セ
    ル毎に前記放電ギャップを介して互いに対向する突出部
    を有することを特徴とする請求項1記載のプラズマディ
    スプレイパネル。
  3. 【請求項3】 前記突出部は、前記放電ギャップに近接
    する幅広部と、前記幅広部に続き前記幅広部より幅の狭
    い狭小部とを含み、前記放電ギャップに近接する領域
    は、前記幅広部のみを含むことを特徴とする請求項2記
    載のプラズマディスプレイパネル。
  4. 【請求項4】 請求項1乃至3記載のプラズマディスプ
    レイパネルの駆動方法であって、前記一対の行電極に長
    時定数の第1リセットパルスを印加して放電発光させる
    リセット期間と、前記一対の行電極に走査パルスを印加
    するとともに前記列電極に画素データパルスを印加して
    点灯セル及び消灯セルを選択するアドレス期間と、前記
    一対の行電極に放電維持パルスを印加して前記点灯セル
    及び消灯セルを維持する維持放電期間とを用いて表示を
    行うことを特徴とするプラズマディスプレイパネルの駆
    動方法。
  5. 【請求項5】 請求項4記載のプラズマディスプレイパ
    ネルの駆動方法であって、前記リセット期間において、
    前記第1リセットパルスの終了直後に前記一対の行電極
    に第2リセットパルスを印加し、前記アドレス期間にお
    いて、前記走査パルスの直前に前記一対の行電極にプラ
    イミングパルスを印加することを特徴とするプラズマデ
    ィスプレイパネルの駆動方法。
JP35888996A 1996-12-27 1996-12-27 プラズマディスプレイパネル及びその駆動方法 Expired - Fee Related JP3872551B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35888996A JP3872551B2 (ja) 1996-12-27 1996-12-27 プラズマディスプレイパネル及びその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35888996A JP3872551B2 (ja) 1996-12-27 1996-12-27 プラズマディスプレイパネル及びその駆動方法

Publications (2)

Publication Number Publication Date
JPH10188824A true JPH10188824A (ja) 1998-07-21
JP3872551B2 JP3872551B2 (ja) 2007-01-24

Family

ID=18461628

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35888996A Expired - Fee Related JP3872551B2 (ja) 1996-12-27 1996-12-27 プラズマディスプレイパネル及びその駆動方法

Country Status (1)

Country Link
JP (1) JP3872551B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100388901B1 (ko) * 1998-07-29 2003-08-19 삼성에스디아이 주식회사 플라즈마 표시 패널의 리셋팅 방법
US7009585B2 (en) 1998-06-18 2006-03-07 Fujitsu Limited Method for driving plasma display panel
USRE41817E1 (en) 1998-11-20 2010-10-12 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8018167B2 (en) 1998-06-18 2011-09-13 Hitachi Plasma Licensing Co., Ltd. Method for driving plasma display panel
US8018168B2 (en) 1998-06-18 2011-09-13 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving plasma display panel
US7345667B2 (en) 1998-06-18 2008-03-18 Hitachi, Ltd. Method for driving plasma display panel
US7906914B2 (en) 1998-06-18 2011-03-15 Hitachi, Ltd. Method for driving plasma display panel
US7825875B2 (en) 1998-06-18 2010-11-02 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving plasma display panel
US7009585B2 (en) 1998-06-18 2006-03-07 Fujitsu Limited Method for driving plasma display panel
KR100388901B1 (ko) * 1998-07-29 2003-08-19 삼성에스디아이 주식회사 플라즈마 표시 패널의 리셋팅 방법
USRE41832E1 (en) 1998-11-20 2010-10-19 Hitachi Plasma Patent Licensing Co., Ltd Method for driving a gas-discharge panel
USRE41872E1 (en) 1998-11-20 2010-10-26 Hitachi Plasma Patent Licensing Co., Ltd Method for driving a gas-discharge panel
USRE41817E1 (en) 1998-11-20 2010-10-12 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel
USRE43268E1 (en) 1998-11-20 2012-03-27 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel
USRE43267E1 (en) 1998-11-20 2012-03-27 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel
USRE43269E1 (en) 1998-11-20 2012-03-27 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel
USRE44003E1 (en) 1998-11-20 2013-02-19 Hitachi Plasma Patent Licensing Co., Ltd. Method for driving a gas-discharge panel
USRE44757E1 (en) 1998-11-20 2014-02-11 Hitachi Consumer Electronics Co., Ltd. Method for driving a gas-discharge panel

Also Published As

Publication number Publication date
JP3872551B2 (ja) 2007-01-24

Similar Documents

Publication Publication Date Title
JP3704813B2 (ja) プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ
JP4063959B2 (ja) プラズマディスプレイパネル及びその駆動方法
US7075504B2 (en) Display device having unit light emission region with discharge cells and corresponding driving method
EP0782167A2 (en) Surface discharge AC plasma display apparatus and driving method therefor
JP3517551B2 (ja) 面放電型プラズマディスプレイパネルの駆動方法
JP3156659B2 (ja) プラズマディスプレイパネル及びその駆動方法
JP2003151445A (ja) プラズマディスプレイパネルおよびその駆動方法
JP2006286250A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
JP2005134933A (ja) プラズマディスプレーパネルの駆動方法
JPH1165514A (ja) プラズマディスプレイパネルの駆動方法
US7129912B2 (en) Display device, and display panel driving method
JP2655500B2 (ja) プラズマディスプレイパネル及びその駆動方法
JPH11143425A (ja) Ac型pdpの駆動方法
JP3559136B2 (ja) プラズマディスプレイパネルの駆動方法
JPH07287548A (ja) 交流放電型マトリックス方式のプラズマディスプレイパネル及びその駆動方法
JP3872551B2 (ja) プラズマディスプレイパネル及びその駆動方法
JP4325237B2 (ja) プラズマディスプレイパネル
JPH09129139A (ja) 交流型プラズマディスプレイパネルおよびその駆動方法
JPH10177363A (ja) プラズマディスプレイパネルの駆動方法
JP2004031198A (ja) 表示装置及び表示パネルの駆動方法
JP2006114496A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
JP2003086108A (ja) プラズマディスプレイパネルおよびその駆動方法
JP2004287175A (ja) プラズマディスプレイパネルの駆動方法
KR100323973B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JPH1091116A (ja) プラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040329

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050412

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050523

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061010

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20061020

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091027

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091027

Year of fee payment: 3

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091027

Year of fee payment: 3

R370 Written measure of declining of transfer procedure

Free format text: JAPANESE INTERMEDIATE CODE: R370

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091027

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101027

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101027

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111027

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees