JPH096484A - 電源制御装置 - Google Patents

電源制御装置

Info

Publication number
JPH096484A
JPH096484A JP7147414A JP14741495A JPH096484A JP H096484 A JPH096484 A JP H096484A JP 7147414 A JP7147414 A JP 7147414A JP 14741495 A JP14741495 A JP 14741495A JP H096484 A JPH096484 A JP H096484A
Authority
JP
Japan
Prior art keywords
switch
power
power supply
battery
backup
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7147414A
Other languages
English (en)
Inventor
Akirou Katou
秋朗 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP7147414A priority Critical patent/JPH096484A/ja
Publication of JPH096484A publication Critical patent/JPH096484A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

(57)【要約】 【目的】 本願発明は、電子機器の在庫期間中等の長期
間放置した場合にも、バックアップ用の電池の無駄な消
費を無くし、電池の有効期間を伸ばすことを目的とす
る。 【構成】 バックアップが必要なデバイスの電源供給ラ
インにスイッチを入れ、そのスイッチを機器の使用のた
めの最初のパワーオンにより、オンにする。そして、そ
の後の電源のオンオフに関わらず、スイッチをオンにす
るように構成した。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本願発明は電源制御装置に関し、
特に、バックアップ電源を有する電子機器の電源制御装
置に関する。
【0002】
【従来の技術】従来、パーソナルコンピュータやワード
プロセッサ等の電子機器におけるメモリやRTC(リア
ルタイムクロック)へのバックアップ電源供給回路は、
その機器におけるメイン電池とバックアップ電池の電圧
の高い方から順に、供給されるようになっており、メイ
ン電池あるいはバックアップ電池を機器に装着した時点
から、メモリやRTCにバックアップ電源が供給される
ように構成されていた。
【0003】
【発明が解決しようとする課題】しかしながら、上述の
構成では、機器に電池を装着し、長期間在庫の状態であ
ると、そのときにはバックアップする必要が無いメモリ
やRTCに電源が供給されていまうため、バックアップ
用電源に、例えば、コイン型リチューム電池を使用して
いる場合には、使用者が機器の使用を開始する時には、
既にコイン電池が消費してしまっており、電池を交換し
なければならないという欠点を有していた。
【0004】本願発明の目的は、このようなバックアッ
プ電池の無駄な消費を無くし、バックアップ用電池の有
効期間を実質的に伸ばすことができる電源制御装置を提
供することにある。
【0005】
【課題を解決する為の手段及び作用】本願発明の電源制
御装置は、バックアップが必要なデバイスを有する電子
機器の電源制御装置であって、バックアップ電源と前記
デバイスを接続する電源供給ラインに設けられたスイッ
チ手段と、前記スイッチのオン/オフを制御する制御手
段と、電源のオン/オフを検知する検知手段とを有し、
前記制御手段が前記電源のオンにより、前記スイッチ手
段をオン状態とし、前記スイッチ状態がオン状態にある
ときは、前記電源のオン/オフに関わらず前記スイッチ
手段をオン状態とする構成からなる。
【0006】上記構成により、バックアップを必要とす
るデバイスへの電源の供給が、機器の初めての電源オン
により実行される。
【0007】
【実施例】以下、本発明の一実施例を図面を用いて詳細
に説明する。
【0008】(第1の実施例)図1は、本発明にかかる
電子機器の構成を示すブロック図である。
【0009】図において、1は電子機器13の電源であ
るメイン電池、2はバックアップ用の電池である。3は
ダイオードであり、アノード側をメイン電池1に、カソ
ード側をバックアップ電池2に接続され、メイン電池1
とバックアップ用電池2の両方が電子機器13に接続さ
れている場合、電池電圧が高いメイン電池1から順に電
子機器13に電源を供給させる。
【0010】4はダイオード3に接続されたバックアッ
プ及び動作用電源供給ライン、5はバックアップを必要
とするメモリやRTC等のデバイス、6は電源供給ライ
ン4に接続され、デバイス5への電源を供給を制御する
スイッチ、7は電源供給ライン4から電源を受け、スイ
ッチ6のオン、オフを制御するサブマイコン、8はサブ
マイコン7を初期化する為のリセットスイッチ、9は電
子機器13のパワーオン/オフをする為の電源スイッチ
ある。
【0011】10は電子機器13のメイン電源回路、マ
イクロプロセッサ、表示部、入力部等のメイン回路部で
あり、11はサブマイコン7とメイン回路部10とを接
続し、メイン回路部10のオン/オフを制御する信号
線、12はデバイス5にメイン回路部10がデータの読
み書きをする為の信号線である。
【0012】図2に本実施例の動作を示すフローチャー
トを示す。
【0013】上記構成において、メイン電池1またはバ
ックアップ用電池2あるいはその両方を装着すると、電
源ライン4を介して、サブマイコン7に電源が供給され
る。
【0014】そして、リセットスイッチ8が押される
(ステップS1)ことにより、サブマイコン7はリセッ
トされ、イニシャライズ動作によって、スイッチ6をオ
フの状態に保ったままにする(ステップS2)。
【0015】この状態で、デバイス5には電源は供給さ
れていない。一般にサブマイコン7に、ワンチップマイ
コン等を使用すれば、デバイス5にて消費される電力よ
り、サブマイコン7で消費される電力はわずかなものと
なる。
【0016】従って、この状態で長時間在庫したとして
も、メイン電池及びバックアップ用電池の消費は、わず
かなものとなり、バックアップ用電池2の有効期間を伸
ばすことができる。
【0017】そして、電子機器13の使用開始のため
に、スイッチ9によって最初にパワーオンを行うと、サ
ブマイコン7はそれを検知し(ステップS3)、スイッ
チ6をオンにし(ステップS4)、デバイス5への電源
供給を開始する(ステップS5)。
【0018】いま、サブマイコン7は、電源スイッチに
よるパワーオンが、イニシャライズされてから、最初の
パワーオンであるかを管理しており、最初のパワーオン
と共にスイッチ6はオンを保持し、スイッチ9により、
電子機器13のオンあるいはオフの為に押されたとして
もこの状態を保持している。
【0019】従って、電子機器13の使用開始と共に、
デバイス5への電源供給が開始され、電子機器13がオ
フした後でもバックアップ電源は供給され続ける(ステ
ップS6)。そして、再び、長時間放置したい時は、リ
セットスイッチ8を押すことにより、サブマイコン7を
イニシャライズ動作させて、スイッチ6をオフすること
でデバイス5への電源供給を停止させ、メイン電池1お
よびバック用電池2の消費電力をわずかなものとし、メ
イン電池1およびバックアップ用電池2の有効期間を伸
ばすことができる。
【0020】このように、バックアップが必要なデバイ
スの電源供給ラインにスイッチを挿入し、機器の最初の
パワーオンにより、電源を供給することで、バックアッ
プ電池の有効期間を伸ばすことができる。
【0021】(第2の実施例)図3は、第2の実施例の
電子機器のブロック図である。
【0022】この第2の実施例は、第1の実施例におい
て行われるスイッチ6のオンを、メイン電池1あるいは
バックアップ用電池2が電子機器13に装着された時に
行うようにしたものである。
【0023】図において、図1と同じ構成には同じ番号
を付してある。14はHC74等のプリセットとクリア
端子を持ったDタイプフリップフロップ、15はフリッ
プフロップ14のD端子をプルアップする為の抵抗、1
6及び17はフリップフロップ14への電源投入時に、
ディレイをかけ、出力をクリアする為の抵抗およびコン
デンサである。
【0024】上記構成において、スイッチ6がH信号で
オンし、L信号でオフするものとする。
【0025】まず、メイン電池1あるいはバックアップ
用電池2を電子機器13に装着すると、Dタイプフリッ
プフロップ14は、クリア動作し、その出力Qは、Lを
出力する。即ち、この状態では、スイッチ6はオフして
おり、デバイス5に電源は供給されていない。
【0026】そして、電子機器13の使用開始の為に、
スイッチ9が入力されるとフリップフロップ14の出力
QがHを出力し、スイッチ6をオンとし、デバイス5へ
の電源が供給が開始される。
【0027】フリップフロップ14は、1度出力QをH
とすると、スイッチ9の入力の2回目以降は、入力Dが
Hのため変化しない。従って電子機器13の最初のパワ
ーオンと共に、デバイス5電源供給が開始され、機器1
3がオフした後でも、バックアップ電源は供給され続け
ることになる。
【0028】そして、メイン電池1とバックアップ用電
池2の両方を機器13から、一度はずし、再び装着する
ことにより、スイッチ6をオフ状態にすることができ
る。
【0029】以上のフリップフロップ14の各端子の動
作波形を図4に示す。
【0030】このように、電源供給ラインにスイッチを
入れ、そのスイッチを、C−MOSロジック等の低消費
電力のICによって、ハード的に制御し、最初のパワー
オンで電源を供給するようにすることにより、メイン電
池及びバックアップ用電池の消費をわずかなものとし、
バックアップ用電池の有効期間を伸ばすことができる。
【0031】
【発明の効果】以上説明のように、本願発明によれば、
バックアップ電源供給ラインにスイッチ手段を設け、そ
のスイッチを制御するようにしたので、電池の不必要な
電力消費を無くし、電池の有効期間を伸ばすことができ
る。
【図面の簡単な説明】
【図1】本願発明の一実施例にかかる電子機器のブロッ
ク図である。
【図2】本実施例の動作を示すフローチャートである。
【図3】本発明の第2の実施例の電子機器のブロック図
である。
【図4】第2の実施例におけるフリップフロップ14の
動作波形を示す図である。
【符号の説明】
1 メイン電池 2 バックアップ用電池 3 ダイオード 4 電源供給ライン 5 デバイス 6 スイッチ 7 サブマイコン 8 リセットスイッチ 9 電源スイッチ 10 メイン回路部 13 電子機器

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 バックアップが必要なデバイスを有する
    電子機器の電源制御装置であって、 バックアップ電源と前記デバイスを接続する電源供給ラ
    インに設けられたスイッチ手段と、 前記スイッチのオン/オフを制御する制御手段と、 電源のオン/オフを検知する検知手段とを有し、 前記制御手段が前記電源のオンにより、前記スイッチ手
    段をオン状態とし、前記スイッチ状態がオン状態にある
    ときは、前記電源のオン/オフに関わらず前記スイッチ
    手段をオン状態とすることを特徴とする電源制御装置。
  2. 【請求項2】 前記制御手段が、1チップのマイコンに
    より構成されることを特徴とする請求項1記載の電源制
    御装置。
  3. 【請求項3】 前記制御手段が、フリップフロップによ
    り構成されることを特徴とする請求項2記載の電源制御
    装置。
JP7147414A 1995-06-14 1995-06-14 電源制御装置 Pending JPH096484A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7147414A JPH096484A (ja) 1995-06-14 1995-06-14 電源制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7147414A JPH096484A (ja) 1995-06-14 1995-06-14 電源制御装置

Publications (1)

Publication Number Publication Date
JPH096484A true JPH096484A (ja) 1997-01-10

Family

ID=15429770

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7147414A Pending JPH096484A (ja) 1995-06-14 1995-06-14 電源制御装置

Country Status (1)

Country Link
JP (1) JPH096484A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100714546B1 (ko) * 2005-10-04 2007-05-07 삼성전기주식회사 동작대기전원의 고속리셋기능을 갖는 전원장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100714546B1 (ko) * 2005-10-04 2007-05-07 삼성전기주식회사 동작대기전원의 고속리셋기능을 갖는 전원장치

Similar Documents

Publication Publication Date Title
US6065124A (en) Computer system having power saving and management function and method of controlling the same
JP3352090B2 (ja) コンポーネントが消費する電力をユーザから入力される動作時間に応じて自動的に制御する電子機器
US5617572A (en) System for reducing power consumption in computers
US6121962A (en) Computer system and method for controlling screen display of a monitor in a power management mode
US5619707A (en) Video subsystem power management apparatus and method
US5664203A (en) Peripheral device input-initiated resume system for combined hibernation system and back-up power supply for computer
KR100626359B1 (ko) 컴퓨터 시스템의 전원 관리 방법
KR100881774B1 (ko) 전압 레벨이 프로세서에 의해 제어되는 시스템에 있어서 결정론적인 파워온 전압을 제공하는 방법 및 장치
JP2001222346A (ja) コンピュータ、コンピュータシステム、および省電力制御方法
EP0834796B1 (en) A computer system and control method for saving power
US20040019815A1 (en) DC-DC controller with integrated SMbus registers for dynamic voltage positioning
US5978924A (en) Computer system with an advanced power saving function and an operating method therefor
US5237698A (en) Microcomputer
KR101692538B1 (ko) Gpio 포트를 이용한 컴퓨터 시스템의 절전 장치 및 방법
US5751925A (en) Image processing apparatus
US6161175A (en) Computer system using software to establish set-up values of a central processing unit and a control method thereof
EP0632463A2 (en) Electronic device having pseudo-SRAM
JPH09222939A (ja) メモリカード
US5832281A (en) Power control apparatus and power control method
JPH096484A (ja) 電源制御装置
US6067631A (en) Time setting device and method of an operating system in a power saving mode
JP3135718B2 (ja) 電子機器システムおよびcpuクロックの切換制御方法
US6486454B1 (en) Microwave oven using dual clock
JPH06230845A (ja) レジューム方式
JP3250268B2 (ja) 情報処理装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20030107