JPH09218247A - Semiconductor integrated circuit - Google Patents

Semiconductor integrated circuit

Info

Publication number
JPH09218247A
JPH09218247A JP8023819A JP2381996A JPH09218247A JP H09218247 A JPH09218247 A JP H09218247A JP 8023819 A JP8023819 A JP 8023819A JP 2381996 A JP2381996 A JP 2381996A JP H09218247 A JPH09218247 A JP H09218247A
Authority
JP
Japan
Prior art keywords
output
test signal
output buffer
input
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8023819A
Other languages
Japanese (ja)
Inventor
憲二 ▲濱▼田
Kenji Hamada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JFE Steel Corp
Original Assignee
Kawasaki Steel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kawasaki Steel Corp filed Critical Kawasaki Steel Corp
Priority to JP8023819A priority Critical patent/JPH09218247A/en
Publication of JPH09218247A publication Critical patent/JPH09218247A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

PROBLEM TO BE SOLVED: To realize quick measurement using an output level measuring pattern without increasing the number of test signal input terminals. SOLUTION: Under a state where output butters 22, 24 are fixed to output mode by an output Q from a flip-flop circuit 32 being set by the start of input of test signal and reset by the end of input of test signal, a test signal and an output level measuring pattern generated from the output Q of flip-flop circuit 32 are fed to the output butters 20, 22, 24 and the operation of output butter is inspected.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、半導体集積回路に
係り、特に、大規模集積回路中の通常の出力バッファ、
3ステート出力バッファ及び入出力(I/O)バッファ
の動作を効率的に検査することが可能な半導体集積回路
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor integrated circuit, and more particularly to a normal output buffer in a large scale integrated circuit,
The present invention relates to a semiconductor integrated circuit capable of efficiently inspecting operations of a 3-state output buffer and an input / output (I / O) buffer.

【0002】[0002]

【従来の技術】従来の半導体集積回路では、その通常の
出力バッファ、3ステート出力バッファ及びI/Oバッ
ファの出力レベルを測定テストするために、故障検出用
又は動作テスト用パターン(ベクタ)を流用し、出力に
H又はLレベルを期待しているパターンを用いて、出力
レベルの測定を行っていた。
2. Description of the Related Art In a conventional semiconductor integrated circuit, a fault detection or operation test pattern (vector) is diverted in order to measure and test the output levels of its ordinary output buffer, 3-state output buffer and I / O buffer. However, the output level is measured using a pattern that expects an H or L level for the output.

【0003】しかしながら、この方法では、他のテスト
に用いるベクタを流用するため、期待する値が出力され
るまで時間がかかる。又、出力バッファは、内部の論理
回路の出力を受けているので、内部のノードのH、Lの
レベル変化が少なく、出力バッファのH、Lレベルの変
化の少ない、故障検出率が低いパターンである場合に
は、出力バッファの出力レベルが測定できない出力ピン
が生じる場合がある等の問題点を有していた。
However, in this method, since the vector used for another test is diverted, it takes time until the expected value is output. Further, since the output buffer receives the output of the internal logic circuit, the level change of H and L of the internal node is small, the change of H and L level of the output buffer is small, and the fault detection rate is low. In some cases, there is a problem that an output pin in which the output level of the output buffer cannot be measured occurs.

【0004】このような問題点を解消するべく、特開平
3−226686で、3ステート出力バッファやI/O
バッファのイネーブル信号を制御するための制御用信号
と、各出力バッファを強制的に反転するための反転用信
号の2種類のテスト用信号を用意して、前記制御用信号
によって3ステート出力バッファ及びI/Oバッファを
強制的に出力モードにし、且つ、通常の出力バッファ、
3ステート出力バッファ及びI/Oバッファの出力をH
レベル又はLレベルに固定する一方、前記反転用信号に
よって前記各バッファを強制的に反転するようにした半
導体集積回路が提案されている。
In order to solve such a problem, Japanese Patent Laid-Open No. 3-226686 discloses a 3-state output buffer and an I / O.
Two kinds of test signals, a control signal for controlling the enable signal of the buffer and an inversion signal for forcibly inverting each output buffer, are prepared, and the three-state output buffer and the three-state output buffer are provided by the control signal. I / O buffer is forced to output mode, and normal output buffer,
The output of the 3-state output buffer and I / O buffer is set to H
There is proposed a semiconductor integrated circuit in which each buffer is forcibly inverted by the inversion signal while being fixed to the level or the L level.

【0005】[0005]

【発明が解決しようとする課題】しかしながら、この特
開平3−226686で提案された半導体集積回路にお
いては、制御用信号と反転用信号を独立して半導体集積
回路に入力する必要があり、テスト用の端子が2本必要
となるため、端子の使用効率が低下し、回路面積の増大
を招くおそれがあるという問題点を有していた。
However, in the semiconductor integrated circuit proposed in Japanese Patent Laid-Open No. 3-226686, it is necessary to independently input the control signal and the inversion signal to the semiconductor integrated circuit, which is for testing. Since two terminals are required, there is a problem in that the usage efficiency of the terminals is reduced and the circuit area may be increased.

【0006】本発明は、前記従来の問題点を解消するべ
くなされたもので、テスト用の端子を増やすことなく、
出力バッファの出力レベルを効率的に測定可能とするこ
とを目的とする。
The present invention has been made to solve the above-mentioned conventional problems, and it is possible to increase the number of test terminals without increasing the number of terminals.
The purpose is to enable efficient measurement of the output level of the output buffer.

【0007】[0007]

【課題を解決するための手段】本発明は、出力バッファ
の動作を検査可能な半導体集積回路において、テスト信
号を入力する手段と、該テスト信号の入力開始によりセ
ットされ、入力終了によりリセットされるフリップフロ
ップ回路とを含み、該フリップフロップ回路の出力によ
り出力バッファを出力モードに固定した状態で、出力レ
ベル測定用パターンを出力バッファに入力して、出力バ
ッファの動作を検査するようにして、前記目的を達成し
たものである。
According to the present invention, in a semiconductor integrated circuit capable of inspecting the operation of an output buffer, a means for inputting a test signal, set by the start of the input of the test signal, and reset by the end of the input. A flip-flop circuit, the output buffer is fixed to the output mode by the output of the flip-flop circuit, the output level measurement pattern is input to the output buffer, and the operation of the output buffer is inspected. It has achieved its purpose.

【0008】即ち、本発明においては、テスト信号の入
力開始によりセットされ、入力終了によりリセットされ
るフリップフロップ回路の出力により出力バッファを出
力モードに固定するようにしたので、出力モードを固定
するための制御用信号等を別途入力する必要がなく、そ
のための独立したテスト用端子を設ける必要がない。
That is, in the present invention, the output buffer is fixed to the output mode by the output of the flip-flop circuit which is set by the start of the input of the test signal and reset by the end of the input. It is not necessary to separately input a control signal or the like and there is no need to provide an independent test terminal therefor.

【0009】特に、前記出力レベル測定用パターンを、
前記テスト信号及びフリップフロップ回路出力から生成
するようにした場合には、出力レベル測定用パターンを
内部で生成可能である。
In particular, the output level measurement pattern is
When it is generated from the test signal and the flip-flop circuit output, the output level measurement pattern can be generated internally.

【0010】[0010]

【発明の実施の形態】以下、図面を参照して、本発明の
実施形態を詳細に説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings.

【0011】本実施形態は、図1に示す如く、内部の論
理回路10と、該論理回路10の出力OUT1を出力用
のパッドP1に出力するための通常の出力バッファ20
と、前記論理回路10の出力OUT2を、同じく論理回
路10から出力されるイネーブル信号EN1の状態に応
じて、出力用のパッドP2に出力したり、あるいは出力
されないようにするための3ステート出力バッファ22
と、前記論理回路10の出力OUT3を、同じく論理回
路10から出力されるイネーブル信号EN2の状態に応
じて、入出力用のパッドP3に出力したり、あるいは、
該パッドP3から入力される信号を内部に取り込むため
の入出力バッファ24とを含む半導体集積回路に本発明
を適用したもので、テスト信号を入力する端子30と、
該テスト信号入力端子30から入力されるテスト信号の
入力開始によりセットされ、入力終了によりリセットさ
れるフリップフロップ(FF)回路32と、前記テスト
信号及びフリップフロップ回路32の出力Qから出力レ
ベル測定用パターンを生成するためのOR回路40、4
2、44及びエクスクルーシブOR回路50、52、5
4と、前記フリップフロップ回路32の出力Qにより、
前記3ステート出力バッファ22及び入出力バッファ2
4を出力モードに固定するためのOR回路60、62と
を備えたものである。
In this embodiment, as shown in FIG. 1, an internal logic circuit 10 and a normal output buffer 20 for outputting an output OUT1 of the logic circuit 10 to an output pad P1.
And a 3-state output buffer for outputting or not outputting the output OUT2 of the logic circuit 10 to the output pad P2 according to the state of the enable signal EN1 output from the logic circuit 10 as well. 22
And the output OUT3 of the logic circuit 10 is output to the input / output pad P3 in accordance with the state of the enable signal EN2 similarly output from the logic circuit 10, or
The present invention is applied to a semiconductor integrated circuit including an input / output buffer 24 for internally capturing a signal input from the pad P3, and a terminal 30 for inputting a test signal,
A flip-flop (FF) circuit 32, which is set when the input of the test signal input from the test signal input terminal 30 is started and reset when the input of the test signal is completed, and an output level measurement from the output Q of the test signal and the flip-flop circuit 32. OR circuits 40 and 4 for generating patterns
2, 44 and exclusive OR circuits 50, 52, 5
4 and the output Q of the flip-flop circuit 32,
The 3-state output buffer 22 and the input / output buffer 2
4 is provided in the output mode.

【0012】以下、図2を参照して本実施形態の動作を
説明する。
The operation of this embodiment will be described below with reference to FIG.

【0013】テスト開始に先立って、まず時刻t0でフ
リップフロップ回路32のクリア(CLR)端子にクリ
ア信号を入力して、フリップフロップ回路32を初期化
する。このクリア信号は、外部から入力してもよいが、
論理回路10内で1回Lレベルになる信号を流用するこ
ともできる。
Prior to the start of the test, first, at time t0, a clear signal is input to the clear (CLR) terminal of the flip-flop circuit 32 to initialize the flip-flop circuit 32. This clear signal may be input from the outside,
It is also possible to divert a signal that becomes L level once in the logic circuit 10.

【0014】次いで、時刻t1でテスト信号入力端子3
0から入力されるテスト信号が立ち上がると、これによ
りフリップフロップ回路32の出力QもLレベルからH
レベルに変化する。このフリップフロップ回路32の出
力Qは、テスト信号が1周期変化し、テストが終了して
再び立ち上がる時刻t3までH状態を維持している。な
お、テスト信号は、出力バッファテスト中以外の通常モ
ード時は、Hレベル又はLレベルに固定されており、こ
の状態では、フリップフロップ回路32の出力QもLレ
ベルのまま変化しない。
Next, at time t1, the test signal input terminal 3
When the test signal input from 0 rises, the output Q of the flip-flop circuit 32 also changes from L level to H level.
Change to a level. The output Q of the flip-flop circuit 32 maintains the H state until the time t3 when the test signal changes for one cycle and the test is completed and rises again. The test signal is fixed to the H level or the L level in the normal mode other than during the output buffer test, and in this state, the output Q of the flip-flop circuit 32 does not change and remains at the L level.

【0015】前記フリップフロップ回路32の出力Qが
Hレベルの状態では、OR回路60及び62を介して3
ステート出力バッファ22及び入出力バッファ24に入
力されるイネーブル信号が、出力モードのHレベルに固
定されるため、トライステート出力バッファ22、入出
力バッファ24共にバッファ出力の測定が可能な状態に
固定される。なお、図では、3ステート出力バッファ2
2及び入出力バッファ24共にイネーブル信号がHレベ
ルであるときに出力バッファとなるハイイネーブル出力
バッファの場合を示したが、逆に、イネーブル信号がL
レベルであるときに出力バッファとなるローイネーブル
出力バッファの場合には、例えばOR回路60、62の
出力をインバータ等で反転した上で出力バッファ22、
24に入力すればよい。
When the output Q of the flip-flop circuit 32 is at the H level, 3 is output via the OR circuits 60 and 62.
Since the enable signals input to the state output buffer 22 and the input / output buffer 24 are fixed to the H level in the output mode, both the tri-state output buffer 22 and the input / output buffer 24 are fixed to the state where the buffer output can be measured. It In the figure, the 3-state output buffer 2
2 and the input / output buffer 24 are high enable output buffers that serve as output buffers when the enable signal is at the H level.
In the case of a low enable output buffer which becomes an output buffer when it is at a level, for example, the outputs of the OR circuits 60 and 62 are inverted by an inverter or the like, and then the output buffer 22,
Enter it in 24.

【0016】このようにして、テスト信号が1周期変化
する時刻t1から時刻t3のテスト中の間は、出力バッ
ファが出力モードに固定されている。この状態で、まず
テスト信号がHレベルの時刻t1から時刻t2の間で
は、Lレベルテストが行われ、各出力バッファの出力が
全てLレベルになるか否か判定される。次いで、テスト
信号がLレベルに変化した時刻t2から時刻t3の間で
は、Hレベルテストが行われ、各出力バッファの出力が
全てHレベルに変化するか否か判定される。
In this way, the output buffer is fixed in the output mode during the test from time t1 to time t3 when the test signal changes by one cycle. In this state, first, an L level test is performed between time t1 and time t2 when the test signal is at the H level, and it is determined whether all the outputs of the output buffers are at the L level. Next, between time t2 and time t3 when the test signal changes to L level, an H level test is performed to determine whether all the outputs of the output buffers change to H level.

【0017】時刻t3以降は、テスト信号、フリップフ
ロップ回路32の出力Q共に固定されるため、通常の動
作が可能である。
After time t3, the test signal and the output Q of the flip-flop circuit 32 are both fixed, so that normal operation is possible.

【0018】本実施形態においては、OR回路40、4
2、44及びエクスクルーシブOR回路50、52、5
4を用いて、出力レベル測定用パターンを生成している
ので、外部から出力レベル測定用パターンを入力するこ
となく、出力レベルを測定することが可能である。な
お、出力レベル測定用パターンの生成方法は、これに限
定されない。
In this embodiment, the OR circuits 40, 4
2, 44 and exclusive OR circuits 50, 52, 5
Since the output level measurement pattern is generated by using 4, it is possible to measure the output level without inputting the output level measurement pattern from the outside. The method of generating the output level measurement pattern is not limited to this.

【0019】[0019]

【発明の効果】以上説明したとおり、本発明によれば、
入出力バッファや3ステート出力バッファのイネーブル
信号を入力するための別体のテスト信号入力端子を追加
することなく、出力レベル測定用パターンにおける出力
バッファの出力レベルの測定が可能となる。従って、テ
ストに必要な時間を短縮できるだけでなく、パターンを
流用した場合のような、測定できない出力ピンもなくな
る。
As described above, according to the present invention,
The output level of the output buffer in the output level measurement pattern can be measured without adding a separate test signal input terminal for inputting the enable signal of the input / output buffer or the 3-state output buffer. Therefore, not only the time required for the test can be shortened, but also output pins that cannot be measured such as when the pattern is diverted are eliminated.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施形態を示す回路図FIG. 1 is a circuit diagram showing an embodiment of the present invention.

【図2】前記実施形態における各部動作波形を示す線図FIG. 2 is a diagram showing operation waveforms of respective parts in the embodiment.

【符号の説明】[Explanation of symbols]

10…内部論理回路 20…出力バッファ 22…3ステート出力バッファ 24…入出力バッファ P1、P2、P3…パッド 30…テスト信号入力端子 32…フリップフロップ回路 10 ... Internal logic circuit 20 ... Output buffer 22 ... 3-state output buffer 24 ... Input / output buffer P1, P2, P3 ... Pad 30 ... Test signal input terminal 32 ... Flip-flop circuit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】出力バッファの動作を検査可能な半導体集
積回路において、 テスト信号を入力する手段と、 該テスト信号の入力開始によりセットされ、入力終了に
よりリセットされるフリップフロップ回路とを含み、 該フリップフロップ回路の出力により出力バッファを出
力モードに固定した状態で、出力レベル測定用パターン
を出力バッファに入力して、出力バッファの動作を検査
するようにしたことを特徴とする半導体集積回路。
1. A semiconductor integrated circuit capable of inspecting the operation of an output buffer, comprising means for inputting a test signal, and a flip-flop circuit set by the start of inputting the test signal and reset by the end of inputting the test signal. A semiconductor integrated circuit characterized in that an output level measurement pattern is input to the output buffer while the output buffer is fixed in the output mode by the output of the flip-flop circuit to inspect the operation of the output buffer.
【請求項2】請求項1において、前記出力レベル測定用
パターンを、前記テスト信号及びフリップフロップ回路
出力から生成することを特徴とする半導体集積回路。
2. The semiconductor integrated circuit according to claim 1, wherein the output level measuring pattern is generated from the test signal and a flip-flop circuit output.
JP8023819A 1996-02-09 1996-02-09 Semiconductor integrated circuit Pending JPH09218247A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8023819A JPH09218247A (en) 1996-02-09 1996-02-09 Semiconductor integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8023819A JPH09218247A (en) 1996-02-09 1996-02-09 Semiconductor integrated circuit

Publications (1)

Publication Number Publication Date
JPH09218247A true JPH09218247A (en) 1997-08-19

Family

ID=12120971

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8023819A Pending JPH09218247A (en) 1996-02-09 1996-02-09 Semiconductor integrated circuit

Country Status (1)

Country Link
JP (1) JPH09218247A (en)

Similar Documents

Publication Publication Date Title
JP2513904B2 (en) Testability circuit
US6114892A (en) Low power scan test cell and method for making the same
US20040017219A1 (en) System on chip (SOC) and method of testing and/or debugging the system on chip
KR100308189B1 (en) Boundless scan circuit for increased testability of core cell based integrated circuits
JP4405255B2 (en) Semiconductor device having scan test circuit for reducing chip size and test method thereof
JPS60147660A (en) Linear feedback shift register
JP2973641B2 (en) TAP controller
KR100318570B1 (en) Semiconductor device, and method of designing the semiconductor device
US6437589B1 (en) Semiconductor device test circuit
US5515517A (en) Data processing device with test circuit
JP3094983B2 (en) System logic test circuit and test method
JPH09218247A (en) Semiconductor integrated circuit
TWI684774B (en) Circuit applied for multi-scan mode testing
US6445205B1 (en) Method of testing integrated circuits
US6272656B1 (en) Semiconductor integrated circuit including test facilitation circuit and test method thereof
JP3395773B2 (en) Semiconductor device
JPH112664A (en) Boundary scan register
KR100442202B1 (en) Application specific integrated circuit to reduce test cost caused by high frequency test
KR940002724Y1 (en) Digital ic testing circuit for having multiple pin
JPH09113575A (en) Iddq diagnostic system
JPH0640122B2 (en) Semiconductor integrated circuit
JP2002214301A (en) Semiconductor device
US20040135177A1 (en) Semiconductor integrated circuit having a scan test
JP2003287563A (en) Scan test circuit
KR19980083571A (en) Scan chain type integrated circuit and test method